Академический Документы
Профессиональный Документы
Культура Документы
=
(
(
=
La interconectarea circuitelor logice dintr-o
familie trebuiesc respectate urmtoarele relaii
corespunztoare cazurilor de funcionare cele
mai defavorabile:
= =
> >
1 1
,
i
n
IH OH
i
n
IL OL
I I I I
Timpul de propagare
Timpii de ntrziere (propagare) (t
pHL
si t
pLH
) se definesc intre
0.5 din amplitudinea semnalului de intrare si 0.5 din
amplitudinea semnalului de iesire
Timpul de propagare mediu se defineste cu ajutorul formulei:
t
pd
=(t
pHL
+t
pLH
)/2
Timpii de ntrziere se pot defini si cu ajutorul frecvenei
maxime de tact care reprezint valoarea maxim a frecvenei
semnalului de intrare, conform unei secvene specificate
Timpii de cretere (t
r
) i
cdere (t
f
) se definesc
ntre 0.1 i 0.9 din
amplitudinea semnalului
Consumul de putere
Caracterizat prin urmtorii parametri de catalog:
tensiunea de alimentare (V
CC
);
curenii absorbii de circuit, cnd ieirea este
n starea 1 logic (I
CCH
), respectiv 0 logic
(I
CCL
);
curentul de ieire n scurtcircuit (I
OS
);
puterea medie consumata (P
m
);
Puterea medie consumat in curent continuu
Crete datorit curentului necesar ncrcrii i descrcrii
capacitilor parazite de la ieirea circuitului Cp
Puterea consumat suplimentar n regim de comutare se poate
calcula cu relaia:
V C P
CC P C
f
2
=
V
2
I
+
I
=
2
P
+
P
=
P
CC
CCL CCH L H
CC
Puterea consumat in regim de comutaie
f - frecvena de comutare a circuitului logic
Puterea total consumat
V C V
I I
P
P P CC P CC
CCL CCH
C
f
CC m
2
2
+
+
=
+ =
Circuite logice integrate TTL
Prezentare general
Seria standard TTL
Poarta fundamental TTL
Descrierea circuitului
Functionarea portii
Parametrii porii fundamentale TTL
Prezentare general
TTL (Tranzistor-Tranzistor-Logic)
Mai multe serii de circuite dezvoltate prin
compromisul ntre puterea disipat pe poart i
timpul de propagare
Seria TTL normal sau standard, rapid (H), de
putere redus (L), cu diode Schottky (S)
Poarta fundamental TTL
Etajul de intrare
tranzistorul multiemitor T
1
diodele de limitare D
1
i
D
2
Comand n contratimp
Tranzistorul T
2
Etajul de ieire
tranzistoarele T
4
i T
3
dioda D
Functionarea portii pentru o intrare 0 logic
T
1
saturat, potenialul din
colectorul T
1
scade,
tranzistorul T
2
blocat
Potenialul sczut din
emitorul T
2
, blocheaza
tranzistorul T
3
Potenialul crescut din
colectorul T
2
, deschide
tranzistorul T
4
U
R2
mic,
U
BE(T4)
+U
D
1,5V, U
e
>3,4V
corespunztoare nivelului
logic "1"
Functionarea portii pentru ambele intrari 1 logic
Jonciunile baz-emitor ale
tranzistorului T
1
polarizate
invers, T
1
regiunea activ
invers
Jonciunea baz-colector a
tranzistorului T
1
i jonciunile
baz-emitor ale tranzistoarelor
T
2
i T
3
formeaz un lan de
diode polarizate direct prin
rezistena R
1
de la plusul
sursei de alimentare, T
2
i T
3
saturate
T
4
blocat deoarece baza se
afl la un potenial mai mic
dect cel al emitorului, datorit
diodei D
Ue=U
CES(T3)
corespunztoare
nivelului logic "0"
Tranzistoarele T
4
i T
3
comuta n
contratimp fapt care permite ca R
4
s fie
mic (130), rezultnd o impedan de
ieire redus si o constant de timp mic
pentru ncrcarea/descrcarea
capacitilor parazite de la ieire
B A = U
e
*
Nivelele logice
V
ILmax
= 0.8 V
V
IHmin
= 2 V
V
OLmax
= 0.4 V
V
OHmin
= 2.4 V
V
T
= 1.3V, tensiunea de prag, la care
tensiunile de intrare i de ieire sunt
egale
Marginea de zgomot
Valoare garantata
M
L
= V
ILmax
V
OLmax
= 0.8V 0.4V = 0.4V
M
H
= V
OHmin
V
IHmin
= 2.4V 2V = 0.4V
Valoare reala
M
L
= V
T
V
OL
= 1.3V 0.2V = 1.1V
M
H
= V
OH
V
T
= 3.5V 1.3V = 2.2V
Aceasta implic preferina ca starea logic de
repaus a unui circuit logic s fie starea de '1'
logic, iar comanda comutrii s se fac cu un
semnal 'activ zero', ce se modific de la '1' logic
la '0' logic
Curenii de intrare i de ieire
Convenional se stabilete semnul
pozitiv dac poarta absoarbe curent i
semnul negativ dac poarta genereaza
curent
I
IH
= 40 A
I
IL
= -1,6 mA
I
OH
= -800 A
I
OL
= 16 mA
Factorul de ncrcare
FI
L
= 1, I
IL
= - 1,6mA
FI
H
= 1, I
IH
= 40A
10 ) , min( , 20
40
800
, 10
6 . 1
16
= = =
(
= =
(
=
(
(
=
H L H
IL
OL
L
FO FO FO
A
A
FO
mA
mA
I
I
FO
=
O =
=
250
10
250
max
min min
max
max max
max
R
I
V V
R
I
V V
R
K
IH
IH OH
H
IL
OL IL
L
Cresterea rezistentei determina diminuarea marginii de zgomot
Sa se proiecteze un circuit care comanda un LED
folosind o poarta SI-NU TTL standard. Pentru LED se
considera urmatoarele valori: V
LED
=1,6V si I
LED
=10mA.
LED
I
R
300
Vcc
7404
1 2
Daca I=0 -> LED stins
Daca I=1 -> LED aprins
O =
= 300
max
I
V V V
LED
OL LED CC
R
Sa se proiecteze un circuit care comanda un LED folosind o
poarta SAU-NU TTL standard. Pentru LED se considera
urmatoarele valori: V
LED
=1,6V si I
LED
=20mA. Pentru tranzistor
se considera |=100.
Daca I=0 -> Q
1
deschis -> LED aprins
Daca I=1 -> Q
1
blocat -> LED stins
RC
160
0
Q1
7404
1 2
LED
Vcc
RB
8.25K
I
O =
=
O =
=
= = =
160
25 . 8
2 . 0
min
I
V V V
R
I
V V
R
I I
I
LED
CE LED CC
C
B
BE OH
B
LED C
B
K
mA
| |
12
25
5 , 12
=
= =
= =
FO
I
I
FO
I
I
FO
IHstd
OHS
H
ILstd
OLS
L
Cate porti TTL din seria 74 pot fi comandate cu o poarta TTL
din seria 74S?
Probleme propuse
74S04
1 2
7404
1 2
7404
1 2
7404
1 2
Sa se calculeze valoarea maxima a rezistentei care poate fi
conectata intre doua porti TTL din seria 74L fara modificarea
comportamentului circuitului.
Sa se calculeze valoarea maxima a rezistentei care poate fi
conectata intre doua porti TTL din seria 74H fara modificarea
comportamentului circuitului.
Cate porti TTL din seria 74H pot fi comandate cu o poarta TTL
din seria 74L?
Sa se proiecteze folosind porti SI-NU un detector de fronturi
pozitive.
Cum se modifica factorul de umplere la propagarea printr-o
poarta SI-NU? Dar la propagarea prin doua porti SI-NU? Se
considera semnalul de intrare avand o frecventa de 20MHz si
un factor de umplere de .
I
7400
1
2
3
7400
1
2
3