Вы находитесь на странице: 1из 1

PRÁCTICA No.

DISEÑO DE UN DECODIFICADOR

OBJETIVO:
Aplicar conceptos de simplificación de funciones lógicas utilizando el método de
mapas de Karnaugh, para desarrollar diseños de circuitos decodificadores

PROBLEMA:
Se requiere diseñar un circuito codificador, para visualizar en un display de siete
segmentos de ánodo común, decimal o el sistema hexadecimal de un dato de
entrada de cuatro bits (D,C,B,A), según el estado lógico de una variable de
selección(S), de la siguiente manera:
a. Si la variable de selección es igual a ‘0’ se visualizara solo el sistema decimal.
b. Si la variable de selección es igual a ‘1’, se visualizará el sistema hexadecimal.

INFORME:
1. Presentar en forma escrita el procedimiento realizado para la obtención de las
funciones lógicas.
2. Simular el diseño antes de implementarlo utilizando PROTEUS
3. Presentar el circuito realizado utilizando la GAL 22V10

Вам также может понравиться