TIPO MIXTO MODELO D
Nota: Esta parte del examen es de caracter eliminatorio y la nota minima necesaria
para corregir la pregunta tedrico/practica de desarrollo es de 4 sobre 10.
Cada respuesta correcta se punta con 2 puntos sobre 10, las incorrectas restan 1
punto y las respuestas en blanco no punttian.
El peso del test en la nota final de la Prueba Presencial es del 30%.
1. Dada la funcion F=A+B+C+D+E gcual de las expresiones siguientes
es la que corresponde a su negada, F?
A) F=(A+8)CD+E
B) F=(A+B)CDE
C) F=ABCDE
D) Ninguna de las anteriores.
2. Dadas dos palabras de 5 bits:
A[ aa(MSB) ag a2 a1 Ao(LSB) ] = 11001,
B [ ba(MSB) bs bz b; bo(LSB) ] = 00011
~Cual es el resultado de sumarlas y restarlas aritméticamente si
consideramos que las palabras dadas corresponden a numeros
representados en C-1 y en C-2?
A) Suma (C-1)=A+B=11101, — Resta (C-1
Suma (C-2) = A+B = 11100, — Resta (C-2)
B) Suma (C-1)=A+B=11100, Resta (C-1) = A-B =10110
Suma (C-2)=A+B= 11100, Resta (C-2) = A-B =10110
C) Suma (C-1)=A+B=11100, Resta (C-1) = A-B =10110
Suma (C-2)=A+B= 11101, Resta (C-2) = A-B =10111
D) Ninguna de las anteriores
FSD (IPP) 63. El circuito de la figura corresponde a la implementacién de una funcién
légica mediante una PAL ¢Por cual de los siguientes circuitos se puede
sustituir?
x Y Z
mo
* my
* ms
ms
F
Xs DEMUX 1:8,
YZ 1 an
x es
Yz
_ MUX 4:1 |_F
YZ F
x— 2
YZ Y 4
Y z——|10
A) Zz B)
D) Ninguno de los anteriores
x—»
> yp
z—__I
c)
FSD (IPP) 216¢Cual de los cronogramas es el que genera el circuito de la figura si el
Monoestable se dispara con los flancos negativos del Astable 2?.
Astable 1
T = 16us Ck
ton = Bus
to# = Sus.
Astable 2 M tab Salida
Di lonoestable
t= 7T isparo pee
ton = ST ™ |
ck |
Disparo i
Salida ~! |
A) tei0s 2ebes be vow
ck
Disparo |
Salida |
|
B) cous 2m os "be
c) 85 87
D) Ninguno de los anteriores
FSD (IPP) 3/65. ~Cual de los siguientes circuitos corresponde a un contador sincrono
de 4 bits si los biestables se disparan con los flancos negativos del
reloj?
D) Ninguno de los anteriores
sesesesesesee
FSD (IPP) 46PREGUNTA TEORICO/PRACTICA de DESARROLLO
Nota 1: E/ peso de este apartado en /a nota final de la Prueba Presencial es del 70%.
Nota 2: Siempre que se pida realizar un disefio es imprescindible obtener las
expresiones légicas de las sefiales de salida en funcién de las de entrada y de las de
control, si las hubiere, y no se valorara el hecho de poner el circuito directamente.
Cuando en el enunciado se especifica un procedimiento de disefio hay que hacerlo
mediante dicho procedimiento, de lo contrario no se puntuara. Si no se especifica
ninguno se puede hacer por cualquiera (tablas de verdad, método general de sintesis
de autématas finitos, etc.) e incluso explicando razonadamente la forma légica de
obtener las expresiones correspondientes.
Disefio de un DADO Electrénico
Disefiad un DADO electrénico simplificado que sdlo tiene 4 caras
numeradas con el 1, 2, 3 y 4. Para actuar sobre el dado se cuenta con un
interruptor, X, que se pone en “0” cuando se quiere tirar el dado y cuando
se quiere parar se pasa dicho interruptor a “1”. Asi, mientras X esta a “0” el
dado se esta moviendo y mientras X esta a “1” el dado esta parado con el
fin de mostrar el numero que ha salido, el cual se presenta en un
visualizador de 7-segmentos. Mientras el dado esta moviéndose el
visualizador presenta una raya en el centro para indicar que esta en
movimiento.
El diagrama de bloques del dado se muestra en la siguiente figura:
Automata
BV. Finito Decodificador
a
de 4
| Q0_,| 7-segmentos
Estados
fee
Reloj
(Astable
con 555)
PASOS A SEGUIR Y PREGUNTAS A RESPONDER:
1. Reloj: Para este bloque funcional usaremos un dispositivo del tipo 555
funcionando en modo astable, cuyo esquema se muestra en la figura
(a).
FSD (IPP) 3/6Descarga
Re
Umbral
Fig. (a) Fig. (b)
1.1. Explique su principio de funcionamiento especificando los valores
logicos en los puntos intermedios (R, S, Q y G) y en la SALIDA,
en funcion de los valores de los terminales “Umbral” y “Disparo” y
de la carga y descarga del condensador.
2. Automata: Disefie el automata finito por el procedimiento general de
sintesis de autématas finitos usando biestables D como el de la figura
(b) y todas las puertas que sean necesarias. Para ello:
2.1. Defina los parametros del autémata (variables de entradas,
salidas y estados) y dibuje el diagrama de transicion de estados.
2.2. Calcule las Matrices de Transicién de Estados y/o la Matriz
Funcional.
2.3. Calcule las expresiones de las funciones ldgicas de activacion de
los biestables D.
3. Decodificador: Disefe con puertas un decodificador que pase de los
bits de salida del autémata, Q; y Qo, junto con la sefial X, a los
segmentos del visualizador de 7-segmentos con el fin de visualizar el
numero que presenta el dado cuando se ha parado. Durante el tiempo
que el dado esta en movimiento sdlo se visualiza una raya en el centro.
4. Circuito completo: Dibuje a nivel de puertas y biestables el circuito
correspondiente al automata junto con el del decodificador.
keke
FSD (IPP) 616