Вы находитесь на странице: 1из 3

TECNOLOGA DE COMPUTADORES (GRUPO A) (Ingeniera Informtica)

TEST - 23/05/2007
El valor del test es de 5 puntos. Una pregunta de test incorrecta anula una correcta.

1.- El nmero 0101b es impar, para cualquier valor de la base b.


2.- La siguiente igualdad es cierta: (110101)SM = (11101010)CU = (111101011)CD
3.- Sean A y B dos nmeros expresados en el convenio del complemento a uno con un formato de n dgitos
incluido el signo. Si en estos nmeros se duplica el dgito de signo, al realizar la operacin A+B, el resultado
tendr un formato de n+1 dgitos y nunca se producir desbordamiento aritmtico.
4.- En los formatos de coma flotante, aumentando la longitud de la mantisa crece el rango de representacin
del formato.
5.- La precisin de un nmero real representado segn la norma IEEE-754 es mayor cuantos ms dgitos se
destinen al campo del exponente.
6.- Sea C un cdigo binario que tiene K palabras, la informacin contenida en cada palabra ser Log2K Bits.
7.- Es cierto que: (137)10 = (010001001)CD = (010001001)CU = (89)16.
8.- Un cdigo cclico no puede ser denso.
9.- Si a un cdigo Gray de n bits se le aade capacidad de detectar errores en un bit el cdigo resultante deja
de ser continuo y cclico.
10.- La condicin necesaria y suficiente para que un determinado cdigo permita la correccin de errores en N
bits es que su distancia sea como mnimo 2N+1.
11.- F(C,B,A) = CB + CB + A = 3(3,5)
12.- La expresin mnima de la funcin F(D,C,B,A) = 4(0,2,4,6,8) + (10,11,12,13,14,15) es A'
13.- En un lgebra de boole se cumple que (X+Y+Z)(X+Y+Z)=X+Z
14.- En una lgebra de boole se cumple que XY+XZ=XYZ+XYZ+XYZ.
15.- Si G(X1,X2,...,Xn) es una expresin irreducible equivalente a F(X1,X2,...,Xn) estar formada por implicados
primos de F.
16.- La expresin mnima de una funcin debe contener al menos un implicado primo esencial.
17.- Para una funcin booleana de 4 variables, un implicado primo de dos variables cubre a cuatro minitrminos
de la funcin.
18.- Se define la unidad de carga como la mxima corriente (en valor absoluto) que puede circular por la
entrada de una puerta lgica.
19.- En cualquier familia lgica se cumple que: |VOHmn VOLmx| |VIHmin VILmx|
20.- Para una familia lgica el consumo y el tiempo de propagacin estn ntimamente ligados, de tal forma que
cuando uno aumenta el otro disminuye y viceversa.
21.- El fan-in de cada entrada de una puerta AND de dos entradas es doble que el fan-in de un inversor.
22.- En un codificador con prioridad habilitado, GS y EO no pueden alcanzar el mismo nivel lgico.
23.- Se puede implementar la funcin que detecte si un nmero de 4 bits en binario natural es mayor que 9 o
menor que 2, con un decodificador 3:8 con las salidas activas a nivel alto y una puerta OR del nmero
suficiente de entradas.
24.- Con un comparador de 8 bits y sin circuitera adicional, se pueden comparar nmeros codificados en
complemento a dos comprendidos entre -128 y 127.
25.- Utilizando nicamente 8 multiplexores de 8 canales se puede implementar un multiplexor de 64 canales.
26.- Los demultiplexores se implementan con decodificadores; empleando como entrada de datos una de las
entradas de habilitacin de stos.

27.- La figura implementa la funcin F(D,C,B,A) = 4(2,3,4,5,6,13,14,15)


28.- Las salidas de grupo generador G(3-0) y grupo propagador P(3-0) de un sumador
con acarreo anticipado de 4 bits son independientes del acarreo de entrada
C 0.
29.- En un sumador con acarreo interno anticipado los trminos Pi y Gi slo
dependen de Ai, Bi y C0
30.- El tiempo necesario para la suma en un sumador obtenido asociando en serie
bloques de k bits con acarreo interno anticipado, es proporcional al nmero de
bloques pero no depende de k.
31.- En las unidades aritmtico-lgicas (ALUs), al realizar una operacin lgica, no se tiene en cuenta el valor
del acarreo.
32.- Dos sistemas secuenciales con distinto nmero de estados no pueden tener el mismo nmero de variables
de estado.
33.- En un sistema secuencial con n variables de entrada, desde cada estado, se pueden producir un mximo de
2n transiciones de estado.
34.- Un biestable RS con sincronismo por nivel alto oscilar mientras R=S=Clk=1
35.- Los biestables D maestro/esclavo eliminan el problema de las carreras y el de la captacin de unos.
36.- En todos los biestables el prximo estado depende del estado actual y de las entradas de la lgica de
disparo.
37.- Con una puerta or-exlusiva podemos conseguir una lgica de disparo T a partir de un biestable D y
viceversa.
38.- En un biestable con sincronismo por nivel, el tiempo de mantenimiento (hold time) es el tiempo mnimo que
deben permanecer invariables las entradas de la lgica de disparo despus del nivel activo de la seal de
reloj.
39.- La ecuacin del biestable JK es: Qt+1 = QtJ + QtK
40.- En los registros de desplazamiento con carga paralelo sncrona, cuando se realiza la carga es necesario
habilitar la carga paralelo y deshabilitar la seal de reloj.
41.- En los contadores asncronos la frecuencia mxima de funcionamiento es directamente proporcional al
nmero de biestables.
42.- Uniendo la salida de un contador mdulo 2 con la entrada de reloj de un contador mdulo 5, podremos
implementar un contador asncrono BCD. Los contadores estn implementados con biestables sncronos por
flanco de bajada.
43.- En la salida de mayor peso de un contador asncrono mdulo N, podremos encontrar una seal de frecuencia
F/N, siendo F la frecuencia de la seal de reloj.
44.- La mxima frecuencia de funcionamiento de un contador asncrono ascendente/descendente es menor que
la de un contador asncrono ascendente del mismo mdulo.
45.- Para implementar con biestables JK un contador sncrono binario natural mdulo 2n con acarreo serie, son
precisos n biestables y n-2 puertas AND de dos entradas.
46.- En una memoria dinmica, la aplicacin de una direccin de fila provoca que todas las celdas de la fila
correspondiente se lean y se restauren (refresquen).
47.- Con una memoria PROM de 2m x n bits se puede implementar cualquier sistema combinacional con n
variables y m funciones.
48.- La extensin de la longitud de palabra utilizando memorias de longitud de palabra menor, se basa en la
utilizacin de las patillas CS (Chip Select) que perrmite la seleccin en cada instante de slo uno de los
mdulos de memoria.
49.- En una PAL la matriz OR es fija.
50.- El ancho de banda de una memoria (bandwidth) representa la anchura (longitud) de su palabra

TECNOLOGA DE COMPUTADORES
(GRUPO A Ing. Informtica)
EXAMEN 23/05/2007
PROBLEMAS

PROBLEMA 1
Utilizando biestables T sncronos por flanco de subida disear un
contador sncrono descendente que cuente en BCD-Exceso tres de un dgito.
Las salidas del contador deben ser las variables de estado.

(2 puntos)

PROBLEMA 2
Dada la funcin f(a,b,c,d)= ab+abd+ad+bcd+acd
a) Obtener su tabla de verdad y simplificar la funcin por Karnaugh.

(1 punto)

b) Implementar dicha funcin mediante :


1) un multiplexor de ocho canales.
(0,5 puntos)
2) decodificadores octales con salidas activas a nivel bajo y
seal de habilitacin activa a nivel alto.

(0,5 puntos)

PROBLEMA 3
Disear un sistema de memoria de tamao 1536 x 12 bits, a partir
de CI de memorias de 256 x 4 bits con entrada de seleccin de chip (CE) y
de lectura/escritura (R/W).

(1 punto)

Вам также может понравиться