Академический Документы
Профессиональный Документы
Культура Документы
INGENIERIA
FACULTAD DE INGENIERIA
MECANICA
Abril de 2016
Laboratorio 2:
DISPARO DEL
TIRISTOR CON
CIRCUITOS
INTEGRADOS UJT Y
PUT
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
1 Multmetro digital
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
1 Protoboard
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
1 Potencimetro de 100K
y 2W
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
Si en estas condiciones aplicamos una tensin de alimentacin VBB entre las dos bases,
la tensin que aparece entre el emisor y la base ser la que corresponda en el circuito
equivalente a R1; es decir, en el divisor de tensin se cumplir que:
Al valor de V1 se le conoce como tensin intrnseca, y es aqulla que hay que aplicar para
que el diodo comience a conducir. En nuestro ejemplo, si aplicamos una tensin de 8V al
emisor, ste no conducir, ya que en el ctodo del diodo D existe un potencial positivo de
10,2V correspondiente a la tensin intrnseca, por lo que dicho diodo permanecer
polarizado inversamente. Sin embargo, si aplicamos una tensin superior a 10,9V (los
10,2V de V1 ms 0,7V de la tensin de barrera del diodo D), el diodo comenzar a
conducir, producindose el disparo o encendido del UJT. En resumen, para conseguir que
el UJT entre en estado de conduccin es necesario aplicar al emisor una tensin superior
a la intrnseca.
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
Una vez que conseguimos que el diodo conduzca, por efecto de una tensin de
polarizacin directa del emisor respecto a la base 1, los portadores mayoritarios del cristal
P (huecos) inundan el tramo de cristal de tipo N comprendido entre el emisor y dicha base
(recordar que el cristal P est fuertemente contaminado con impurezas y el N dbilmente).
Este efecto produce una disminucin repentina de la resistencia R 1 y, con ella, una
reduccin de la cada de tensin en la base 1 respecto del emisor, lo que hace que la
corriente de emisor aumente considerablemente.
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
Su funcionamiento es como sigue: Al aplicar una tensin V CC al circuito serie R-C, formado por
la resistencia variable RS y el condensador CS, dicho condensador comienza a cargarse.
Como este condensador est conectado al emisor, cuando se supere la tensin intrnseca, el
UJT entrar en conduccin. Debido a que el valor hmico de la resistencia R 1 es muy
pequeo, el condensador se descargar rpidamente, y en el terminal de B 1 aparecer un
impulso de tensin. Al disminuir la corriente de descarga del condensador, sobre el emisor del
UJT, por debajo de la de mantenimiento, ste se desceba y comienza otro nuevo ciclo de
carga y descarga del condensador. As, se consigue que en el terminal de la base 1 aparezca
una seal pulsante en forma de diente de sierra, que puede utilizarse para controlar los
tiempos de disparo de un SCR o de un TRIAC. Para regular el tiempo de disparo es suficiente
con modificar el valor hmico de la resistencia variable R S, ya que de sta depende la
constante de tiempo de carga del condensador.
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
En la siguiente figura, se muestra una tpica aplicacin del generador de pulsos de diente
de sierra con UJT para controlar el disparo de un SCR. Mediante este circuito controlamos
la velocidad de un motor serie (o de cualquier otro tipo de carga: estufas, lmparas, etc.)
gracias a la regulacin de la corriente que realiza sobre medio ciclo del SCR. Para
controlar la velocidad del motor, basta con modificar la frecuencia de los pulsos en dientes
de sierra, lo cual se consigue variando el valor del potencimetro R S.
2. Disparo Controlado de tiristores mediante transistores Unijuntura Programables
(PUT)
El Transistor Unijuntura Programable (Programable Unijunction Transistor, PUT) es un
dispositivo compuesto de 4 capas semiconductoras, similar a un SCR. Sin embargo, el
disparo del mismo es respecto del nodo en vez del ctodo. Mediante un divisor de
tensin resistivo se establece precisamente la tensin de disparo (tensin de pico, Vp, del
PUT). Los PUTs se utilizan casi exclusivamente para control de fase en circuitos de
rectificacin controlada, y en algunos casos, se los utiliza como osciladores.
Operacin del PUT:
El PUT tiene 3 terminales, un nodo (A), un ctodo (K) y una compuerta (G). El smbolo
elctrico del PUT y su correspondiente circuito equivalente se ven en la figura 1.
Figura 1
2016-I
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
En la figura puede verse que el PUT es como un SCR disparado por nodo, esto es, si la
compuerta se hace negativa respecto del nodo, el dispositivo pasar del estado de
bloqueo (o de corte) al estado de conduccin.
Una caracterstica interesante que presenta este dispositivo es que tiene una regin
o zona de trabajo de resistencia negativa. Cuando la tensin entre nodo y ctodo, Vak,
supera a la tensin de pico Vp (la cual es programada mediante el divisor resistivo; R1,
R2), el dispositivo entra en conduccin, con lo cual cae la tensin Vak y aumenta la
corriente. Esto ocurre hasta que se llega a la tensin de valle (Vv), el cual es un punto
estable de operacin. De esta forma, se obtiene la regin de resistencia negativa,
delimitada entre los puntos de pico y de valle. Esto puede verse claramente en la figura 2.
Figura 2
La tensin de pico Vp es esencialmente la misma que la tensin de referencia del divisor
de tensin, excepto por la cada de tensin en la juntura de la compuerta.
Una de las aplicaciones tpicas de este dispositivo es en un oscilador de relajacin, como
el de la figura 3. Para analizar ms fcilmente como funciona este circuito, es conveniente
hablar del equivalente de Thevenin para la fuente de tensin externa y el divisor resistivo,
aplicado en la compuerta. Estos parmetros quedan definidos:
2016-I
10
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
Figura 3
La red RC compuesta por Rt y Ct controla la frecuencia de oscilacin junto con R1 y R2.
El periodo de oscilacin T est dado en forma aproximada por:
2016-I
11
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
IV. Procedimiento
Primera Parte: UJT
1. Disear e implementar el circuito de disparo de la figura para VZ=24V
2016-I
12
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
13
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
V. Resultados
1. Circuito Integrado UJT
Rp (K)
C (F)
44.4
0.22
8.39
6.4
10
2016-I
14
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
todos
C (F)
18.07
17
33
2016-I
15
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
19.58
0.47
todos
2016-I
16
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
VII. Cuestionario
1. El informe debe contener todos los datos tcnicos del UJT, PUT, valores de los
componentes utilizados, as como los grficos obtenidos en la experiencia.
a) Grficos de la experiencia:
Foco-oscilante
foco-prendido
foco-apagado
Voltaje en el capacitor
2016-I
17
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
18
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
19
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
20
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
Dispositivos como el UJT no son comunes, sin embargo se usa uno equivalente, se
debera de indicar que semiconductor es equivalente y comn en el mercado para
utilizar este ltimo como dispositivo comn para el experimento.
En un principio los circuitos no nos funcionaron, esto debido a que uno de los cables
cocodrilo proporcionados por el laboratorio no tena continuidad. Se recomienda
verificar que todos los cables de conexin posean continuidad antes de armar el
circuito.
2016-I
21
LABORATORIO N2: DISPARO DEL TIRISTOR CON CIRCUITOS INTEGRADOS UJT Y PUT
2016-I
22