Вы находитесь на странице: 1из 2

Conver - 5

Generador –Detector de paridad.


1. Descripción:

El presente componente es utilizado en la transmisión de datos. Su función


es incluir el bit de paridad. El valor de este varía de tal forma que el número
total de unos lógicos en el bus de datos tiene que ser par. Gracias a este
sistema somos capaces de detectar errores de 1 Bit.
2. Puertos:

Entradas: 1er bit binario: ‘b(0)’


2º Bit binario: ‘b(1)’
3º Bit binario: ‘b(2)’
4º Bit binario: ‘b(3)’
5º Bit binario: ‘b(4)’
6º Bit binario: ‘b(5)’
7º Bit binario: ‘b(6)’
8º Bit binario: ‘b(7)’
Bit ES: ‘es’

Salida: 1er bit: ‘p(0)’


2º bit: ‘p(1)’
3º bit: ‘p(2)’
4º bit: ‘p(3)’
5º bit: ‘p(3)’
6º bit: ‘p(3)’
7º bit: ‘p(3)’
8º bit: ‘p(3)’
Bit de Paridad: ‘bp’
3. Funcionamiento:

El sistema da a la salida la misma entrada. Además se incluirá otro Bit que


mediante operaciones XOR se obtiene un valor con el que obtenemos que el
número de unos lógicos sea siempre par.
Para la operación de generador, si el bit ES ‘0’ se generará con paridad par
en caso contrario paridad impar.
Para la operación de detector, si el bit ‘SE’ se comportara con el bit BP de
salida del generador de paridad.
El resto de bit son las operaciones internas de los XOR.

Universidad de Proyecto realizado por:


Valladolid Alberto Manuel Martín Delgado. Página 1 de 2
4. Esquema interno:

5. Ejemplo:

Con el ejemplo vamos a ver como se crea el bit de paridad ‘pp’ entre
la entrada y la salida. Para ello se envía los bit 1,2 y5 activos, el
resultado es un 1 en pp por ser de paridad par (ES=’0’).

6. Cuestiones:

• Convierte los siguientes números al código de par incluyendo el bit de


paridad.

‘001010’ :
‘110111’ :
‘001011’ :

Universidad de Proyecto realizado por:


Valladolid Alberto Manuel Martín Delgado. Página 2 de 2