Академический Документы
Профессиональный Документы
Культура Документы
1) Cascata
2) Cascode
3) Darlington
4) Par realimentado
5) Espelho de corrente
6) Par diferencial
ü Configuração em cascata
A principal função desta configuração é conseguir alto ganho sem detrimento da banda passante.
O arranjo mais comum desta configuração é cascatear dois (estágios) amplificadores emissor comum,
como mostrado na figura abaixo. Mais que dois estágios podem ser cascateados, mas a análise com apenas dois
estágios pode ser generalizada para qualquer números.
Antes de iniciarmos análise desta configuração vamos verificar o efeito da impedãncia da fonte (RS) e
da carga (RL) em amplificadores já que (para simplicidade) estes foram análisados sem estes efeitos. Como
mostrados abaixo
VCC
RC
RB1 C2
v0
RS C1
vi v'i RL
RB2
RE CE
Zi
Para exemplificar, vamos representar um amplificador por um quadripolo como mostrado abaixo.
RS
ve
Z0 i0
ie
vi Zi Av. vi RL v0
vi = Zi /(RS + Zi ) ve ou
vi /ve = Zi /(RS + Zi ) ve
v0 = RL /(RL + Z0 ) Av .vi ou
v0 /vi = RL /(RL + Z0 ) Av
ie = ve /( RS + Zi) e
i0 = - v0 / RL então,
AiG = i0 / ie = - ( RS + Zi)/RL v0 / ve
RB
RS C1 C 1
ve C2 i0
ie
vi
RE RL
Zi v0
Z0
46
Na Banda de interesse, XC1, XC 2 estão em curto e para análise incremental (AC) toda fonte
de tensão constante está em curto com o terminal comum.
RB
RS ib = i 01 //β
R’E = RE //r0
ve
ie β re re
≈ i01 i0
Zi Zb i01
v0
Z b = vi /ib
Z i = RB // Zb ie ≈ i01 - i0 R’E
RL
Z0
Note que aproximamos a corrente que sai do terminal de emissor para i01, isto é o
mesmo que aproximar β+1 para β.
Note ainda que, RL está em paralelo com RE. Da figura acima vemos (baseado em
análises anteriores) que a impedância no terminal do emissor (R’E //RL ) “aparece
refletida” na base multiplicado por (β+1), assim
ZB =βre +(β+1)R* E
Zi = RB // ZB
47
Para a determinação de Z0, vamos redesenhar a porção de saída do circuito
com v e em zero.
R’S
Z 0=vx/ix
Z e=vx/ie
i01/β β re r e i01 Z 0=Z e//R’E
ix vx
ie≈ i01
Ze
Z0
Ze = v x /ie ≈ re + RS /β (82)
ie i01/β
RS vb
ve
β re r e i01
i0 v0
RB ie≈ i01
Zi ZB
R’E RL
48
Da figura temos,
v0 = Zi /( Zi + RS ).R*E /( R*E + r e ). ve
logo
Então,
VCC
RC1 RC2
R1 C2 R3 C3
Q1 v0
Q2
C1
RL1 = Zi2
ve vi R L2
R2 R4
RE1 C E1 R E2 C E2
Zi1 Zi2
Amplificador em cascata
• Uma vez feita a análise mais aproximada possível, esta pode ser refeita com alto
grau de precisão utilizando-se de simuladores elétrico.
V CC =20V
RC1 RC2
C2 2,2kΩ C3
R1 2,2kΩ R3
10µF 10µF
15kΩ 15kΩ
C1 Q1 Q2 v0
10µF VB1 R L1 = Zi2 VB2
β =200
β =200 vi r0 =∞ RL2
ve
r0 =∞ Z0 10kΩ
VE1 VE2
R2 R4
4,7kΩ RE1 4,7kΩ R E2
1kΩ CE1 1kΩ CE2
Z i1 = Zi 20µF Zi2 20µF
• Solução:
1) Análise DC
então a tensão na base dos transistores, VB1 = VB2 será dada por:
Logo
Ω
re1 = re2 = VT /IC = 26mV/4mA = 6,5Ω
51
2) Análise AC
Ω
Z0 = Z02 = RC =2,2kΩ
A principal função desta configuração é conseguir alta impedância de entrada com ganho de
tensão moderado em altas freqüências.
V CC
RC
i0
CC
RB1
v0
CB
Q2
Z0
R B2
CS
Q1
ve ie
RB3
RE CE
Zi
XCF
CF
iF iF ZF = vi /iF e v 0 = Av vi
XCF =1/jωCF
ZF ZG
Av Da malha entrada saída temos,
vi v0
vi = XCF iF + v0 = XCF iF + Av vi
v0 = v i - XCF iF
Av
ZF ZG v0 = [XCF /(1- Av ) – XCF ]iF
vi
= XCF /( 1 –1/Av ) (-iF) como
iF C’F C’’F iF
ZG = v 0 /(-iF ) então
Apenas para ilustrar qual o melhor faremos a análise desta configuração das duas
formas.
1) Configuração nova
A figura abaixo mostra o amplificador para fins de análise para pequenos sinais.
RC
i0 = i e2 – ic2
Q2 v0
r 0 ic2
ie2 /β
β re re Z0
Q1
r 0 ic1
ve ie ie1 /β
β re re
RB3
Zi ie1
55
1) A impedância de entrada é obtida facilmente pela inspeção da figura acima.
Z 0 = vx /ix
RC Z 0 =Zf // RC
Z f = vx /if
ix
Zf i f =ic2–i e2 vx
Q2
r0 ic2
ie2 /β
β re re Z0
r0
Temos ainda,
β +1)r0 +β
i c2 = [(β β re] / (r 0 +β
β re )* if e (91)
i e2 = β r0 / (r 0 +β
β re )* if (92)
56
Da malha coletor emissor, temos
Z0 = Rc // Zx (95)
Como ainda, r0 >> βre então, a equação (94) pode ser muito bem aproximada por:
Zf ≈ r0 (1+ β ) (96)
RC
i0 = ie2
Q2 v0
ie2 /β
β re re Z0
RB2 ie1
ie2 ie1 = ie2(1 +1/β )
Q1
ve ie ie1 /β
β re re
RB3
Zi ie1
ZB ZB = β re
Da figura temos:
e v e = ZB i b = ZB i e1/β logo
A corrente i0 = ie2 está relacionada com ie1 como dado pela equação abaixo
v0 /vi = Av = - RC β /(β+1)/re
Av = ≈ - RC /re (100)
ib = ie1/β (101)
ib = RB /( RB+βre ) ie (102)
Ai ≈ β RB /( RB +βre ) (103)
O ganho de corrente máxima (β) foi reduzido devido ao divisor de corrente resistivo.
Base comum v0
Z0
Z i2 ≈ re r0
Emissor comum
ve ie
Zi
Assim,
A principal função desta configuração é conseguir alta impedância de entrada e alto ganho de
corrente.
O arranjo desta configuração é conectar dois transistores do mesmo tipo de maneira que se o ganho
de corrente de um transistor for β 1 e o do outro for β2 então o ganho de corrente do arranjo será igual a
βD = β1.β2 . A conecção Darlington atua como um novo dispositivo, cujo ganho de corrente é o produto
dos ganhos individuais. A figura abaixo mostra esta configuração.
βD = IC / IB IC
IB
β1
β2
β D = β1.β2
vce
vce ic
ic
Q1 β d =?
C
ie r ed=? QD
r 0d=? ie
r 0d
B
vbe
vbe
β dred red
Q2
vce = 0
Q1
ie= i e1/β 1
r 01 ic1
vbe
ie1/β 1 β 1re1 re1 Q2
ie1
r 02 ic2 = 0
ie2/β 2
β 2re2 r e2
ie2
β 2 = (1+1/β
ie2/β β 1). ie1 – ic1
β1
ie= ie1/β (104)
A corrente ic1 é igual a corrente que sai do emissor de Q1 ( (1+1/β 1). ie1 ) dividida
pelo divisor resistivo r01 e β2re2 então,
ic ≈ β 2 .ie1 (111)
β d = ic / ie ≈ β 1.β
β2 (112)
63
Para determinar a transresistência (r ed) nos reportamos novamente a figura
anterior. Assim, da malha base de Q1 ao emissor de Q2 temos,
ve ≈ 2re2 ic então
r ed = ve / ic ≈ 2re2 (115)
Para determinar a impedância de saída (r0d) nos reportamos agora a figura abaixo.
Assim, da malha base de Q1 ao emissor de Q2 temos,
ix = i c1 - ie1 + i e2 + i02
iy = ic1 - ie1 + ie2
vx
ry r0d = vx /ix
r0d = r02 //ry
ry = vx /iy
Q1
ie2 i02
r 01 ic1
ie1/β 1 β 1re1 r e1 Q2
ie1
β 2re2 ≈ re1 r 02 i02
vb
ie2 /β 2 β 2re2
β 1). ie1 + i e2/β 2
ic1 = (1+1/β re2
ie2
vb ≈ re1 / 2r01 .vx
64
Da figura temos
ie2 = β 2 vb /β
β 2re2 = β 2 vb /re1 = β 2 i e1 (118)
e, finalmente
iy = vx 2/r02 e
ry = v x / iy = r02 /2 e portanto