Академический Документы
Профессиональный Документы
Культура Документы
- Objetivo
Disear e implementar un amplificador multietapa con acoplamiento capacitivo.
Para analizar la ganancia total de un amplificador en cascada vamos a hacerlo con dos etapas, este anlisis sirva para n etapas. Sea el siguiente diagrama de bloques
TIPOS DE ACOPLAMIENTO
En cuanto al dispositivo que utilicemos para interconectar las etapas, nos permitir definir el tipo de acoplamiento a utilizar. Los dispositivos usuales de acoplamiento son: Cable, condensador, y transformador. Acoplamiento Capacitivo Permite desacoplar los efectos de polarizacin entre las etapas. Permite dar una mayor libertad al diseo. Pues, la polarizacin de una etapa no afectar a la otra.
ACOPLAMIENTO CAPACITIVO El diseo de amplificadores se inicia desde las ltimas etapas hacia la primera. Se debe colocar las mayores ganancias al principio y las menores en las ltimas etapas para disminuir la distorsin no lineal o distorsin de amplitud. La distorsin no lineal es cuando el ciclo positivo de la seal no es igual al ciclo negativo. Hay que tener en cuenta que en el diseo la resistencia de carga que observa una etapa es la impedancia de entrada de la siguiente y as sucesivamente hasta llegar a la carga. El Vcc de la primera etapa que se disea debe abastecer a todas las etapas subsiguientes. En realidad se puede hacer varias fuentes Vcc para cada etapa pero implica un gasto innecesario. Si el Vcc inicialmente calculado es muy grande para las otras etapas se recomienda enviar el exceso de voltaje a VCE y si es muy grande aun para las caractersticas del TBJ se puede implementar la siguiente conexin y enviar el exceso de voltaje DC a la resistencia que en la grfica es rotulada como RC3 y conectada con capacitor en paralelo para que su funcionamiento solo sea para la parte de polarizacin (DC) del TBJ
A continua se presenta un ejemplo de diseo de un amplificador en cascada con acoplamiento capacitivo con las siguientes condiciones.
A = 120 Vop = 3V RL = 1 k = 100 Como observamos en los datos tenemos una ganancia muy alta que debe realizarse con varias etapas. Para iniciar con el diseo procedemos a realizar la planificacin en la que consta el nmero de etapas y en que configuracin est cada una. Vamos a realizar un diseo de dos etapas; la primera en emisor comn de ganancia de 12 y la segunda etapa en base comn de ganancia 10. Graficamos el diagrama de bloques del circuito.
Diseo de la segunda etapa (configuracin base comn) Se la realiza normalmente como si fuese una sola etapa y considerando los voltajes de entrada y salida del bloque segn el diagrama. Diseo de la Primera etapa Para este diseo tengo como datos Rin2 que es el RL para esta etapa y Vcc. Este ejemplo tiene como propsito el practicar. Pero en realidad no se debe hacer as ya que no es recomendable conectar la primera etapa en emisor comn y la segunda en base comn ya que el emisor comn ve una impedancia muy baja generada por la etapa en base comn. Como conclusin podemos decir que toca hacer un anlisis profundo si se desea hacer las etapas con distintas configuraciones y tener en cuenta las caractersticas de cada configuracin como es el caso del colector comn que tiene alta impedancia de entrada pero no amplifica la seal o en el caso del de base comn que ofrece una ganancia pero su impedancia de entrada es muy baja; y finalmente el emisor comn que ofrece ganancia y una alta impedancia de entrada. A ms de esto podemos aadir los circuitos de alta impedancia en una o varias etapas
3.- Materiales
1 Fuentes 1 1 Equipo de medida 1 Generador de funciones Fuente Osciloscopio Multmetro
Elementos de maniobra 3 Elementos 2 Ninguna Puntas de prueba del osciloscopio Conector banana-lagarto Circuito Armado
5.- Informe
1.- Presentar el diagrama esquemtico del circuito implementado el laboratorio, con los respectivos cambios de haber existido. Explicando el motivo que condujo a realizarlos.
V1 24V +V
V2 -180m/180mV
R1 270k C1 22uF
R3 15k
C2 1uF
R7 56k
R9 3.3k
C5 1uF
Q1 NPN
R5 15k
R11 510
C4 2.2uF
En el laboratorio, el circuito diseado se realizo el cambio de la resistencia del colector de 12 [K] a 15 [K] de la primera ya que necesitamos tener una mejor forma de onda, ya que al usar la resistencia de 12 [K] nuestra forma de onda se cortaba. 2.- En un cuadro presentar por etapas las mediciones AC y DC realizados en la prctica y los valores tericos calculados en el trabajo preparatorio. Obtener los porcentajes de error y justificarlos. Primera Etapa MEDIDAS - DC VC [V]
Valor terico Valor Medido
VB [V]
Valor terico Valor Medido
VE [V]
Valor terico Valor Medido Valor terico
VCE [V]
Valor Medido
16.1 Ic [mA]
Valor terico
16.8
9.5
9.03 IE [mA]
8.27
8.45
7.83 IB [A]
8.35
Valor Medido
Valor terico
Valor Medido
Valor terico
Valor Medido
0.52
0.54
0.55
5.21
5.71
Vmin [mV]
Valor terico Valor Medido Valor terico
Vrms [mV]
Valor Medido Valor terico
Vpp [mV]
Valor Medido
f [Hz]
Valor terico Valor Medido
194
Vrms [V]
134
360 Av
388
1000 f [Hz]
1000.15
ONDA DE SALIDA
Valor Medido
Valor terico
Valor Medido
Valor terico
Valor Medido
Valor terico
Valor Medido
7.01
7.28
2.57
10
10.22
1000
1000.15
- Obtener los porcentajes de error debidamente justificados. CALCULO DE ERRORES primera etapa
VC:
VB:
VE:
VCE:
I C:
I E:
I B:
Tabla De Errores primera etapa PORCENTAJE DE ERRORES VC 4.35% IC 3.85% VB 4.95% IE 5.45% Segunda Etapa MEDIDAS - DC VC [V]
Valor terico Valor Medido
VE 2.18%
VB [V]
Valor terico Valor Medido
VE [V]
Valor terico Valor Medido Valor terico
VCE [V]
Valor Medido
14.07 Ic [mA]
Valor terico
13.9
4.77
4.9 IE [mA]
3.97
4.3
10.1 IB [A]
9.6
Valor Medido
Valor terico
Valor Medido
Valor terico
Valor Medido
3.01
3.20
3.09
3.23
29.87
31.09
Vrms [mV]
Valor Medido Valor terico
Vpp [mV]
Valor Medido
f [Hz]
Valor terico Valor Medido
194
Vrms [V]
1000 f [Hz]
Valor terico
1000.15
Valor Medido
Valor terico
Valor Medido
3.65
3.8
1.31
1.9
1000
1000.15
VC:
VB:
VE:
VCE:
I C:
I E:
I B:
Tabla De Errores segunda etapa PORCENTAJE DE ERRORES VC 1.21% IC 6.31% VB 2.72% IE 4.53% VE 8.31% VCE 4.95% IB 4.08%
Los errores obtenidos en la prctica pueden ser causados por distintas razones: Debido a la tolerancia que poseen las resistencias, ya que las resistencias pueden tener diferente tolerancia que al final puede afectar como fue en este caso, por lo cual nos dio esos errores al calcular. En los clculos tericos asumimos , pero estos valores no corresponden a los utilizados en la prctica, ya que son propios del transistor. El instrumento de medida utilizado, en este caso el multmetro de CIRCUITMAKER, pudo tener errores. 3.- Realizar los clculos necesarios para determinar la ganancia de voltaje total y por etapas, compararla con el valor terico calculado. Obtenga el porcentaje de error y justifique el mismo. Ganancia por Etapas Primera Etapa Valor Prctico:
Valor Terico:
Error: ( )
Valor Terico:
Error: ( )
Ganancia Total
Error: ( )
El error se debe a la tolerancia en las resistencias, que van a variar 20% o tambin al aproximar los datos al hacer el diseo. 4.-Mencione las aplicaciones de los amplificadores multietapa.
Cuando nos referiremos a un amplificador, estamos hablando de un circuito capaz de procesar las seales de acuerdo a la naturaleza de la aplicacin. El amplificador sabr extraer informacin de toda seal, de tal manera, que permita mantener o mejorar las caractersticas del sensor o transductor utilizado para nuestra aplicacin. Por ejemplo: Si nuestra aplicacin est inmersa en algn tipo de ruido, el amplificador no deber amplificar el ruido, es ms, debe atenuarlo de toda la seal y/o del medio imperante. La tarea se deber realizar sin distorsionar la seal, sin perder informacin, ni inteligencia. Un criterio universal al plantearse el diseo de un amplificador, consiste en, seleccionar la primera etapa de este como un pre amplificador, es decir, como un amplificador que permita preparar adecuadamente la fuente de seal para ser posteriormente procesada y amplificada. Una segunda etapa, consistir netamente en obtener amplificacin de o las variable involucradas. En muchos casos, y con el fin de evitar niveles de saturacin, se reserva ms de una etapa para esta tarea. Por regla general, la etapa final ser exclusivamente una etapa de potencia. Esta etapa, es en realidad la que permite la materializacin de nuestra aplicacin en un ambiente completamente ajeno a las pequeas seales. No debe dejarse de lado, el hecho de que las etapas iniciales y finales, tambin son las responsables de las caractersticas de impedancia que ofrecer nuestro amplificador. 5.- Graficar en hojas de papel milimetrado a escala, las seales de voltaje de entrada y salida observadas en el osciloscopio, explique las diferencias o semejanzas con las seales obtenidas en la simulacin. Las formas de ondas obtenidas en la prctica fueron muy similares a las del preparatorio, lo nico que paso al inicio con las formas de onda es que sali un poco distorsionada pero al cambiar la resistencia de colector de la primera etapa se puedo mejor eso. LAS GRFICAS EN EL ANEXO
6.- Conclusiones
CARLOS YANCHAPAXI Este tipo de circuitos (amplificadores multietapa), son muy tiles en aplicaciones en las cuales se necesite un valor de ganancia un tanto alto, ya que no es aconsejable hacer un amplificador de una sola etapa con gran ganancia porque existir distorsin y una mala calidad de seal amplificada. Pueden existir diversos tipos de configuraciones con amplificadores multietapa, los ms conocidos son el cascode, darlinton y el emisor comn en cascada que se realiz en esta prctica. En cascada de emisor comn, la ganancia de voltaje es alta, al igual que la de la corriente. La onda de voltaje de salida no est desplazada con respecto a la de entrada del amplificador. Para acoplar las dos etapas se puede usar acoplamiento capacitivo o directo. Cuando se est diseando un amplificador multietapa, las ganancias repartirlas, de la siguiente manera. Ganancias ms grandes para las primeras etapas, esto con el fin de disminuir la distorsin no lineal de amplitud. Para calcular el Voltaje Vcc, se debe tomar en cuenta la polarizacin de la ltima etapa para cumplir con los requerimientos para que no haya recortes. Luego se debe distribuir el voltaje Vcc entre las otras etapas para tener un reparto equitativo tanto en el transistor, en la resistencia de colector y en las resistencias de emisor. Adems, normalmente la ganancia es mayor en la primera etapa y menor en la ltima con el fin de asegurar que no haya recortes.
9.- BIBLIOGRAFA:
Thomas L. Floyd; Dispositivos Electrnicos; Octava Edicin; Pearson Educacin; Mxico 2008. Robert L. Boylestad & Louis Nashelsky; Electrnica Teora de Circuitos y Dispositivos Electrnicos; Octava edicin; Pearson Educacin, Mxico 2003. Cuaderno Del Ingeniero Antonio Caldern, Amplificadores Multietapa.