Вы находитесь на странице: 1из 4

Problemas de Electrnica Digital Tema 4 Sistemas Secuenciales Asncronos

UNIVERSIDAD DE VALLADOLID Departamento de Electricidad y Electrnica

1. - Disear un sistema secuencial asncrono con 2 variables de entrada X1 y X2 y una salida Z. El sistema secuencial asncrono acta de la siguiente manera: a) Si X1=1 la salida Z del sistema pasa al estado lgico 1 independientemente del estado en que se encontrase anteriormente y continuar en l aunque la variable X1 vuelva al estado lgico 0. Sucesivas conmutaciones de la variable X1 no cambiarn el estado de la salida. b) Si la variable X2 toma el valor lgico 1, la salida Z del sistema pasar al estado lgico 0 independientemente del estado en que se encontrase anteriormente, y continuar en l aunque la variable X2 vuelva al estado lgico 0. Sucesivos cambios de estado de X2 no modificarn la salida. c) Las variables X1 y X2 no podrn encontrarse en el estado 1 simultneamente. Nota: Se trata del biestable R-S. Comprobar que llegamos al esquema de puertas NOR y NAND estudiado. 2.- El producto final de una cadena de fabricacin son barras metlicas cuya longitud ha de ser inferior o igual a L. Para hacer la seleccin del producto terminado se utiliza el sistema dibujado en la figura. Est constituido por una cinta transportadora que hace pasar las barras metlicas entre dos detectores fotoelctricos separados una distancia L y constituidos por un emisor y un receptor de luz. La salida de los receptores de luz adopta dos niveles de tensin diferenciados segn est o no una barra situada entre l y su emisor respectivo. Se asigna por convenio el estado 1 lgico a la salida del detector cuando la barra est situada delante del detector y el estado 0 en caso contrario. A continuacin del segundo detector existe una trampilla accionada por un motor que se activa segn el valor de una variable Z. Si la barra tiene una longitud mayor que L, Z pasa al estado 1 lgico y hace que la trampilla se abra para dejar caer la barra. En

caso contrario Z toma el valor lgico 0 y la trampilla permanece cerrada. En el primer caso (L>0), una vez pasada la barra, Z vuelve a valer 0 haciendo que la trampilla se cierre de nuevo con lo que el sistema queda preparado para realizar una nueva deteccin. La distancia que separa dos barras sometidas a verificacin es tal que nunca podr entrar una barra en la zona de deteccin mientras se est comprobando la anterior.

Disear un sistema secuencial asncrono cuyas entradas sean las salidas de los detectores, que denominaremos X1 y X2 , y cuya salida M accione el motor.

1/4

3. - Un sistema secuencial asncrono posee dos entradas de impulsos X1 y X2 (ambas entradas no pueden estar nunca en estado 1 simultneamente) y una salida Z. A partir de un estado inicial en el cual X1, X2 y Z valen 0, la salida Z ha de tomar el valor 1 si la entrada X1 sigue la secuencia 101 (2 impulsos sucesivos) sin que se aplique ninguno a la entrada X2. A partir de este estado, la salida slo volver a 0 cuando X2 pase al estado 1. Disear el circuito. 4. - Disear un sistema secuencial asncrono de una entrada X y una salida Z, tal que si por la entrada introducimos una secuencia de pulsos con una determinada frecuencia, a la salida obtengamos una seal cuya frecuencia es la mitad de la de entrada. 5. - Construir un sistema secuencial asncrono con una entrada X y una salida Z tal que en la salida aparezca una seal cuya frecuencia sea un tercio de la de la seal de entrada 6. - Disear un circuito secuencial asncrono con 2 entradas D y C y una sola salida Q, tal que la salida se haga igual a D en el instante en que C pase de 0 a 1. Suponer que las 2 entradas D y C no pueden cambiar simultneamente. Implementar el circuito con biestables R-S constituidos por puertas NAND. 7. - En el sistema secuencial asncrono representado por la siguiente tabla de estados, indica dnde aparecen situaciones de carrera, tanto crticas como no crticas, y resuelvelas. Y2 Y1 \ X1 X2 00 01 11 10 00 10 10 01 00 01 01 11 10 10 10 10 10 11 11

9. - Disear un circuito secuencial asncrono con 2 entradas D y C y una sola salida Q, tal que la salida se haga igual a D en el instante en que C pase de 1 a 0. Suponer que las 2 entradas D y C no pueden cambiar simultneamente. Implementar el circuito con Biestables R-S constituidos por puertas NAND (entradas activas en baja) y las puertas NAND que sean necesarias. Nota: Observar que el circuito que se pide disear como asncrono es en realidad un Flip-flop tipo D cuyo flanco activo de la seal de reloj (C) es el de bajada que estudiaremos en el tema siguiente. 10. - La figura representa el diagrama de puertas de un determinado circuito secuencial asncrono. El retardo de propagacin es el mismo para todas las puertas: AND, OR e inversores. A partir del anlisis del circuito, indicar qu problemas de funcionamiento podemos encontrar en l (carreras crticas y fenmenos aleatorios) explicando claramente en qu situaciones aparecen, en qu consisten y la manera de solucionarlos.
Y1 Y1s X Y2

Y2s

8. - Disear un circuito secuencial asncrono con 2 entradas T y C y una sola salida Q, tal que funcione de la siguiente manera. En el instante en que C pase de 0 a 1 la salida Q conservar su estado anterior si T=0 y conmutar en caso contrario, es decir, si T=1. Suponer que las 2 entradas T y C no pueden cambiar simultneamente. Realizar el diseo utilizando exclusivamente puertas NAND.
2/4

11.- Analizar el siguiente circuito secuencial asncrono e indicar su funcionamiento a travs de la construccin de su diagrama de flujo.

x1 x0

13.- Determinar el diagrama de flujo del circuito que aparece en la figura. Est bien diseado? Justifica tu respuesta y, si sta es negativa, corrgelo adecuadamente (1.5 puntos).

T
12.- Dibujar el diagrama de flujo del circuito secuencial asncrono de la figura. Indicar la secuencia que seguir la salida Z para los cronogramas de las entradas X1X0 indicados. Especificar adems el estado en el que se encuentra el circuito en cada momento. Suponer que inicialmente el sistema se encuentra en el estado estable caracterizado por x1=x0=y1=y0=0.
z x1 x0

14.- Analizar el circuito secuencial asncrono de la figura, indicando cmo sera su diagrama de flujo. Qu ocurre cuando S1=S0=1? Qu aplicacin puede tener este circuito?

y1 y0 3/4

15.- Se desea disear un sistema que contabilice el nmero de personas que entran y salen de un teatro. Para ello se dispone la puerta de acceso de entrada/salida de manera que no pueda pasar ms de 1 persona a la vez y se colocan a ambos lados del umbral de la puerta, separados una cierta distancia dos detectores fotoelctricos cuyas salidas llamaremos X1 y X2. Por convenio, las seales X1 y X2 toman el valor 1 (se activan) al detectar la presencia de una persona y 0 en caso contrario. Segn se entra al teatro, X1 ser la salida del fotodetector anterior a la puerta y X2 la del posterior a la puerta. Disear un sistema secuencial asncrono que utilice como entradas las seales X1 y X2 y que tenga una nica salida Z que tome el valor 1 coincidiendo con la activacin del segundo detector cada vez que una persona entre o salga del teatro. Implementar el circuito utilizando EXCLUSIVAMENTE puertas NAND. Indicar claramente sobre el esquema lgico del sistema, los subcircuitos combinacionales 1 y 2. 16.- Dibujar el diagrama de flujo del circuito secuencial asncrono de la figura. Existen transiciones crticas? Si es as, analizarlas y corregirlas en caso de que den problemas de funcionamiento.

17.- Entre las prestaciones de algunos sistemas secuenciales sncronos se encuentra el modo de funcionamiento paso a paso, para el cual disponen de un pulsador P que, cada vez que se pulsa, deja pasar un nico pulso de reloj. Para proporcionar esta posibilidad, se utiliza un circuito secuencial asncrono con dos entradas R1 (seal de reloj) y P (pulsador) y una salida Z. Por Z debe aparecer el primer pulso completo de R1 que aparezca con P=1, permaneciendo el resto del tiempo que P=1 a 0. En la figura aparece, a modo ilustrativo una secuencia tpica de funcionamiento de este sistema.

Si P conmuta a 1 cuando R1 es igual a 1, Z debe permanecer a 0, y no conmutar a 1 hasta que R1 vuelva a ser nuevamente 1, sin registrarse cambios en P. Por ltimo, si ocurre que mientras Z est a 1, P vuelve a 0 antes de que lo haga R1, Z se pondr inmediatamente a 0 y en este valor seguir a la espera de que vuelva a aparecer un nuevo pulso por P. Dibujar el diagrama de flujo y la tabla de fases reducida del sistema. Codificar los estados. Por ltimo analizar las transiciones crticas si las hubiese y resolverlas.

4/4

Вам также может понравиться