You are on page 1of 6

IV. CUESTIONARIO 1. Por qu se considera que los Flip Flops son elementos de memoria?

Porque es capaz de mantener 1 bit sea 0 o 1 almacenado indefinidamente (en cuanto se suministre potencia al circuito) hasta que recibe la direccin de una seal de entrada para cambiar de estado. 2. Cul es la diferencia entre un Flip-Flop y un Latch? Qu tipos de Flip Flops hay, y cules son sus caractersticas particulares de funcionamiento? Flip Flop RS La operacin del FF S R disparado por flanco es similar a la operacin analizada anteriormente, con la diferencia de que el cambio de estado se efecta en el flanco de bajada del pulso de reloj. El estado S=R=1 sigue siendo un estado prohibido.

Flip Flop JK La operacin de un FF tipo J K es muy similar a la de un FF S C. La nica diferencia es que no tiene un estado invlido. Para la condicin J=K=1 el FF complementa el estado presente.

Flip Flop D La operacin de un FF tipo D es mucho ms simple. Solo posee una entrada adems de la del reloj. Se le denomina "data" y es muy til cuando queremos almacenar un dato de un bit (0 o 1). Si hay un 1 en la entrada D cuando se aplica el pulso de reloj la salida Q toma el valor de 1 (SET) y lo almacena. Si hay un 0 en la entrada D, cuando se aplica el pulso de reloj la salida toma el valor de 0 (RESET) y lo almacena. El cambio en la salida del FF se efecta en el flanco de bajada del reloj.

Flip Flop T Solo posee una entrada adems de la del reloj. Se le denomina "toggle". Si hay un 0 en la entrada T, cuando se aplica el pulso de reloj la salida mantiene el valor del estado presente. Si hay un 1 se complementa.

Para el caso de los FF disparados por flanco positivo la diferencia es que el Cambio de estado ocurre en la subida del pulso de reloj. La diferencia bsica entre flip flops disparados por flanco y los disparados por nivel, analizados en la gua anterior es que en los disparados por flanco los cambios se efectan en el frente de bajada o en el de subida del pulso de reloj, y aunque las entradas cambien de valor durante la duracin del pulso, no se efectan cambios hasta el siguiente pulso de reloj. En los flip flops disparados por nivel en cambio el flip flop responde a los cambios de las entradas mientras el pulso de reloj est en 1. En cuanto a la representacin los FF disparados por nivel no poseen el smbolo > en la entrada de reloj.

3. Qu diferencia hay entre entradas sncronas y entradas asncronas de un Flip Flop? En un Flip Flop las entradas asncronas son aquellas que modifican la salida nada ms producido el cambio en la entrada. Las entradas sncronas son aquellas en las que una vez introducido el dato en ellas, hay que esperar un impulso exterior de clock para que la salida quede afectada segn ese dato introducido en la entrada.

4. Cules son las caractersticas tcnicas de los C.Is. utilizados en esta prctica? Circuito Integrado 74LS04 Cuadro de propiedades Cicuito: Operador: Tecnologa: Puertas: Entradas: Cpsula: Comentario: 74LS04, NOT TTL 6 1 por puerta DIP 14 pines X Norma CEI Cpsula

Caractersticas tcnicas: Parmetro Tensin de alimentacin Vcc Tensin de entrada nivel alto VIH Tensin de entrada nivel bajo VIL Tensin de salida nivel alto VOH condiciones de funcionamiento: V CC = 4.75, VIL = 0.8 Tensin de salida nivel bajo VOL condiciones de funcionamiento: V CC = 4.75, VIH = 2.0 Corriente de salida nivel alto IOH Corriente de salida nivel alto IOL Tiempo de propagacin 74LS04 UNIDAD 50.25 2.0 a 7.0 -0.5 a 0.8 2.7 a 3.4 0.35 a 0.5 mx -0.4 mx 8 9.5 V V V V

V mA mA ns

Entrada Salida A L H Y H L

Tabla veritativa La tabla veritartiva se llama de verdad y tabla de combinaciones. Expresa los valores de una expresin lgica para las diferentes combinaciones de los valores de las variables que figuran en la expresin.

Circuito Integrado 74LS76

PINS Clock input alto y bajo Reset input alto y bajo Set Input alto y bajo Data inputs alto y bajo & Outputs alto y bajo Mxima frecuencia del Clock Propagacin del retardo a la salida del Clock

74LS76 80A, -0.8mA 60A, -0.8mA 60A, -0.8mA 20A, -0.4mA -400A, 4/8mA 30 MHz 20/30 ms

Circuito Integrado 74LS86

Fichas tcnicas Categora Familia Serie Tipo de la lgica Nmero de circuitos Nmero de entradas Caractersticas Voltaje - fuente CL mximo del retardo de propagacin @ Actual - quieto (mximo) Actual - salida alta, bajo Lgica llana - bajo Lgica llana - alto Temperatura de funcionamiento Tipo del montaje Paquete/caso 14-DIP Otros nombres

74LS86 Circuitos integrados (ICs) Lgica - puertas e inversores 74LS XOR (exclusiva O) 4 2 4.75 V ~ 5.25 V 30ns @ 5V, 15pF 400A, 8mA ~ 500 milivoltio de 250 milivoltio 2.7 V ~ 3.4 V 0C ~ 70C A travs del agujero (0.300 ", 7.62m m) empaquetado Tubo 296-1669 296-1669-5