Академический Документы
Профессиональный Документы
Культура Документы
PROGRAMA PROFESIONAL DE INGENIERA MECNICA-ELCTRICA Informe Final N 7 CONTADORES SNCRONOS Y ASNCRONOS CIRCUITOS ELECTRNICOS II
Presentado por: ATAMARI CHAHUARA, LUIS CARLOS BILBAO ARCE, ROLANDO RENZO CORNEJO SALAZAR, VICTOR MANUEL
VII Semestre
Arequipa 07/07/2008
UCSM
Tema: I. Objetivos:
CIRCUITOS ELECTRONICOS II
CONTADORES SNCRONOS Y ASNCRONOS
Disear, implementar, analizar y aplicar en forma prctica circuitos contadores digitales. Implementar un contador binario de 4 bits con FF JK. Implementar, analizar y usar un contador de 4 bits como divisores de frecuencia. Disear, implementar y probar un contador de dcadas usando CI contadores MSI.
LED1
1 2
LED2
3
LED3
4
LED4 R4 330
10
R1 330
R2 330
R3 330
U1A
1Q 15 7 ~1Q 14 4 1 16 1J 1CLK 1K
2 ~1PR
U1B
1Q 15 8 ~1Q 14 4 1 16 1J 1CLK 1K
2 ~1PR
U2A
1Q 15 9 ~1Q 14 5 4 1 16 1J 1CLK 1K
2 ~1PR
U2B
1Q 15
XFG1
Agilent
~1PR 4 6 1 16 1J 1CLK 1K
~1Q ~1CLR
14
~1CLR 3
~1CLR
~1CLR
74LS76N J1
12
74LS76N
74LS76N
74LS76N
R5 10k
0
Key = A
V1 5V
Fig. 1. salida Q_U2B: MSB Al oprimir momentneamente J1, todas los leds a las salidas se apagan, es decir, se enva una seal a CLR (estado activo en cero) de cada FF y vuelven al estado anterior:
Q =1 y Q =0.
1.2. Se registraron lo estados lgicos de las salidas para los pulsos de reloj en forma secuencial
Bit 4 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0
Pulso de Reloj 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17
Tabla 1
Para el pulso 15 todas las salidas estn activas. Para el pulso 16 todas las salidas estn inactivas, se reinicia la cuenta desde cero binario.
treloj 250 s
2.3 Medida del periodo en la salida del primer FF:
t FF 1 500 s
2.4 Medida del periodo en la salida del ltimo FF:
t FF 4 4 ms
2.5 Medida del periodo en la salida del ltimo FF: La frecuencia en dicho periodo ser:
f FF 4 0.250 Khz
U1 J1
24 10 11 14 1 2 3 INA INB R01 R02 QA QB QC QD 12 9 8 11 5 8 6 7
74LS93N
R1 220
1
R2 220
2
R3 220
3
R4 220
4
U1B
1Q 15 4 14 1 ~1Q 14 16 1J 1CLK 1K
2 ~1PR 1Q
U2A
15
XFG1
Agilent
~1PR 4 18 1 16 1J 1CLK 1K
LED1
LED2
0
LED3
LED4
~1Q ~1CLR
14
~1CLR 0 3
74LS76N J3
3 23
74LS76N
R9 Key = A 10k
0
V2 5V
Fig. 2
Tabla 2
3.1. Qu pasa si se conecta la salida QA a la entrada de reloj B? Se cumple con la tabla de verdad, porque la seal de QA tiene la misma frecuencia que la entrada A, entonces el conteo se realiza con normalidad. 3.2. Qu hacen las entradas R0(1) y R0(2)? Ponen a estado cero todas las salidas.
Key = 1
13
14
Key = 2
15 16 15 1 10 9 11 14 5 4 17 A B C D
U1
QA QB QC QD ~BO ~CO 3 2 6 7 13 12 5 6 7 8
Key = 3 V1 5V Key = 4
18
R1 220
1 11 12
R2 220
2
R3 220
3
R4 220
4
74LS193N
LED1
LED2
0
LED3
LED4
19 0
Key = 5
20
R5 220
9
R6 220
10
Key = 6
21 0
LED5
LED6
Key = 7
Key = 8
Fig. 3
4.1. Coloque un dato de inicio diferente de cero en la entrada. Observe las salidas.
Con una seal de 1 en LOAD no ocurre nada.
4.2. Ahora coloque en las salidas el dato programado enviando un pulso de flanco de bajada sobre la
entrada LOAD. Al colocar un dato de inicio en las entradas, se carga mediante una seal en LOAD, un valor a la salida del contador.
4.3. Ahora active CLEAR (MR) enviando de flanco de subida sobre la entrada switch MR.
Todas las salidas pasan a estado 0.
4.4. Ahora use la entrada de cuenta hacia arriba (COUNT UP) enviando sucesivos pulsos de bajada
observe qu sucede con las salidas. Al llegar el siguiente flanco de bajada, con LOAD en 1, las salidas Q0 a Q3 cuentan de 1 en 1 binario, al llegar al final de la cuenta (15 binario) la salida de desborde de conteo TCU pasa a 0 y todas las salidas vuelven a 0.
4.5. Ahora coloque +5V en la entrada COUNT UP y enve pulsos de bajada a COUNT DOWN observe qu
sucede con las salidas. Las salidas Q0 a Q3 cuentan de forma regresiva, cuando se llega al valor de 0 binario, el Led conectado a TCD se apaga, luego vuelve al valor de 15 binario.
4.6. Programe los datos de inicio D0D1D2D3 utilizando la entrada LOAD. Active el COUNT DOWN
enviando pulsos y observe las salidas. Las salidas cuentan en forma ascendente desde el valor cargado, sin embargo al llegar a 0 la cuenta comienza nuevamente desde el valor inicial 15 binario.
74LS193:
V. Observaciones y Conclusiones:
En configuracin de un contador utilizando FF JK, las entradas J, K y PR deben ir conectadas a 1. Este circuito solo puede contar de manera ascendente. Es un contado sncrono. La entrada CLR limpia todos los registros y enva todas las salidas al estado 0. El contado con FF JK tambin es un divisor de frecuencia en el que cada salida tiene el doble del periodo de su antecesora. El contado asncrono 7493 reemplaza los FF JK incluyndolos en un solo encapsulado, con la diferencia que posee entradas de habilitacin de conteo, es decir un CLEAR para todas las salidas. Las entradas del contador 7493 deben estar configuradas de tal modo que la entrada A y B obtengan pulsos con una frecuencia dividida, para que el conteo sea coherente, es decir, necesita de una entrada de reloj, si se quiere un conteo ascendente continuo. EL contador 74193 tiene la capacidad de contar de manera ascendente y descendente segn su configuracin, as como cargar un valor en las entradas y llevarlo a las salidas en el momento necesario. Resulta mucha ms verstil que un contador 7493. Mediante las salidas de desborde de conteo se puede tener una referencia del momento en que la cuenta llega a 0 binario, y utilizar dicha seal para un proceso adicional.
ANEXO:
VCC 5V U5A 5V
VCC
VCC
5V
CA
GND 21
22
U8
A B C D E F G
GND GND
41
U6B 74LS04N U3
OA OB OC OD OE OF OG 13 12 11 10 9 15 14
7 6 5 4 3 2 1 RPACK 7 8 9 10 11 12 13 14
R1 180
74LS47N
VCC
VCC
5V
CA
U9
A B C D E F G
U7B 74LS04N U4
38373635331615 RPACK 7 13 12 11 10 9 15 14 39 40 42 43 44 45 46
U2
15 1 10 9 11 14 A B C D ~LOAD CLR UP DOWN QA QB QC QD ~BO ~CO 3 2 6 7 13 12 23 24 25 26 7 1 2 6 3 VCC 5 4 A B C D
R7 180
J1
GND
31
5 4
OA OB OC OD OE OF OG
74LS47N
74LS193N
VCC XFG1
Agilent
VCC 5V 5V
VCC
VCC
VCC
5V
CA
GND
GND
A B C D E F G
U8
GND
27 GND 15 1 10 9 30 11 14 5 4 A B C D ~LOAD CLR UP DOWN
7 6 5 4 3 2 1
U1
QA QB QC QD ~BO ~CO 3 2 6 7 13 12 17 18 19 20 7 1 2 6 3 5 4 A B C D
U3
OA OB OC OD OE OF OG 13 12 11 10 9 15 14
RPACK 7 8 9 10 11 12 13 14
R1 180
74LS47N
VCC
VCC
74LS193N
5V
CA
21
U9
A B C D E F G
GND
GND 15 1 10 9 11 14 VCC 5 4 A B C D ~LOAD CLR UP DOWN
38373635331615
U2
QA QB QC QD ~BO ~CO 3 2 6 7 13 12 23 24 25 26 7 1 2 6 3 5 4 A B C D
U4
OA OB OC OD OE OF OG 13 12 11 10 9 15 14
RPACK 7 39 40 42 43 44 45 46
R7 180
74LS47N
74LS193N