Вы находитесь на странице: 1из 2

Universidad Militar Nueva Granada. Calvo Culman Mara Paula. Vsquez Josimar .

Funcionamiento de un PLL

Caractersticas de funcionamiento de un PLL


Calvo Culman, Mara Paula Vsquez Villamil Josimar Universidad Militar Nueva Granada Abstract Everyday there are different develop of electronic elements, for any type of circuit is required a model of integrated circuit that performs the functions as oscillators, voltage regulators. This practice is intended to recognize the operation of the PLL in an integrated circuit 565 studying de subsystem building block.

casi a la mitad de su frecuencia inicial al tener un condensador de 1pF. A. Comportamiento esttico de VCO Los factores mas afectados por la carga capacitiva es la forma de onda de la seal, dado que el capacitor cumple su funcin de filtraje de la seal mostrando su carga y descarga, por esta razn la frecuencia se disminuye aproximadamente unos 10kHz y se muestra distorsionada mediante una curva de onda cuadrada. Otro factor que se observo fue el retardo de la seal. Como las dos resistencias de detector se aumentaron, de uno en uno, de 680 a 3.3k, la frecuencia cambia de 65kHz a 53,98kHz, y de nuevo a 65kHz, lo que indica que la diferencia en las resistencias detector de fase provoca un desplazamiento de frecuencia. Como la resistencia de carga se alter 680 a 820, la frecuencia de salida desplazado de 65kHz a 63,3kHz. Las fuentes de alimentacin se redujo entonces por 2v/paso uno a la vez. El cambio de frecuencia fue significativa 384,5Hz a +7 v, y 167,79kHz at 2v. B. Comportamiento dinmico de VCO Para esta configuracin se tiene una seal que esta oscilando, se muestra como una seal FM. Se tiene que si se varia la amplitud de la seal variara las frecuencias de la seal, pero en cambio si se varia la frecuencia esta variacin se vera reflejada en las entre las dos frecuencias donde esta oscilando. . C. Comportamiento esttico del detector de fase
Se procede

I. INTRODUCCIN

Cada da se desarrollan diferentes elementos electrnicos, para cualquier tipo de circuito que se requiera se encuentra algn modelo de circuito integrado que realice las funciones como osciladores, reguladores de voltaje. Esta prctica tiene como fin reconocer el funcionamiento del circuito de realimentacin llamado PLL y el estudio de sus subsistemas de sus diagramas de bloques.

II. PROCEDIMIENTO GENERAL Con base en la Imagen1 se procede hace realizar la configuracin respectiva para hacer uso de los bloques de trabajo de un PLL en este caso el VCO y el detector de fase. Cada configuracin de los bloques se cimienta en diferentes valores de resistencias, condensadores. Y la relacin de estos con la entrada y salida de seales presentes en el PLL. III. ANLISIS DE RESULTADOS En las diferentes configuraciones para los valores de resistencia y condensador del VCO, se evidencia que al poner una resistencia de una magnitud mas pequea, en este caso de 2,2k, la seal de salida aumenta casi a la mitad del frecuencia inicial con una resistencia de 4,7K. Lo que es contrario en el manejo del condensador ya que al colocar uno de magnitud ms pequea, 2,2pF la seal se reduce

a medir en los terminales las salidas TP3 y TP2 de la nueva configuracin del detector de fase. Estas salidas muestran el nivel de referencia de la salida del detector de fase que medido con un multmetro y se obtiene un valor de voltaje de

Universidad Militar Nueva Granada. Calvo Culman Mara Paula. Vsquez Josimar . Funcionamiento de un PLL

23.9mV teniendo en cuenta que el circuito debe estar alimentado entre VCC y VSS con 7V Luego de encontrar el nivel de referencia se mide en la salida TP4, con el osciloscopio, la frecuencia; como se explicaba anteriormente el valor obtenido de frecuencia es 59.19 KHz que corresponde al valor experimental de la frecuencia libre de funcionamiento. IV. CONCLUSIONES Ya que la finalidad de esta prctica es familiarizarse con el funcionamiento de un PLL se puede concluir que, es importante tener en cuenta la frecuencia natural ya que el VCO no logra realizar una sincronizacin con la seal de entrada si esta no es cercana a la frecuencia de oscilacin del VCO. Existe un rango de captura el cual es el intervalo de frecuencias en donde el PLL trabaja y as mismo presenta una zona de enganche. Esta con el fin de que el PLL puede trabajar en un rango ms amplio para las seales de entrada. Este circuito observado se denomina un circuito de realimentacin en donde se cuenta con un conjunto de elemento que se comporta de acuerdo al anterior, ese conjunto se muestra como un lazo cerrado de retroalimentacin formado por un filtro, un detector de fase y un VCO. El detector de fase determina el desfase existente entre dos seales. El circuito 565 permite el lazo de realimentacin que est formado por un VCO, un amplificador operacional que tiene una resistencia conectada a la salida y un detector de fase, que es de tipo multiplicador, como en la mayora de los circuitos integrados monolticos PLL. Al usar este tipo de detector de fase se puede asegurar que los notables cambios en la frecuencia de entrada no provoquen alteraciones muy grandes en la salida del detector. Este PLL puede tener varias aplicaciones, entre las que se encuentra su uso como seguidor de modulacin. Muchos de estos circuitos no tienen un comportamiento lineal debido a que la salida del detector de fase no es proporcional al error de fase y la frecuencia del VCO de salida tampoco guarda

una relacin lineal con el voltaje de control por esta razn es difcil encontrar que la pendiente de la grafica de salida de la frecuencia del VCO versus el voltaje de entrada, sea igual a la constante hallada al principio de la practica

REFERENCIAS

[1] http://www.ugr.es/~jmolinos/docencia/ec/p4.pdf PLL Fernando Prieto, Carlos Jarro. Online: Octubre de 2012 [2] http://www.angelfire.com/al2/Comunicaciones/Laboratori o/ci.html Circuitos Integrados especiales Online: Octubre de 2012 [3] http://www.angelfire.com/al3/PLL/pllfunc.html Principio de funcionamiento del PLL Online: Octubre de 2012

Вам также может понравиться