Вы находитесь на странице: 1из 6

1

PRACTICA N1

COMPROBACIN DE LOS ESTADOS LGICOS DE TODAS LAS COMPUERTAS


Juan Diego Ochoa Juca, jochoaju@est.ups.edu.ec Alvaro Daniel Serpa Barahona, aserpa@est.ups.edu.ec UNIVERSIDAD POLITCNICA SALESIANA

ResumenEn este documento se da a conocer cada una de las compuertas lgicas bsicas y su funcionamiento ya que hoy en da la ciencia sigue avanzando y creando nuevos instrumentos en miniatura y a bajo costo, siendo capaz de completar las funciones controladas por medio del proceso de cada respuesta de la salida obtenida por medio de la utilizacin de la tabla de verdad como asimismo su funcionamiento y smbolo para su conguracin correcta. Index TermsFamilia de Compuertas Lgicas - Tabla de Verdad - Simbologia

denomina un bit. La informacin est representada en las computadoras digitales en grupos de bits. Utilizando diversas tcnicas de codicacin los grupos de bits pueden hacerse que representen no solamente nmeros binarios sino tambin otros smbolos discretos cualesquiera, tales como dgitos decimales o letras de alfabeto. Utilizando arreglos binarios y diversas tcnicas de codicacin, los dgitos binarios o grupos de bits pueden utilizarse para desarrollar conjuntos completos de instrucciones para realizar diversos tipos de clculos. [1] III. MATERIALES

I.

OBJETIVOS

1. Utilizar correctamente los catlogos (datasheet) 2. Identicar el orden de los pines de cada uno de los C. I. 3. Comprobar el funcionamiento de las compuertas lgicas OR, AND, NOT, NOR, NAND, X-OR, X-NOR. II. INTRODUCCIN

Proto-Boart Cable multilar Fuente de 5V Cable bananas Compuertas lgicas bsicas OR, AND, NOT, NOR, NAND, XOR, XNOR Pinza IV. IV-A. CAS PROCEDIMIENTO

La electrnica analgica es una parte de la electrnica que estudia los sistemas en los cuales sus variables; tensin, corriente, varan de una forma continua en el tiempo, pudiendo tomar innitos valores (al menos tericamente). En contraposicin se encuentra la electrnica digital donde las variables solo pueden tomar valores discretos, teniendo siempre un estado perfectamente denido En la electrnica digital, existe un sin nmero de problemas a resolver que se repiten normalmente. Por ejemplo, es muy comn que al disear un circuito electrnico necesitemos tener el valor opuesto al de un punto determinado, o que cuando un cierto nmero de pulsadores estn activados, una salida permanezca apagada. Todas estas situaciones pueden ser expresadas mediante ceros y unos, y tratadas mediante circuitos digitales. Los elementos bsicos de cualquier circuito digital son las compuertas lgicas. [1] Las computadoras digitales utilizan el sistema de nmeros binarios, que tiene dos dgitos 0 y 1. Un dgito binario se

FUNCIONAMIENTO DE LAS COMPUERTAS LGI-

IV-A1. Representacin de los Estados Lgicos o Niveles de Voltaje: Lgica Positiva En esta notacin al 1 lgico le corresponde el nivel ms alto de tensin y al 0 lgico el nivel ms bajo, pero que ocurre cuando la seal no est bien denida. Entonces habr que conocer cules son los lmites para cada tipo de seal (conocido como tensin de histresis), en la Figura 1se puede ver con mayor claridad cada estado lgico y su nivel de tensin. [1]

Figura 3. Diagrama de Bloques de las compuestas lgicas [1]

Cuadro I C UADRO REPRESENTATIVO DE ALGUNAS COMPUERTAS LGICAS COMUNES [2] Figura 1. Estado Lgico y Nivel de Tensin Positivos de las Compuestas Lgicas [1]

IV-C. Lgica Negativa En la Figura 2 ocurre todo lo contrario, es decir, se representa al estado "1" con los niveles ms bajos de tensin y al "0" con los niveles ms altos. [1]

Denicin de las Compuertas Lgicas

IV-C1. Compuerta AND: Una compuerta AND tiene dos entradas como mnimo y su operacin lgica es un producto entre ambas, no es un producto aritmtico, aunque en este caso coincidan.* Se observa que su salida ser alta si sus dos entradas estn a nivel alto* [2]: IV-C2. Compuerta OR: Al igual que la anterior posee dos entradas como mnimo y la operacin lgica, ser una suma entre ambas... Bueno, todo va bien hasta que 1 + 1 = 1, el tema es que se trata de una compuerta O Inclusiva es como a y/o b*Es decir, basta que una de ellas sea 1 para que su salida sea tambin 1* [2]: IV-C3. Compuerta OR-EX o XOR: Es OR Exclusiva en este caso con dos entradas (puede tener ms) y lo que har con ellas ser una suma lgica entre a por b invertida y a invertida por b.*Al ser O Exclusiva su salida ser 1 si una y slo una de sus entradas es 1* [2]: IV-C4. Compuerta NOT: Se trata de un inversor, es decir, invierte el dato de entrada, por ejemplo; si pones su entrada a 1 (nivel alto) obtendrs en su salida un 0 (o nivel bajo), y viceversa. Esta compuerta dispone de una sola entrada. [2]: IV-C5. Compuerta NAND: Responde a la inversin del producto lgico de sus entradas, en su representacin simblica se reemplaza la compuerta NOT por un crculo a la salida de la compuerta AND. [2]: IV-C6. Compuerta NOR: El resultado que se obtiene a la salida de esta compuerta resulta de la inversin de la operacin lgica o inclusiva es como un no a y/o b. Igual que antes, solo agregas un crculo a la compuerta OR y ya tienes una NOR. [2]: IV-C7. Compuerta NOR-EX: Es simplemente la inversin de la compuerta OR-EX. : Los resultados se pueden apreciar en la tabla de verdad, que bien podras compararla con la anterior y notar la diferencia, el smbolo que la representa lo tienes en el siguiente Figura 4. [2]

Figura 2. Estado Lgico y Nivel de Tensin Negativa de las Compuestas Lgicas [1]

Por lo general se suele trabajar con lgica positiva, la forma ms sencilla de representar estos estados es como se puede ver en el siguiente grco. [1]

IV-B.

Compuertas Lgicas

Las compuertas lgicas son dispositivos que operan con aquellos estados lgicos mencionados en lo anterior y funcionan igual que una calculadora, de un lado ingresas los datos, sta realiza una operacin, y nalmente, te muestra el resultado del proceso en la Figura 3. [1] Cada una de las compuertas lgicas se las representa mediante un Smbolo, y la operacin que realiza (Operacin lgica) se corresponde con una tabla, llamada Tabla de Verdad, veamos la Tabla 1

V-B.

Compuerta AND (74LS08) Conguracin de Pines

Figura 4. ANSI / IEEE [2]

V. V-A.

RESULTADOS EN LABORATORIO

Compuerta OR (74LS32) Conguracin de Pines

Figura 7. Diagrama de Bloques de la Compuerta AND

Resultados Laboratorio A 0 0 5V 5V B 0 5V 0 5V X A 0 0 0 - 0 0 5V 5V 5V B 0 5V 0 5V X 0.165V 0.165V 0.165V 4.72V

Figura 5. Diagrama de Bloques de la Compuerta OR

Resultados Laboratorio A 0 0 5V 5V B 0 5V 0 5V X A 0 0 5V - 0 5V 5V 5V 5V B 0 5V 0 5V X 0.164V 4.71V 4.71V 4.71V

Cuadro 3: Voltajes Esperados, Simulacin

Voltajes Medidos

Cuadro 2: Voltajes Esperados, Simulacin

Voltajes Medidos

Figura 8. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad AND

V-C.
Figura 6. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad OR

Compuerta NOT (74LS04) Conguracin de Pines

A 0 0 5V 5V

B 0 5V 0 5V

X A 5V 0 0 - 0 0 5V 0 5V

B 0 5V 0 5V

X 4.72V 0.15V O.15V 0.15V

Cuadro 5: Voltajes Esperados,


Figura 9. Diagrama de Bloques de la compuerta NOT

Voltajes Medidos

Simulacin

Resultados Laboratorio A 0 5V B A 5V - 0 0 5V B 4.35V 0.17V Voltajes Medidos

Cuadro 4: Voltajes Esperados, Simulacin

Figura 12. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad NOR

V-E.

Compuerta NAND (74LS00) Conguracin de Pines

Figura 10. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad NOT

V-D.

Compuerta NOR (74LS02) Conguracin de Pines

Figura 13. Diagrama de Bloques de la Compuerta NAND

Resultados Laboratorio A 0 0 5V 5V
Figura 11. Diagrama de Bloques de la Compuerta NOR

B 0 5V 0 5V

X A 5V 0 5V - 0 5V 5V 0 5V

B 0 5V 0 5V

X 4.72V 4.71V 4.72V O.15V

Cuadro 6: Voltajes Esperados, Resultados Laboratorio Simulacin

Voltajes Medidos

Figura 14. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad NAND

Figura 16. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad XOR

V-F.

Compuerta XOR (74LS86) Conguracin de Pines

V-G.

Compuerta X-NOR (74LS266) Conguracin de Pines

Figura 15. Diagrama de Bloques de la Compuerta XOR

Figura 17. Diagrama de Bloques de la Compuerta XNOR

Resultados Laboratorio A 0 0 5V 5V B 0 5V 0 5V X A 0 0 5V 0 5V 5V 0 5V B 0 5V 0 5V X 0.13V 4.68V 4.66V 0.16V

Resultados Laboratorio A 0 0 5V 5V B 0 5V 0 5V X A 5V 0 0 0 0 5V 5V 5V B 0 5V 0 5V X 4.56V 0.15V 0.15V 4.8V

Cuadro 7: Voltajes Esperados, Simulacin

Voltajes Medidos

Cuadro 8: Voltajes Esperados, Simulacin

Voltajes Medidos

Figura 18. Simulacin en Proteus Uso de las Compuertas lgicas: comprobacin de la tabla de verdad XNOR

VI.

ANLISIS DE LOS RESULTADOS

Dentro de la variedad de compuertas utilizamos las mas comunes para analizar su comportamiento y valores de voltaje en cada salida de la compuerta ya que tambien pueden stos trabajar de buen modo y a voltajes muy bajos VII. CONCLUSIONES Y RECOMENDACIONES

Como conclusin podemos decir que hemos obtenido la comprobacin de cada una de las compuertas lgicas bsicas utilizando la tabla de verdad ya que con la tabla de verdad podemos vericar cada una de las operaciones y como recomendacin vericar que la alimentacin sea la correcta de cada compuerta utilizada en la practica. R EFERENCIAS
[1] Electrnica Digital Bsica - Roberth Luis- http://rluis.xbot.es/edigital/ed02.html [2] Monograas.com -http://www.monograas.com/trabajos71/compuertaslgicas/compuertas-logicas2.shtml