You are on page 1of 8

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

INTRODUCCION:
En el presente laboratorio, se desarrolla el anlisis funcional de los circuitos secuenciales desarrollados con los biestables (Latch y Flip Flops); que permiten obtener secuencias de estados binarios que al ser decodificados nos permiten obtener una sucesin de estados ascendente, descendente y/o desordenado (escalador) pero peridico, estableciendo el mdulo del contador, permitiendo adems establecer funciones de almacenamiento de pulsos recibidos por el sistema digital (proceso de conteo) y relacionar con la temporizacin de eventos del sistema digital de lgica cableada.

OBJETIVOS GENERALES:
Analizar e Implementar diversos circuitos secuenciales asncronos y sncronos, relacionados con la generacin de estados ascendentes, descendentes y/o escaladores; implementados con los Flips Flops. La visualizacin del funcionamiento de cada una de los circuitos de contadores son implementados utilizando dispositivos display y/o diodos leds en las salidas. Implementar circuitos bsicos con IC TTL y CMOS. Adquirir destreza para el montaje y cableado de circuitos digitales en el prothoboard y/o en circuito impreso. Que el estudiante aprenda utilizar los principios bsicos para el anlisis de circuitos digitales secuenciales mediante simuladores y que tenga la capacidad de realizar la deteccin de fallos, corregirlos y comprobar su buen funcionamiento.

RESUMEN:
El experimento consta de circuitos secuenciales que desarrollan las funciones de contadores, por lo que se debe atender especial atencin de su anlisis, funcionamiento, operacin de los circuitos y los resultados obtenidos (respuesta de funcionamiento del circuito, diagramas de tiempo). Por lo que se recomienda efectuar las consultas previas en los apuntes de clases, manuales tcnicos adecuados en relacin a los dispositivos a emplear y los circuitos digitales a implementar. Por ltimo se implementa el circuito con los circuitos integrados realizando conjuntamente pruebas individuales de su funcionamiento y al terminar dicho proceso se procede a hacer las verificaciones y desarrollo de las tablas de estados y construir los diagramas de tiempo.

MARCO TEORICO:
La teora desarrollada en clases.

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

LISTADO DE MATERIALES:
Circuitos Integrados IC 555, TTL: 74LS76, 74LS74, 74LS00, 74LS02, 74LS04. Prothoboard y pulsador. Cables de conexin. Manuales tcnicos. Resistencias de diversos valores (100Kohm, 120 Kohm) Diodos LEDs. Condensadores de diversos valores: 0.1 uF, 4.7uF, 10uF.

IMPLEMENTACION:
1) Implementar el contador asncrono UP modulo 16 mostrado en la Figura 1. Analice su funcionamiento, desarrolle la Tabla de estados y construir el diagrama de tiempo; (Sugerencia Usar IC 74LS76)

Figura 1 Contador asncrono UP mdulo 16 Funcionamiento con IC 74LS76: Este contador se encuentra constituido por flip-flop JK en modo de conmutacin al mantener presente en las entradas J y K un 1 lgico y conectados entre s de forma asncrona, es decir, que la salida del flip-flop 1 est conectada de forma directa a la entrada de reloj del siguiente flip-flop 2 . Los indicadores de salida dan una seal binaria, donde el indicador Q1 es el LSB (Bit Menos Significativo), el indicador (Q4) es el MSB (Bit Ms Significativo). El circulito en la entrada de reloj (CLK) de los flip-flops (IC 74LS76), nos indica que trabajan o conmutan con lgica negativa, es decir, que se activan en la transicin de ALTA a BAJA (flanco posterior) del pulso de reloj y la salida del flip-flop 1 (Q1) va del nivel BAJO al ALTO dando como resultado la cuenta binaria 0001. En el pulso 2, en la transicin del nivel ALTO a BAJO, flip-flop 1 se desactiva pasando su salida del nivel ALTO a BAJO, activando el flipflop 2, conmutando la salida del nivel BAJO a ALTO generando la cuenta 0010, en el pulso 3 del reloj se activa flip-flop 1 generando la salida 0011, porque flip-flop 2 se encuentra en mantenimiento teniendo su salida (Q2) activada, en el siguiente pulso se incrementa la cuenta a 0100, segn se observa en el diagrama de tiempo de la figura 3.
Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

Estados 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15

Q4 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

Q3

Q2

Q1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

0 0 0 0 0 1 0 1 1 0 1 0 1 1 1 1 0 0 0 0 0 1 0 1 1 0 1 0 1 1 1 1 Figura 2 Tabla de estados

Figura 3 Diagrama de tiempo 2) Al circuito contador asncrono UP modulo 16 de la Figura 1, modificar para que pueda realizar la funcin de: a) Contador UP modulo 13 b) Contador UP modulo 10 c) Contador UP modulo 7 Modificando el contador de mdulo 16 con IC 74LS76 en proteus sera el siguiente circuito:

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

Este circuito puede operar como un Contador UP modulo 7, Contador UP modulo 10 Contador UP modulo 13 solo debemos de seleccionar en el DIP-SWITCH el modulo deseado. 3) Al circuito contador asncrono UP de la Figura 1, configurar para que realice la funcin de divisor de frecuencia entre: a) Divisor entre 15 b) Divisor entre 12 c) Divisor entre 10 El contaje de pulsos se encuentra asociado directamente a la divisin de la frecuencia de los mismos: los biestables de un contador completo (mdulo n potencia entera de 2) proporcionan en sus salidas ondas digitales cuyas frecuencias son, respectivamente, la mitad (1/2), la cuarta parte (1/4), la octava parte (1/8), (1/2i), de la frecu encia de los pulsos de entrada. En el caso de un contador parcial (mdulo n, siendo n un nmero cualquiera), tomando como salida la de su biestable de valor ms significativo, se obtiene la divisin por n de la frecuencia de los pulsos que recibe, es decir, produce un pulso en su salida por cada n pulsos en su entrada. En el siguiente circuito se ha configurado la figura 1 para obtener divisores de frecuencias de 10, 12 y 15 segn se seleccione en el DIP-SWITCH.
Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

4) Implementar el circuito contador sncrono, cuyo diagrama se muestra en la Figura 2, analice su funcionamiento, desarrolle su tabla de estados y graficar el diagrama de tiempos de Qn, Q2n, Q3n y Q4n. (Considere Qn: LSB Q4n: MSB) Para su implementacin utilice IC 74LS76.

Figura 2. Circuito contador sncrono.

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

De la figura podemos encontrar las relaciones entre las salidas Q presentes y las entradas J y K de cada uno de los FF usados: J1= J2= ( J3=Q1+ J4= + Tabla de estados: + + ) ; ; ; ; K1=Q4 + K2= K4= (Q4+Q3) Q3 + K3=Q2+

Estados Q4 Q3 Q2 Q1 0 0 0 0 0 15 1 1 1 1 10 1 0 1 0 5 0 1 0 1 13 1 1 0 1 4 0 1 0 0 11 1 0 1 1 6 0 1 1 0 1 0 0 0 1 12 1 1 0 0 0 0 0 0 0 Tiene 10 estados y se trata de un contador escalador 5) Implementar un circuito contador sncrono UP/DOWN mdulo 10, utilizando el diseo del informe previo del presente laboratorio. Utilice Flip Flops JK.

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

6) Implementar el circuito de un contador sncrono, descrito por las funciones Lgicas de los Flip Flops; analice su funcionamiento, desarrolle su tabla de estados y su diagrama de tiempos. (Para su implementacin. Sugerencia Utilice IC 74LS76). Considere Q4n : MSB Qn : LSB. J4 = (Qn) + Q2n K4 = Qn +Q2n +Q3n J3 = (Qn) K3 = (Q4n) J2 = Qn (Q3n) + (Qn)Q3n Q4n K2 = (Qn)+ Q3n J1 = (Q2n) Q4n K1 = Q2n (Q3n)+ (Q2n)(Q4n) Implementacin en proteus:

Tabla de estados: Estados Q4 Q3 Q2 Q1 0 0 0 0 0 12 1 1 0 0 7 0 1 1 1 9 1 0 0 1 3 0 0 1 1 12 1 0 1 0 4 0 1 0 0 8 1 0 0 0 13 1 1 0 1 5 0 1 0 1 0 0 0 0 0 Tiene 10 estados y se trata de un contador escalador

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro

Universidad Nacional del Callao Facultad de Ingeniera Elctrica y Electrnica

OBSERVACIONES Y CONCLUSIONES: 1) Las tablas de verdad han sido utilizadas como herramientas para obtener conclusiones respecto al funcionamiento u operacin de los circuitos realizados.
2) Los sistemas digitales en la actualidad son muy empleados y para aplicaciones especficas es necesario realizar el diseo de estos circuitos, el procedimiento de diseo de los circuitos contadores son muy parecidos y empleando la misma lgica se puede extender a contadores de cualquier cantidad de bits. 3) Debemos de tener mucho cuidado al momento de la implementacin en el prothoboard.

BIBLIOGRAFIA:
1) 2) 3) 4) 5) Alan Marcovitz B. Diseo Digital. 2 edicin Editorial Mc Graw Hill. Enrique Mandado. Sistemas Electrnicos Digitales. 7 Edicin. Biblioteca UDB. Morris Mano. Diseo Digital. 1 Edicin. Editorial Prentice Hall. Biblioteca UDB. John F. Wakerly. Diseo Digital, principios y prcticas. Editorial Prentice Hall. Louis Nashelsky. Fundamentos de tecnologa digital. 1 Edicin. Noriega Editores, Limusa. 6) Ronald J. Tocci. Sistemas digitales, principios y aplicaciones. Biblioteca UDB.

Sistemas Digitales : 2013-B Ing. Utrilla Salazar Daro