Вы находитесь на странице: 1из 5

DISEO DE UN SISTEMA

APLICACIN DE DECODEFICADOR Y LOGICA INTRODUCCIN


El diseo de circuitos combinatorios comienza desde el enunciado del problema y termina con el Diagrama del circuito lgico. Esta prctica consiste en simplificar una expresin lgica inferida de la descripcin de un sistema empleando las herramientas de simplificacin de funciones lgicas (Algebra de Boole, Mapas de Karnaugh) e implementar el circuito en protobuar OBJETIVOS Obtener una expresin lgica en trminos de sumas de producto o productos de sumas y la tabla de verdad a partir de los datos. Simplificar una funcin booleana mediante alguno de los l mtodos usados para simplificacin en (Algebra de Boole, Mapas de Karnaugh, Quine-McCluskey). Representar un sistema a partir de la descripcin lgica a una representacin circuito.

COMPONENTES Y EQUIPOS
- integrado 555 -integrado 74ls138, 74ls79 -decodificados 7447 -02 resistencias de 47k -07 resistencias de 220 omh -01 condensador de 10mf -04 compuertas AND -01 compuerta OR -06 leds -03 flip flop - 02 protobuard

FUNDAMENTOS
DECODEFICADOR Aplicaciones Los decodificadores se emplean fundamentalmente para seleccionar los diferentes puertos de E/S (entrada/salida) y as la computadora pueda comunicarse con los diferentes dispositivos externos (perifricos). Estos decodificadores son conocidos como decodificador de direcciones de puertos. Direccionar una localidad de memoria, conversin de datos binarios, Decodificadores BCD a 7 segmentos Es un circuito combicional que permite un cdigo BCD en sus entradas y en sus salidas activa un display de 7 segmentos para indicar un dgito decimal.
El display est formado por un conjunto de 7 leds conectados en un punto comn en su salida, bien en nodo comn nodo comn. Un decodificador posee N lneas de entrada para

gestionar N bits y en una de las 2N lneas de salida indica la presencia de una o ms combinaciones de n bits. 2N Para cualquier cdigo dado en las entradas solo se activa una de las N posibles salidas. DECODIFICADOR BINARIO 7447-7448 Para este utilizaremos los componentes mencionados como leads que nos muestran su codificacin, resistencias un 7447 0 7448 que nos dar la decodificacin y un display 7 segmentos que nos servir para mostrar las salidas en un lenguaje entendible. LOGICA O TABLA DE VERDAD X 0 0 0 0 1 1 1 1 Y 0 0 1 1 0 0 1 1 Z 0 1 0 1 0 1 0 1 salidas U T P ------------------2 0 1 4

El diseo se realiza en programa de proteus utilizando compuertas AND y OR Y el decodificador 7447.

U2:A
74LS73 14 J CLK Q 12 7 5

U2:B
74LS73 J CLK Q 9 14 1

U3:A
74LS73 J CLK Q 12

R1
47k

U1
Q DC 3 7

1 3

VCC

R2
47k

CV

GND

TR

TH

D1
LED-GREEN

C1
10uF

555

R11
220

R12
220

R13
220 1 2 3

13

10

13

U4
A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 15 14 13 12 11 10 9 7

D3

D4

D5

LED-GREEN LED-GREEN LED-GREEN

6 4 5

E1 E2 E3 74LS138

U5

OR

Compuerta AND La compuerta AND o Y lgica es una de las compuertas ms simples dentro de la Electrnica Digital. Su representacin es la que se muestra en las siguientes figuras.

La primera es la representacin de una compuerta AND de 2 entradas y la segunda de una compuerta AND de 3 entradas. La compuerta Y lgica ms conocida tiene dos entradas A y B, aunque puede tener muchas ms (A,B,C, etc.) y slo tiene una salida X.

U16
0 0

OR

U11

AND

U10 U8
AND

U15
AND

U7

AND

U19
AND

U22

3
AND AND

R3
220

U21 R4
4
1 2 3

U4
A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 15 14 13 12 11 10 9 7

U14
AND

220

R5 U20
220

AND

6 4 5

E1 E2 E3 74LS138

R6
AND 220

U12 R7
220 AND

R8
220

U6 U17
7
AND

R9
220

U13

U5
AND

AND OR

U9
8
AND

FILE NAME:

mate discreta.DSN F:\mate discreta.DSN


F:\mate discreta.DSN
REV: <NONE>

DATE:

DESIGN TITLE: PATH: BY: <NONE>

01/03/2014
PAGE:

of

TIME: 06:43:00 p.m.

Вам также может понравиться