Вы находитесь на странице: 1из 9

ESCUELA POLITCNICA DEL EJRCITO EXTENSIN LATACUNGA

Aulestia Araujo Pablo Sebastin. Electrnica e Instrumentacin, Tercer nivel, Escuela Politcnica del Ejrcito Extensin Latacunga, Marquz de Maenza S/N Latacunga, Ecuador. email : ps_aulestia@hotmail.com Fecha de presentacin: 15/Abril/2013

DECODIFICADOR Y SUMADOR
RESUMEN
Los decodificadores son dispositivos que "decodifican" un cdigo de entrada en otro. Es decir, transforma una combinacin de unos y cero para formar dgitos decimales. En electrnica un sumador es un circuito lgico que calcula la operacin suma. No utiliza una seal de reloj que coordine el momento en el que se realiza la operacin, por lo que al cambiar cualquiera de los calores de entrada, el resultado se ver afectado de manera casi inmediata.

PALABRA CLAVE
Clave 1 Clave 2 Clave 3 Decodificadores Sumadores Contadores

DESARROLLO
1.

DECODIFICADOR 74LS47
a. Pines de datos Entradas: 4 pines de entrada para Salidas: 7 pines de salida, uno para

ingresar el dgito a mostrar en binario. b. Control 3 pines de control. Sirve para display de nodo comn. Alimentacin: pines alimentacin, 2 para

cada segmento.

fuente (+) y fuente (-).

c. Configuracin y niveles lgicos

Figura 1(Estructura 74LS47)

N de pin

Funcin

Nombre

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16

BCD de entrada 2 BCD de entrada 3 Prueba de pantalla, bajo activo Salida Ripple borrado; activo bajo Ripple supresin de entrada, bajo activo BCD de entrada 4 BCD de entrada 1 Ground (0 V)

Salidas del segmento; activo bajo

Tensin de alimentacin; 5 V (4,75 V - 5,25 V) Tabla 1(Descripcin)

B C LT RBO RBI D A Suelo e d c b a g f Vcc

Tabla 2(Niveles de tensin)

Tabla 3(Segmentos)

Tabla 4(Tabla de Verdad)

d. Aplicaciones Controlar un display de 7 segmentos, a partir de datos BCD 4 bits.

2. DECODIFICADOR 74LS48 a. Pines de datos


Entradas: 4 pines de entrada para Salidas: 7 pines de salida, uno para

ingresar el dgito a mostrar en binario. b. Control 3 pines de control. Sirve para display de ctodo comn. Alimentacin: pines 2 para

cada segmento.

alimentacin, fuente (+) y fuente (-).

c. Configuracin y niveles lgicos

Figure 2(Estructura 74LS48)

Tabla 5(Niveles de tensin)

Tabla 6(Tabla de verdad) d. Aplicaciones Se puede hacer a combinacionales, como es el caso un circuito para crear un cronmetro,

conexiones

diferentes tipos de circuitos 3. DECODIFICADOR 74LS49 a. Pines de datos Entradas: 4 pines de entrada para

Salidas: 7 pines de salida, uno para

ingresar el dgito a mostrar en binario. b. Control Un pin de control Alimentacin: pines 2 para

cada segmento.

alimentacin, fuente (+) y fuente (-).

c. Configuracin y niveles lgicos

Figure 3(Estructura 74LS49)

Tabla 7(tabla de verdad)

Tabla 8(Niveles lgicos)

d. Aplicaciones Este decodifica informacin circuito la de segmentos adecuado para que se muestre en

entrada en BCD a un cdigo de siete 4. GENERALIDADES No est por dems que todos estos integrados en su mayora se los puede asociar a un display de siete segmentos, capaz de dar

un visualizador de siete segmentos.

resultados a partir de valores de entrada en cdigo BDC, un ejemplo claro de esta conexin la podemos visualizar en el siguiente grfico.

Figure 4(Conexin con display) 5. SUMADOR 74LS83

Es un sumador completo que ejecuta la suma de dos

Hay salida de suma por cada bit y el acarreo resultante (C4), se obtiene del cuarto bit.

nmeros binarios de cuatro bits. a. Pines de datos A1-A4: operandos entrada A. B1-B4: operandos entrada B. b. Configuracin y niveles lgicos de de

C0: acarreo de entrada. C4: acarreo de salida. S1-S4; resultado de la operacin.

Figure 5(Estructura 74LS83)

Figure 6(Smbolo Lgico)

Tabla 9(Tabla de verdad)

Tensin de alimentacin.......................4,5V a 5,25V. Temperatura de funcionamiento.............0 a 70C. Cargabilidad de salida normalizada C4......5 U.L.

Cargabilidad de las salidas de suma.........10 U.L. Tensin de entrada alta mnima..............2V. Tensin de entrada de alta mxima.........0,8V.

c. Aplicaciones
Sirven para sumar datos binarios de cuatro y ms bits; tambin, agregando algunos dispositivos y compuertas digitales en el numrico. Con dos o ms chips 7483 se hacen expansiones superiores a cuatro bits en el tamao de los datos a ser procesados, circuitos cascada. formando en

circuito, se pueden obtener restadores, comparadores

acoplados

o convertidores de cdigo

CONCLUSIONES

Se logr aprender la arquitectura de los circuitos integrados. Este documento permite un mejor entendimiento acerca de la funcionalidad de los circuitos y las asociaciones que puede presentar con otros circuitos en cascada.

No todos los integrados presentan una misma estructura.

BIBLIOGRAFA Y/O ENLACES


Floyd Thomas L, Fundamentos de sistemas digitales, sexta edicin, captulo 6. McCalla, Thomas,Lgica digital y diseo de computadoras, captulo 7.

http://www.datasheetcatalog.net/es/datasheets_pdf/7/4/L/S/74LS47.shtml
http://www.datasheetcatalog.net/es/datasheets_pdf/7/4/L/S/74LS48.shtml http://www.datasheetcatalog.net/es/datasheets_pdf/S/N/7/4/SN74LS49.shtml

http://www.datasheetcatalog.org/datasheet/motorola/SN74LS83D.pdf http://es.scribd.com/doc/37897862/43/Aplicaciones-de-los-circuitos-sumadores-7483-y74182

Вам также может понравиться