Вы находитесь на странице: 1из 9

ESCUELA POLITCNICA NACIONAL

FACULTAD DE INGENIERIA ELCTRICA Y ELECTRNICA


LABORATORIO DE SISTEMAS DIGITALES



PREPARATORIO DE:

Sistemas Digitales



Prctica #: 6 Tema: OPERACIONES ARITMTICAS BINARIAS


Fecha de Realizacin: 2012 / 10 / 19
ao mes da



Realizado por:

Alumno (s): Santiago Calle Grupo:

(Espacio Reservado)
Fecha de entrega: ____ / ____ / ____ f.
______________________
ao mes da Recibido por:
Sancin:
________________________________________________


Perodo: Julio 2012




GR8

OBJETIVO:
1.1 Familiarizar al estudiante con la utilizacin y funcionamiento de circuitos lgicos
combinacionales que realizan operaciones aritmticas binarias.

TRABAJO PREPARATORIO

2.1 Consultar las caractersticas, tabla de funcin y distribucin de pines de los circuitos
integrados: 7480, 7482, 7483, 74183, 74283.

Circuito Integrado 7480:
Este circuito integrado contiene un sumador binario de dos bits que cuenta tambin con
salidas complementadas.

Tabla de Funcionamiento Distribucin de Pines








Circuito Integrado 7482:

Este circuito integrado contiene un sumador completo de 2 bits, su tabla de funcionamiento y
su distribucin de pines se muestran a continuacin.
Distribucin de Pines Tabla de Funcionamiento

Circuito Integrado 7483 y 74283:


Tanto el circuito integrado 7483, como el 74283, son sumadores binarios completos de 4-bits;
su tabla de funcionamiento es la misma, su nica diferencia es la distribucin de pines en cada
caso.

Tabla de Funcionamiento


74283 7483





Circuito Integrado 74183:
Las caractersticas de este doble sumador completo con carry de salida individual,
producen un carry de salida seguro, a la salida tenemos verdadera suma y carry. Estos
circuitos utilizan altas velocidades, alto Fan Out (TTL), y es compatible las familias DTL y
TTL, el rango de operacin de temperatura es entre 0 y 70 C. La tabla de verdad y la
configuracin de pines de muestra a continuacin:



2.2 Consultar las caractersticas, tabla de funcin y distribucin de pines de los circuitos
integrados: 74181, 74381 y 74382.

Circuito Integrado 74181:
Este circuito integrado contiene a una UNIDAD ARITMTICA LGICA, ALU, que es un
dispositivo que realiza operaciones aritmticas como suma o resta, y tambin funciones lgicas
como AND, OR, etc. Consta de operandos de 4 bits y de 3 a 5 entradas de seleccin,
permitiendo la realizacin de hasta 32 funciones diferentes.
Tabla de Funcionamiento


Distribucin de Pines
INPUTS OUTPUT
Cn B A Cn+1
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1


Circuito Integrado 74381/74382:


Estos circuitos integrados contienen a ALU MSI, que codifican sus entradas de seleccin de
manera ms compacta y proporcionan solo 8 funciones tiles, su nica diferencia es que el
74381 proporciona salidas en exceso anticipado en grupo, y el 74382 proporciona salidas en
exceso y desborde propagado.
Tabla de Funcionamiento Distribucin de PInes

2.3 Construya un sumador de cuatro bits utilizando un semisumador y tres sumadores
completos en base a compuertas.





Diseo del semisumador:
En primer lugar se realizara el diseo del semisumador para ello utilizaremos la tabla de
funcionamiento que se indica a continuacin:








De aqu se deduce que:
O
B A C
B A S
0 0
0 0 0






Diseo del sumador completo:
Para el sumador completo, se disea en base a la tabla de funcin correspondiente.



De aqu se deduce que:

Ci Bi Ai AiBi Co
Ci Bi Ai Si





















B0 A0 S C0
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1

Sumador de 4 bits





2.4 Disee un circuito sumador paralelo de acarreo anticipado de un solo bit utilizando
compuertas lgicas (A O N).


()





2.5 Usando sumadores binarios de 4 bits y los mdulos que se consideren necesarios, disee
un sumador de dgitos decimales en cdigo BCD. Este sumador aceptara como entrada 9
bits que representen dos dgitos en cdigo BCD ms un acarreo de la etapa anterior.
Generara como salida 5 bits que corresponden a un dgito BCD ms un acarreo a la etapa
siguiente. Utilice el circuito integrado 7483 consultado en el numeral 2.1.









A B C
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
2.6 Disear un circuito sumador restador de dos nmeros de 4 bits en Complemento de a
1. Utilice el circuito integrado 74181.




BIBLIOGRAFA:
http://www.datasheetarchive.com/
TOCCI Ronald, Sistemas Digitales, Editorial Prentice-Hall Hispanoamericana, Quinta
Edicin, 1993, Mxico, Pag.: 429
http://ilde-sosa.tripod.com/pdf/15_sumador_BCD.pdf
http://www2.dis.ulpgc.es/~itis-sd/Transparencias0607/Tema13.pdf
http://www.monografias.com/trabajos12/ttl/ttl.shtml














A0
2
A1
23
A2
21
A3
19
B0
1
B1
22
B2
20
B3
18
CN
7
S0
6
S1
5
S2
4
S3
3
M
8
F0
9
F1
10
F2
11
F3
13
A=B
14
CN+4
16
G
17
P
15
U14
74HC181
0
0
0
0
0
0
0
0
0
0
0
0
?
?
?
?
A0
A1
A2
A3
B0
B1
B2
B3
A+B'
A+B'
Circuito sumador-restador de 2 nmeros de 4 bits en complemento a 1.

Вам также может понравиться