Вы находитесь на странице: 1из 14

Universidad De Alcal Universidad De Alcal

Departamento de Electr Departamento de Electr nica nica


Tecnolog
Tecnolog

a
a
de
de
Computadores
Computadores
Familias
Familias
L
L

gicas
gicas
Almudena Almudena L L pez pez
Sira Sira Palazuelos Palazuelos
Manuel Manuel Mazo Mazo
Febrero Febrero 2008 2008
TTL, CMOS Y DE BAJA TENSIN
Gui Gui n n
Familias lgicas: Propiedades y
comparacin
Familia TTL
Subfamilias TTL: comparacin
Especificaciones elctricas
Nomenclatura
Ejemplo: Funcionamiento de una
puerta NAND TTL
Conexin de la salida de dos
puertas.
TTL en colector abierto
Cableado lgico
Diseo de la resistencia de Pull-Up
Circuitos CMOS
Caractersticas
Puertas CMOS Triestado
Familias de Baja Tensin
Interconexin de Familias
Lgicas
A mayor
velocidad mayor
consumo (la
mayor parte del
consumo se da en
las transiciones)
Familias L Familias L gicas: Propiedades y Comparaci gicas: Propiedades y Comparaci n n
Tendencia: Tendencia: Reducir Reducir
el tama el tama o o y la y la tensi tensi n n
de conmutaci de conmutaci n n (el (el
consumo crece consumo crece
cuadr cuadr ticamente ticamente con con
la tensi la tensi n) n)
Qu parmetros se intenta
mejorar?
Velocidad y Consumo
TTL: Lgica de Transistor-
Transistor
S. TTL con circuitos Schottky
LS. TTL con Schottky de bajo
consumo
AS. TTL con Schottky mejorada
ALS. Versin mejorada de LS
F. TTL de alta velocidad
CMOS
4000. Serie 4000 de CMOS
HC. CMOS de alta velocidad
ABT. Tecnologa BiCMOS
avanzada
LVT. Tecnologa BiCMOS de
baja tensin
LV. Baja tensin
LVC. CMOS de baja tensin
ALVC. CMOS de baja tensin
mejorada
ALVT. Tecnologa BiCMOS de
baja tensin mejorada
AHC. CMOS de alta
velocidadmejorada
AVC. CMOS de muy baja tensin
mejorada
Familia
Familia
TTL
TTL
SUBFAMILIAS
TTL.- TTL normal
LTTL.- TTL de bajo consumo
STTL. TTL con circuitos Schottky
(no saturantesms velocidad)
LSTTL.- TTL Cde bajo consumo
AS.- TTL con Schottky mejorada
ALSTTL.- TTL con Schottky
mejorada de bajo consumo
FTTL.- TTL de alta velocidad
VELOCIDAD CONSUMO
ASTTL LTTL
FTTL ALSTTL
STTL LSTTL
ALSTTL FTTL
LSTTL ASTTL
TTL TTL
LTTL STTL
La necesidad de adaptacin a las
demandas hizo que surgieran diferentes
subfamilias con distintas caractersticas,
velocidad y consumo por ejemplo.
En un principio la familia TTL fue la
ms utilizada pero est siendo
sustituida por las familias CMOS y de
baja tensin)
La tensin de alimentacin
para todas las subfamilias
de TTL es de 5V,
admitiendo una variacin
sobre este valor del 10%.
NOMENCLATURA
SN 54 AS 00 NT
74
Prefijo del
Fabricante
2-4 letras
Serie
Funcin
del
integrado
Subfamilia
Tipo de
encapsulado o
caracterstica
del fabricante
Ejemplo: Funcionamiento de una puerta NAND TTL
Ejemplo: Funcionamiento de una puerta NAND TTL
Valores Valores Caracter Caracter sticos sticos de de puertas puertas TTL TTL
Tensin de salida a nivel alto
V
OH
=V
CC
-I
R2
-V
BEQ4
-V
D
Como I
R2
es muy
pequea
V
OH
5 0,6 0,6 = 3,8V
Tensin de salida a nivel bajo
V
OL
=V
CSATQ3
= 0,2V
V
ILMAX
= 0,8V V
IHMAX
= 2V
V
OLMAX
=0,4V V
OHMIN
=2,4V
Modificando los valores de las
resistencias o el tipo de TRTs, se
puede modificar un poco el
consumo y/o la velocidad.
Curvas Curvas Caracter Caracter sticas sticas de un de un Inversor Inversor TTL TTL
Conexi
Conexi

n de la salida de dos puertas.


n de la salida de dos puertas.
Tensin de salida a nivel bajo
Transistor Q1
conduce, Q2 y Q3
cortados, Q4
saturado (si hay
carga)
Tensin de salida a nivel alto
Transistor Q1
cortado, Q2 y Q3
en saturacin
La corriente circula de Vcc a masa atravesando los
dos transistores saturados con una corriente
demasiado alta y los estropea
Tensin de salida a nivel bajo
Tensin de salida a nivel alto
Q3 Saturado
Q4 Saturado
SOLUCIN: Salida en COLECTOR ABIERTO
Si uno est a nivel alto y el otro a
nivel bajo
Permite Interconectar las salidas de distintas puertas directamente,
empleando una nica resistencia de PULL-UP
Para funcionar precisa una resistencia externa entre el colector de Q3 y Vcc:
RESISTENCIA de PULL-UP
Se elimina Q4 y se
deja Q3 en colector
abierto
Tensin de
salida a nivel
bajo
Transistor Q1
conduce, Q2 y
Q3 cortados.
Tensin de
salida a nivel
alto
Transistor Q1
cortado, Q2 y
Q3 en
saturacin.
RL limita la
corriente por
Q3
TTL en COLECTOR ABIERTO
TTL en COLECTOR ABIERTO
La unin directa de dos salidas en
colector abierto se llama Cableado
Lgico y equivale a una AND
F = F1F2 = AB CD
F = AB + CD
La conexin
directa
equivale a una
AND
Hay que disear RL con cuidado!!!
Cableado L
Cableado L

gico
gico
Si R es muy grande, en un nivel alto de salida, caera
mucha tensin en la resistencia (con carga) y el valor
de salida para el nivel alto sera muy pequeo.
Si R es muy pequea, en un nivel bajo de salida, la
corriente por Q3 sera demasiado alta.
Dise
Dise

o de la Resistencia de PULL
o de la Resistencia de PULL
-
-
UP
UP
A NIVEL BAJO
A NIVEL ALTO
Se debe cumplir que:
Donde m es el nmero de salidas unidas mediante cableado lgico
Tenemos m transistores, de los cuales n estn saturados y (m-n) al corte.
Se debe cumplir que:
Y el caso ms desfavorable es para
n=1 y V
OL
=0V
Circuitos CMOS Circuitos CMOS
4000A 4000B UB 74/54C HC HCT HCU FACT AC ACT
4000A 4000B UB 74/54C HC HCT HCU FACT AC ACT
Subfamilias
VELOCIDAD
INVERSOR
Caractersticas
Bajo consumo en rgimen esttico. Slo consumen en las
transiciones
Mrgenes de ruido superiores a los de la familia TTL :
MRL=MRH=0,45V
DD
Tamao ms pequeo que los TTLMayor capacidad de
integracin.
En TTL la entrada al aire ~ Nivel Alto. En CMOS es
indeterminado
Presentan problemas frente a descargas electrostticas
Se emplean diversos valores de tensiones de alimentacin y
conmutacin
Circuitos CMOS (Cont.) Circuitos CMOS (Cont.)
Caractersticas
La potencia se consume en las transicionesP=fCVDD
2
La velocidad depende de la carga (Capacidad)
El Fan-out (nmero de puertas conectadas a la salida)
viene limitado por la potencia mxima y por el tiempo de
propagacin.
Para el cableado lgico se emplean transistores en
drenador abierto. La R
L
se calcula de forma similar a como
se ha visto en TTL
Curvas Curvas Caracter Caracter sticas sticas de un de un Inversor Inversor CMOS CMOS
Entregan prcticamente las tensiones de
alimentacin y el cambio es abrupto
Puertas CMOS Puertas CMOS Triestado Triestado: Puertas de Transmisi : Puertas de Transmisi n n
Son dispositivos que permiten, o no, el paso de la seal, es decir, son como un interruptor
que se abre o se cierra en funcin de una seal de control.
Adems son dispositivos bidireccionales
Son dispositivos que permiten, o no, el paso de la seal, es decir, son como un interruptor
que se abre o se cierra en funcin de una seal de control.
Adems son dispositivos bidireccionales
Si en G1 ponemos un 0 y en G2 un 1 la puerta conduce
Si en G1 ponemos un 1 y en G2 un 0 la puerta queda en estado de alta impedancia.
Para evitar tener dos seales de control se aade, por
ejemplo, un inversor a G2
Si en la entrada ponemos un 0 la puerta conduce
Si en la entrada ponemos un 1 la puerta queda en
estado de alta impedancia.
Familias
Familias
de
de
baja
baja
tensi
tensi

n
n
Caractersticas
Diseadas para trabajar con V
CC
pequea sin perder capacidad de carga ni empeorar
los tiempos de propagacin
Hay varias subfamilias: LV, LVC, ALVC, LVT, ALVT
La tensin de alimentacin tpica es V
CC
= 3,3V pero las hay de tensiones de
alimentacin menores
Cada una de las familias tiene unos determinados circuitos de proteccin a la entrada
y a la salida
V
CC
= 3,3V
V
OH
= V
CC
0,2V V
IHMIN
= 2V
V
OL
= 0,2V V
ILMAX
= 0,8V
Valores Tpicos
Interconexi
Interconexi

n
n
de
de
Familias
Familias
L
L

gicas
gicas
Para interconectar dos CI de familias lgicas diferentes hay que comprobar:
Que se entiendan
Se cumplan las condiciones
de seguridad
t
PHL
/t
PLH
Compatibles
V
IHMAX
> V
OHMAX
Si alguna de las condiciones no se cumple, se pueden adaptar:
Con resistencias
Con circuitos intermedios de adaptacin

Вам также может понравиться