Академический Документы
Профессиональный Документы
Культура Документы
Analgica
Recife, 2014
Trabalho de Eletrnica
Analgica
Alunos:
Daniel Silva de Amorim
Vanessa de Carvalho Barbalho
Recife, 2014
Elementos de erro do Amplificador operacional
1. Tenso de offset
Um amplificador operacional real tem a sada de um amplificador ideal
nula, mas quando suas entradas esto em curto circuito. Nos amplificadores
reais acontece um casamento de impedncias imperfeito dos dispositivos de
entrada normalmente diferencial a sada do amplificador operacional pode ser
diferente de zero quando ambas as entradas assumem potencial zero. Significa
dizer que h uma tenso contnua equivalente, na entrada chamada de tenso
de offset.
Os valores desta tenso normalmente nos amplificadores comerciais
esto situados na faixa de 1 a 100 mV os componentes comerciais esto dotados
de entradas para ajuste da tenso de offset.
Ed =
+
= 0
= . 0
= (1 +
1
)
< 0 < 0
> 0 > 0
1.1 Compensao de offset
A compensao de offset ocorre atravs dos pinos
1 e 5, utilizando-se de um resistor varivel.
> 0 > 0
2. Corrente de polarizao
Independentemente do fato de os
amplificadores operacionais apresentarem uma resistncia de entrada no
infinita, caracterstica que se associa apenas aos sinais dinmicos aplicados, a
natureza prpria dos transstores obriga existncia de correntes no nulas
atravs dos terminais de entrada, I1 e I2, designadas correntes de polarizao,
as quais, por ao do desemparelhamento inexorvel entre componentes, so,
tambm, distintas entre si (estas correntes associam-se corrente na base dos
transstores bipolares, e s correstes de fuga ou de saturao inversa nos
transstores de efeito de campo).
A existncia de correntes de polarizao no Amp-Op conduz a uma
degradao do desempenho dos circuitos, podendo tambm ser responsveis
pelo seu no funcionamento. Na prtica, a existncia das correntes de
polarizao obriga utilizao de componentes externos adicionais, tipicamente
resistncias, como forma de compensar os erros de tenso induzidos na sada.
+
+
2
3. Influncias das correntes
+
e
Considerando Vs = 0
+
= 0;
1
=
1
;
2
=
2
;
1
+
=
2
1
+
2
+
= (
1
+
2
2
)
0 0
3.1 Compensao das Influncias das correntes
+
e
+
=
3
.
+
=
+
+
= 0
+
=
3
.
+
= (
1
+
2
)
+
=
3
=
1
//
2
4. Corrente de offset (
= |
+
|
4.1 Efeito de
na sada do Ampli-op
Utilizando superposio calculamos:
=
1
(
2
) + (1 +
!
) (
3
+
)
3
=
1
//
2
=
2
1
+
2
!
) (
!
+
2
)
+
=
2
(
+
) =
2
|
+
| =
2
|
+
| =
2
|
+
|
5. Relao de rejeio de modo comum (RRMC)
=
1
+
+
2
i
Tenso modo comum (Vmc)
+
+
2
+
+
= 2
ii
=
+
+
iii
ii+iii 2
+
= 2
+
=
2
iv
ii-iii 2
= 2
2
v
iv e v em i
=
1
(
2
) +
2
(
2
)
= (
2
2
)
+(
1
+
2
)
2
2
=
1
+
2
)
p Relao de rejeio de modo comum (escala linear)
RRMC = 20log p
RRMC Relao de rejeio de modo comum (escala logaritma)
p=
)
Exemplo 1: mostre que o ampl-op est compensado e calcule o valor de Vs
para Vos=2uV, Ios=40nA, Ve=2mV
3
=
1
//
2
, est compensado.
=
1
+ (1 +
!
) +(
2
)
= 210
3
+ 210
6
+(10
4
4010
9
) =
1,598 mV
Exemplo 2:
Determine Vs para:
a) Ad e RRMC infinitos
Ideal Ad 0 Vs = Vsat
b) Ad = 1000 e RRMC=40db
40 = log p p = 100
+
+
= 2 = 1,0005
= 1000 (0,001 +
1,0005
100
) = 11,005V
Circuitos Limitadores
O circuito limitador tem como objetivo limitar a tenso de sada em um
valor predeterminado, podendo ser negativo, positivo ou ambos. Normalmente,
esse circuito composto apenas de diodos e resistores. Em algumas situaes,
tal circuito anexado a amplificadores operacionais, de tal forma que o sinal
amplificado no ultrapasse os limites ditados pela saturao positiva e negativa
do amplificador. Ou seja, o circuito limitador anexado ao amplificador sempre
que o circuito conectado a sua sada requer nveis diferentes daqueles
produzidos pelo operacional. Caso tais limites sejam ultrapassados,
equipamentos e demais trabalhos podero ser danificados.
Quando anexados ao amplificador operacional, o funcionamento do
limitador est baseado no uso de um diodo zener na sua realimentao, fixando
o valor da tenso de sada. Diodos em srie com o zener so usados como
chaves, no caso de desejarmos limitar os valores de tenso positiva e negativa
de sada.
Fig. 1 Limitador de tenso
No exemplo da figura 1, o limitador de tenso est montado na
configurao inversor, na qual a tenso de sada negativa quando a tenso de
entrada positiva. Desta forma s circular pela rede de realimentao a
corrente I2, pois os diodos D1 e D2 funcionaro como um circuito aberto,
impedindo a passagem de corrente (Fig. 2), enquanto os diodos D3 e D4
polarizam o diodo zener Z2.
Fig. 2 Circuito Limitador para tenso de entrada positiva
No caso anterior, a tenso de sada ser:
= (3 +2 +4)
No entanto, quando a tenso de entrada for negativa, e
consequentemente a sada positiva, os diodos D3 e D4 funcionam como um
circuito aberto, impedindo a passagem de corrente, enquanto os diodos D1 e D2
passam a conduzir polarizando o diodo zener Z1 (Fig. 3).
Fig. 3 Circuito limitador com tenso de entrada negativa
Neste caso, a tenso de sada ser:
= 1 +1 + 2
Aps a interpretao de como funciona um circuito limitador anexado ao
amplificador operacional, podemos traar uma curva caracterstica do circuito
(Fig. 4).
Fig. 4 Curva de transferncia do limitador de tenso.
Tipos de Limitadores com amplificador (diodos e amplificadores ideais)
1. Limitador Inversor Direcional
Fig. 5 Limitador inversor direcional Fig. 6 Tenso de Entrada
Para Vi > 0, o diodo Zener (Z1) funciona como um diodo normal, logo:
= 0
Para Vi < 0, o diodo Zener (Z1) segura uma determinada tenso entre
seus terminais, logo:
= 1
Fig. 7 Tenso de Sada Fig. 8 Curva tenso de entrada x
tenso de sada
2. Limitador no-inversor bidirecional
Fig. 9 Limitador no-inversor bidirecional Fig. 6 (Repetida)
Para Vi > 0, o diodo Zener Z2 conduz, enquanto Z1 segura a corrente em
uma determinada tenso, logo:
= 1
Para Vi < 0, o diodo Zener Z1 conduz, enquanto Z2 segura a corrente em
uma determinada tenso, logo:
= 2
Fig.10 Tenso de Sada Fig. 11 Curva tenso de entrada x
tenso de sada
3. Limitador inversor bidirecional com resistncia de realimentao
Fig. 12 Limitador bidirecional com resistncia Fig. 6 (Repetida)
Para Vi > 0, a tenso de sada regida pelo resistor at seu mdulo
alcanar a tenso do diodo Zener Z2, logo:
=
2
1
, = 2
Para Vi < 0, a tenso de sada regida pelo resistor at seu mdulo
alcanar a tenso do diodo Zener Z1, logo:
=
2
1
, = 1
Fig. 13 Tenso de Sada Fig. 14 Curva tenso de entrada x
tenso de sada
Vs
Exemplo de Projeto
Projetar um circuito limitador de tenso que para uma tenso de entrada, Vi,
positiva, fornea uma tenso de sada de
= 10 5%
E para uma tenso de entrada, Vi, negativa, fornea uma tenso de sada de
= 10 5%
Escolha do operacional:
(+) = 15
() = 15
Tenso de Sada += 14
= 14
Escolha dos diodos:
+ = 10 5% = 10 5%
1 +1 +2 = 10 5% (3 +2 +4) = 10 5%
D1, D2, D3 e D4 Diodos de Silcio (VD=0,7V)
Z1 e Z2 Diodos Zener de 8,9V
R1 = 1K
Portanto,
+= 0,7 +8,9 +0,7 = 10,3
= (0,7 +8,9 +0,7) = 10,3