Вы находитесь на странице: 1из 5

ELECTRNICA DIGITAL

Gua de Laboratorio

Ing. Erik Ral Coveas Len
Laboratorio N 10

SEMFORO














MV ASTABLE

RA = 1K
RB = _____
C = 10 F

T = 1 sg.


CONTADOR
BINARIO DE 4
BITS

Ascendente/Desce
ndente
555 74LS193




CIRCUITO
LGICO
Compuertas Lgicas
QA
QB
QC
COUNT
UP
QD
Verde
mbar
Rojo
SEMFORO
A
B
C
D

FIGURA 1: Diagrama de bloques del ejercicio de laboratorio.

Utilizando las herramientas que nos brinda la electrnica digital se ha desarrollado un juego de luces
decorativas que simulan la secuencia de un semforo.

1 EJERCICIO A DESARROLLAR
Se pide disear un circuito lgico que simule el funcionamiento de un semforo, el cual controle las
luces VERDE, MBAR y ROJO de las caras FRONTAL y LATERAL del semforo. Cada pulso de reloj
deber tener un segundo de separacin con respecto al siguiente (periodo T = 1 sg). La luz VERDE deber
permanecer prendida durante 6 segundos, la luz MBAR deber permanecer prendida durante 2 segundos
y la luz ROJA deber permanecer prendida durante 8 segundos.













Tbaja = 0.693RBC Tiempo en Bajo.
Talta = 0.693(RA + RB)C Tiempo en Alto.

T = Tbaja + Talta
T = 0.693(RA + 2RB)C Periodo total de Oscilacin.

f = 1.44 / ((R
A
+ 2R
B
)C) Frecuencia de Oscilacin.

D = Tbaja / T
D = R
B
/ (R
A
+ 2R
B
) Ciclo de Trabajo.



Considerar los siguientes valores para:

R
A
1 K
RA + RB 6.6 M
C = 500 F



1
0
Salida
T
alta

V
CC
= 5V
1
4
3
2
5
8
6
7
R
A

C
10 F
Salida
Temporizador
555
RB
T
baja

T

FIGURA 2: Ecuaciones para los tiempos en ALTO y BAJO del temporizador 555.


34 Laboratorio N 10




1.1 Hallar el valor de R
B
, co!"derado a R
A
# 1 $% & a C # 1' (F.















R
B
= ______________

1.) 4BDe!arrollar la *a+la de verdad ,ara el !e-./oro0

ENTRADAS CARA FRONTAL CARA LATERAL
N QD QC QB QA Verde mbar Rojo Verde mbar Rojo
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
10 1 0 1 0
11 1 0 1 1
12 1 1 0 0
13 1 1 0 1
14 1 1 1 0
15 1 1 1 1
TABLA 1: Tabla de verdad del circuito lgico.

Cada estado de la tabla de verdad tiene como tiempo de duracin 1 segundo, haciendo un total de 16
segundos al recorrer toda la tabla.

Semforo 35



1.1 5BEc2ac"oe! ,ara la cara /ro*al del !e-./oro0

VF





a) Mapa de Karnaugh para la luz VERDE.

AF





b) Mapa de Karnaugh para la luz MBAR.


RF





c) Mapa de Karnaugh para la luz ROJA.

Las Funciones resultantes para cada segmento son:

VERDE =




MBAR =





ROJO =



1.3 6BEc2ac"oe! ,ara la cara la*eral del !e-./oro0

VL





d) Mapa de Karnaugh para la luz VERDE.

AL





e) Mapa de Karnaugh para la luz MBAR.


RL





f) Mapa de Karnaugh para la luz ROJA.

Las Funciones resultantes para cada segmento son:

VERDE =




MBAR =





ROJO =


36 Laboratorio N 10
























































FIGURA 3: Diagrama lgico de todo el circuito a implementar.

Semforo 37



) RELACIN DE MATERIALES

CANTIDAD COMPONENTE DESCRIPCIN
01 CI 74LS193 Contador binario ascendente/descendente de 4 bits.
03 CI 74LS08 Compuerta lgica AND 4.
03 CI 74LS32 Compuerta lgica OR 4.
01 CI 74LS04 Compuerta lgica NOT 6.
01 CI 555 Temporizador 555.
01 CI 7805 Regulador de voltaje positivo a +5V DC.
01 Disipador Componente de aluminio para disipar calor.
02 LED transparente Verde LED de 5mm.
02 LED transparente Rojo LED de 5mm.
03 LED transparente Azul LED de 5mm.
01 Resistencia de 2.2 M / W Resistencia de carbn de cuatro bandas con valor fijo a 2.2 M de W.
01 Resistencia de 2.2 K / W Resistencia de carbn de cuatro bandas con valor fijo a 2.2 K de W.
08 Condensador de 100 F Condensador Cermico de 100 F.
01 Condensador de 10 F Condensador Electroltico de 10 F.
01 Protoboard
Herramienta en la cual se implementan los circuitos electrnicos de prueba
(Opcional).
TABLA 2: Relacin de materiales para el laboratorio N 10.


1 CONTADOR BINARIO S4NCRONO ASCENDENTES5DESCENDENTES
El CI 74LS193, es un contador binario sncrono ascendente/descendente, el cual cuenta con dos
entradas de reloj, una para el conteo ascendente y la otra para el conteo descendente.


1 2 3 4 5 6 8
16 13 12 11 10 9 15
GND
Vcc
7
14
74LS193
QB QA
LOAD
QC QD
C A
D B
CLR Bent Csal
COUNT
UP
COUNT
DOWN
QB
Count
UP
QC
CLR LOAD C A D
QD B QA
Entradas Entradas
Entradas
Entrada Salidas Salidas
Count
DOWN
Bent Csal
Salidas

FIGURA 4: Diagrama de pines del CI 74LS193.

Habilitacin del CI 74LS193:
La entrada LOAD (pin 11), se utiliza para cargar un dato de referencia presente en las entradas
A, B, C y D. En nuestro caso, no se van a utilizar estas entradas, por tal motivo, debe ir
conectado a V
CC
.
La entrada CLR (pin 14), se utiliza para resetear al contador. En esta aplicacin no haremos
uso de esta entrada, por lo tanto deber ir conectado a GND.
La entrada Count DOWN (pin 4), se utiliza para configurar al circuito integrado como contador
descendente. En esta aplicacin no haremos uso de esta entrada, por lo tanto deber ir
conectado a V
CC
.