Вы находитесь на странице: 1из 5

DISPOSITIVOS LOGICOS PROGRAMABLES

Los dispositivos lgicos programables (PDL) son dispositivos electrnicos los cuales no poseen una
programacin lgica especfica previamente instalada, lo que permite que el usuario pueda
manipularlos para poder implementar la lgica que se necesita. Se utilizan como sustitutos de
dispositivos electrnicos de baja escala (SSI) y de media escala (MSI) con el fin de ahorran tiempo
en diseo y posibles costos en la utilizacin de los integrados. El fundamento de los dispositivos
lgicos en la mayora de los casos es reconstruir funciones booleanas en sumas de productos de
tal forma que se pueda expresar la lgica de la situacin.
(http://www.uhu.es/rafael.lopezahumada/Cursos_anteriores/fund97_98/plds.pdf )
Entre los dispositivos lgicos programables ms utilizados o utilizados comnmente, se
encuentran:
Programable Array logic(PAL):considerado el PDL ms simple de programar. Lo
componen una matriz AND programables y una matriz OR fija; mediante una matriz de
conexiones se seleccionan la cantidad de compuertas AND par se r conectadas a las
compuertas OR y asi obtener la suma de productos correspondiente.(
http://electronicaintegradaunexpo.blogspot.com/2008/02/gal-y-vhdl.html)
http://www.ieespain.com/ieeproteus/spice.html
Esquema PAL

Arrays lgicos programables (PLA): se utiliza para implementar lgica combinacionales o
en algunos casos para diseos lgicos secuenciales. El PLA se compone de una
composicin AND-OR de dos niveles programables, la cual puede recibir n entradas para
m salidas expresando la lgica como suma de productos. La parte correspondiente a la
compuerta AND es programable pero la correspondiente a la OR se mantiene fija.(
http://www.uhu.es/rafael.lopezahumada/Cursos_anteriores/fund97_98/plds.pdf )


http://html.rincondelvago.com/dispositivos-logicos-programables_1.html
Generic Array logic(GAL): ES un PDL diseado principalmente para sustituir a los PAL.
Utiliza una matriz de memoria EEROM. Este dispositivo dispone de una matriz AND
programable, una matriz OR fija y una lgica de salida programable lo que permite
implementar funciones lgicas de sumas de productos con un nmero especificado.

(http://www.uhu.es/rafael.lopezahumada/Cursos_anteriores/fund97_98/plds.pdf )

ROMs: corresponde un PDL de solo lectura, el cual posee una programacin de fbrica y
el usuario no puede modificar completamente. el almacenamiento de las celdas de
memoria se realiza especficamente en el momento de fabricacin de tal forma que no se
pueda modificar el diseo y se evite la manipulacin interna. Utilizadas para almacenar
funciones principales para el funcionamiento del sistema tales como gestin de arranque,
chequeo de inicio del sistemas, control de los dispositivos de entrada y salida, entre otros.
Existen diferentes tipos de memorias ROM:
ROM: memoria solo lectura
PROM: memoria solo lectura programable
EPROM: memoria solo lectura reprogramable.
EEPROM: memoria de solo lectura elctricamente programable.
Las memorias programables PROM, en su gran mayora poseen una arquitectura lgica de un
nmero fijo de compuertas AND que alimenta una matriz de OR. Se utilizan principalmente
como decodificadores de entradas en combinacin de funciones de salida.
Las memorias EPROM se programan mediante impulsos elctricos. Se compone de una serie
de transistores MOSFET de compuerta aislada de canal N; cada transistor con una compuerta
flotante sin conexin elctrica se encuentran apagados e indificandolos con un 1(alto)
lgico.Al aplicar una tensin en un intervalo especifico carga la regin de las compuertas
generando que los transistores se enciendan y almacenen un 0 logico.
(http://www.monografias.com/trabajos18/memorias-programables/memorias-
programables.shtml9)

Esquema memoria EPROM (http://utpembedded.wordpress.com/2012/04/25/ejemplo-
simulacion-de-memoria-eprom-27c256-en-vhdl/)

esquema interno memoria
PROM(http://www.mailxmail.com/curso-sistemas-digitales/tipos-rom
RAM: los PDL RAM o memoria de acceso aleatorio rpido se utilizan como memoria de
trabajo para la ejecucin de programas . Se denominan acceso aleatorio porque se pueden
leer y ejecutar en una posicin de memoria con un tiempo de espera de cualquier
implementacin. Se componen de una serie de chips conectados en una tarjeta madre la
cual posee una serie de pines de contacto. considerando las aplicaciones de las
memorias RAM, se pueden utilizar: (http://www.monografias.com/trabajos18/memorias-
programables/memorias-programables.shtml
SRAM (memoria de acceso aleatorio esttica): permite implementar funciones lgicas pero los
datos no se pueden modificar de manera seguida. Se utilizan look-ups de 4 a 5 entradas.

Memoria SRAM(http://ytsejamer.blogspot.com/2012/05/memoria-sram-static-random-
access.html)
DRAM (memoria de acceso aleatorio dinmica):permite implementar funciones lgicas y
permite modificar los datos almacenados durante cierto periodo.(
http://ocw.uc3m.es/tecnologia-electronica/electronica-digital/espanol_pdf/tema-9.-
dispositivos-logicos-programables)



Memoria DRAM (http://www.directindustry.es/prod/sealevel-systems/modulos-memoria-
dinamicos-dram-18268-821051.html)

Вам также может понравиться