Вы находитесь на странице: 1из 69

MINICURSO

ELETRNICA DIGITAL


Sistemas de Numerao
Portas Lgicas
Multiplexadores / Demultiplexadores
Displays
Decodificadores
Contadores
Temporizadores


Organizao:







Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina

SUMRI O

APRESENTAO................................................................................................................... 3
PLANEJAMENTO DE AULAS ............................................................................................. 4
1. INTRODUO.................................................................................................................... 5
2. SISTEMAS DE NUMERAO ......................................................................................... 6
2.1 Sistema Decimal ............................................................................................................... 6
2.2 Sistema Binrio................................................................................................................. 7
2.3 Sistema Hexadecimal ....................................................................................................... 8
2.4 Sistema bcd....................................................................................................................... 9
2.5 Converso Binrio-Decimal ........................................................................................... 10
2.5 Converso Decimal-Binrio ........................................................................................... 11
2.6 Converso Hexadecimal-Decimal .................................................................................. 12
2.7 Converso Decimal-Hexadecimal .................................................................................. 13
3. INSTRUMENTOS DE LABORATRIO........................................................................ 14
3.1 Protoboard ...................................................................................................................... 14
4. PORTAS LGICAS .......................................................................................................... 15
4.1 Portas Lgicas Bsicas ................................................................................................... 16
4.1.1 Porta AND (E) ......................................................................................................... 16
4.1.2 Porta NOT ou INVERSORA................................................................................... 17
4.1.3 Porta OR (OU)......................................................................................................... 18
4.1.4 Porta NAND............................................................................................................ 20
4.1.5 Porta NOR............................................................................................................... 21
4.1.6 Porta XOR............................................................................................................... 22
4.1.7 Porta XNOR ............................................................................................................ 24
5. MULTIPLEXADORES ..................................................................................................... 25
5.1 Multiplexador de oito entradas....................................................................................... 26
5.2 Multiplexador de quatro entradas ................................................................................... 29
5.3 Multiplexador de duas entradas...................................................................................... 32
5.4 Associao de Multiplexadores...................................................................................... 33
6. DEMULTIPLEXADORES................................................................................................ 37
6.1 Demultiplexadores de dezesseis sadas .......................................................................... 38
6.2 Demultiplexadores de quatro sadas ............................................................................... 41
6.3 Associao de demultiplexadores................................................................................... 42
7. TEMPORIZADORES........................................................................................................ 45
8. DISPLAYS .......................................................................................................................... 48
9. DECODIFICADORES....................................................................................................... 50
9.1 Decodificador BCD para 7 segmentos ........................................................................... 50
9.2 CI 7447 - Decodificador BCD para 7 Segmentos (TTL) ............................................ 51
9.3 CI 4511 - Decodificador BCD para 7 Segmentos (CMOS) ........................................ 52
9.4 CI 7442 - Decodificador BCD para decimal (TTL) .................................................... 52
9.5 CI 4028 - Decodificador BCD para Decimal (CMOS) ............................................... 53
10. CONTADORES................................................................................................................ 54
10.1 CI 4026 - Contador de Dcada com Sada de 7 Segmentos ...................................... 54
10.2 CI 7490 - Contador de Dcada .................................................................................. 55
LABORATRIOS ................................................................................................................. 58
Laboratrio 1 - Protoboard ................................................................................................... 58

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina

Laboratrio 2 - Portas Lgicas ............................................................................................. 58
Laboratrio 3 Multiplexadores e Demultiplexadores........................................................ 61
Laboratrio 4 - Temporizador .............................................................................................. 62
Laboratrio 5 - Contador ...................................................................................................... 63
Laboratrio 6 Relgio Digital............................................................................................ 65
REFERNCIAS BIBLIOGRFICAS ................................................................................. 67


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 3

APRESENTAO

A. Regras Gerais do Laboratrio
1.1 Evitar a presena no laboratrio enquanto um professor responsvel ou
laboratorista no estiver presente.
1.2 Somente utilizar os equipamentos especificados pelo orientador responsvel.
B. Procedimentos dos alunos
2.1 Ler e estudar o contedo da apostila referente aula previamente.
2.2 Preencher, no decorrer da experincia, os dados requisitados pelo relatrio nos
espaos indicados.
2.3 Antes de sair, os alunos devem providenciar para que o material utilizado seja
recolocado nos seus devidos lugares.
C. Laboratoristas
So os responsveis pela manuteno e organizao dos laboratrios. Quaisquer
materiais que se queira utilizar nas experincias, tais como resistores, capacitores, cabos para
osciloscpio, etc., devero ser pedidos aos laboratoristas e, aps o trmino do experimento, a
eles devolvidos.
D. Ambiente de Laboratrio
O laboratrio composto por bancadas contendo um barramento de alimentao com
tomadas de dois e trs pinos para 220 V
rms
60 Hz. A essas tomadas so ligados os
equipamentos do laboratrio utilizados nas experincias.
E. Equipamentos Existentes
Os equipamentos dividem-se em dois grupos principais: os equipamentos de medidas,
caracterizados por fornecerem dados de sada como tenses e correntes, e os de alimentao,
responsveis pela alimentao dos circuitos implementados.
Multmetro (Voltmetro, Ampermetro, Ohmmetro, etc.);
Osciloscpio (Duplo Trao);
Fontes de Tenso e Corrente Contnua (DC Power Suply);
Gerador de Sinais (Senoidal, Quadrada, Triangular e etc.);

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 4

PLANEJ AMENTO DE AULAS

1 Aula: (dia 20/03/07)
Apresentao do Minicurso
Introduo
Sistemas de Numerao
Instrumentos de Laboratrio Teoria e Laboratrio 1

2 Aula: (dia 21/03/07)
Portas Lgicas Teoria e Laboratrio 2

3 Aula: (dia 23/03/07)
Multiplexadores e Demultiplexadores Teoria e Laboratrio 3

4 Aula: (dia 26/03/07)
Temporizadores Teoria e Laboratrio 4
Displays Teoria
Decodificadores Teoria
Contadores - Teoria

5 Aula: (dia 28/03/07)
Contadores, Decodificadores e Displays - Laboratrio 5
Relgio Digital - Laboratrio 6


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 5

1. I NTRODUO

Uma das primeiras formas do homem expressar suas idias, foi atravs de smbolos.
Por exemplo, para registrar um valor igual a trinta e quatro vrgula trinta e sete, usou
caracteres 3, 4, 3 e 7 dispostos em uma certa ordem: 34,37. Este valor pode se referir a uma
medida de grandeza, por exemplo, tenso, corrente, velocidade, sendo proporcional ao valor
observado. Neste tipo de representao, a grandeza pode assumir valores situados numa faixa
e de forma contnua, entre 0V e 35V por exemplo, passando por todos os valores de forma
contnua, ou seja, no abrupta.
Tal forma de representao, conhecida como representao analgica, usada nos
sistemas analgicos. Nos sistemas digitais, as grandezas no so representadas de forma
contnua, mas de forma discreta. Por exemplo: um relgio analgico possui os ponteiros que
esto em constante movimento; no possui um valor determinado para o intervalo de tempo.
O relgio digital tem sua indicao das horas atravs de nmeros que mudam de intervalo em
intervalo, conforme a Figura 1.


Figura 1 - Sistema analgico e sistema digital

Outro exemplo seria voc estar subindo uma rampa ou escada. Subindo uma rampa,
voc est a cada instante em movimento para cima. J na escada no, voc, em cada instante
est em um degrau.
Assim, podemos ento entender que um circuito analgico tem suas variveis em
contnua variao no tempo, e o circuito digital possui suas variveis fixas em perodos de

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 6

tempo. O desenvolvimento da tecnologia dos Circuitos Integrados (CIs), possibilitando a
colocao em um nico invlucro de diversos componentes j interligados, veio permitir um
desenvolvimento muito rpido da Eletrnica Digital e conseqentemente do projeto de
sistemas digitais. Foi criada ento uma srie de circuitos integrados que continham numa
nica pastilha as funes lgicas digitais mais usadas e de tal maneira projetadas para que
todas fossem compatveis entre si. Estas sries de circuitos integrados formaram ento as
Famlias Lgicas (Exemplo: CMOS e TTL), a partir das quais os projetistas tiveram
facilidade em encontrar todos os blocos para montar seus sistemas digitais.
Os circuitos digitais possuem muitas vantagens, quando comparados com os circuitos
analgicos, tais como:
So mais simples e mais fceis de serem projetados;
A leitura dos resultados nica e livre da interpretao do usurio. Por exemplo, o
resultado apresentado por um voltmetro digital independe do usurio e da sua posio em
relao ao instrumento, enquanto para um voltmetro analgico possvel o registro de
valores diferentes para uma mesma leitura dependendo da habilidade do usurio e da sua
posio em relao ao equipamento;
possvel fazer o armazenamento de dados de forma fcil e quase ilimitada, ao
contrrio dos circuitos analgicos onde, ainda que possvel, o armazenamento difcil e a
capacidade limitada;
Os resultados obtidos so mais precisos, ou seja, representam medidas de grandezas
mais prximas da realidade. Nos circuitos analgicos a preciso dos resultados muito
dependente dos componentes, tais como, resistores, capacitores e rudos sobre as tenses e
correntes envolvidas;
Os resultados podem ser apresentados com maior nmero de dgitos, parmetro
conhecido como resoluo. Por exemplo, possvel trabalhar com um voltmetro digital com
seis casas aps a vrgula, enquanto num voltmetro analgico com duas casas ou no mximo
trs.

2. SI STEMAS DE NUMERAO

2.1 SISTEMA DECIMAL


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 7

Quando ouvimos pronunciar a palavra nmero, automaticamente a associamos ao
sistema decimal com o qual estamos acostumados a operar. Este sistema est fundamentado
em certas regras que so bases para qualquer outro. Vamos, portanto, estudar estas regras e
aplic-las aos sistemas de numerao binria e hexadecimal, que so utilizados em
computadores digitais, circuitos lgicos em geral e no processamento de informaes dos
mais variados tipos. O nmero decimal 573 pode ser tambm representado da seguinte forma,
denominada forma polinomial:
573 = 500 + 70 + 3 = 5 x 10
2
+ 7 x 10
1
+ 3 x 10
0

Isto nos mostra que, um dgito no sistema decimal tem na realidade dois significados.
Um, o valor propriamente dito do dgito, e o outro o que est relacionado com a posio
do dgito no nmero (peso). Por exemplo: o dgito 7 no nmero acima representa 7 x 10, ou
seja 70, devido a posio que ele ocupa no nmero. Este princpio aplicvel a qualquer
sistema de numerao onde os dgitos possuem "pesos", determinados pelo seu
posicionamento. Sendo assim, um sistema de numerao genrico pode ser expresso da
seguinte maneira:
N = d
n
. B
n
+ . . . + d
3
. B
3
+ d
2
. B
2
+ d
1
. B
1
+ d
0
. B
0

Onde:
N = Representao do Nmero na Base Decimal
d
n
= Dgito na Posio N
B = Base do Sistema Utilizado
n = Valor Posicional do Dgito

Exemplo 1: Escrever o nmero 1587 na forma polinomial.
N = d
3
. B
3
+ d
2
. B
2
+ d
1
. B
1
+ d
0
. B
0

1587 = 1 . 10
3
+ 5 . 10
2
+ 8 . 10
1
+ 7 . 10
0


2.2 SISTEMA BINRIO

O sistema binrio utiliza dois dgitos 0 e 1 (base 2), para representar qualquer
quantidade. De acordo com a definio de um sistema de numerao qualquer, o nmero
binrio 1101 pode ser representado na forma polinomial, como segue abaixo, e a partir deste
obtemos o decimal equivalente:

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 8

1101
2
= 1 . 2
3
+ 1 . 2
2
+ 0 . 2
1
+ 1 . 2
0

1101
2
= 8 + 4 + 0 + 1 = 13
D

Note que os ndices foram especificados em notao decimal, o que possibilita a
converso binrio-decimal como descrito acima.
Atravs do exemplo anterior, podemos notar que a quantidade de dgitos necessria
para representar um nmero qualquer, no sistema binrio, muito maior quando comparada
ao sistema decimal. Quando queremos expressar oralmente um nmero binrio, cada caractere
deve ser lido separadamente. Por exemplo, para o binrio 101
2
, dizemos: um-zero-um, ao
invs de cento e um.
A grande vantagem do sistema binrio reside no fato de que, possuindo apenas dois
dgitos, estes so facilmente representados por uma chave aberta e uma chave fechada ou, um
rel ativado e um rel desativado, ou ainda, um transistor saturado e um transistor cortado; o
que torna simples a implementao de sistemas digitais mecnicos, eletromecnicos ou
eletrnicos.
Em sistemas eletrnicos, o dgito binrio (0 ou 1) chamado de BIT, enquanto que um
conjunto de 8 bits denominado BYTE.
Enquanto os circuitos analgicos trabalham intensamente com o sistema decimal, os
circuitos digitais processam informaes representadas no binrio.

2.3 SISTEMA HEXADECIMAL

O sistema hexadecimal, ou sistema de base 16, amplamente utilizado nos
computadores de grande porte e vrios microcomputadores. Neste sistema so utilizados 16
smbolos para representar cada um dos dgitos hexadecimais, conforme a Tabela 1:

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina 9

Tabela 1 Sistema Hexadecimal


Note que as letras A, B, C, D, E, F representam dgitos associados s quantidades 10,
11, 12, 13, 14, 15, respectivamente.
2.4 SISTEMA BCD

O cdigo BCD um sistema de representao dos dgitos decimais desde 0 at 9 com
um cdigo binrio de 4 bits. Esse cdigo BCD usa o sistema de pesos posicionais 8421 do
cdigo binrio puro. O usual cdigo 8421 BCD e os equivalentes decimais so mostrados na
tabela abaixo. Exatamente como binrio puro, pode-se converter os nmeros BCD em seus
equivalentes decimais simplesmente somando os pesos das posies de bits onde aparece 1.
Observe, entretanto, que existem apenas dez cdigos vlidos. Os nmeros binrios de
4 bits representando os nmeros decimais desde 10 at 15 so invlidos no sistema BCD. Para
representar um nmero decimal em notao BCD substitui-se cada dgito decimal pelo cdigo
de 4 bits apropriados, conforme mostra a Tabela 2.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
0

Tabela 2 - Cdigo BCD











Por exemplo, o inteiro decimal 834 em BCD 1000 0011 0100. Cada dgito decimal
representado pelo seu cdigo BCD 8421 equivalente. Um espao deixado entre cada grupo
de 4 bits para evitar confuso do formato BCD com o cdigo binrio puro.
Uma vantagem do cdigo BCD que as dez combinaes do cdigo BCD so fceis
de lembrar. Conforme se comea a trabalhar com nmeros binrios regularmente, os nmeros
BCD tornam-se to fceis e automticos como nmeros decimais. Por esta razo, por simples
inspeo da representao BCD de um nmero decimal pode-se efetuar a converso quase to
rpido como se j estivesse na forma decimal.
Como exemplo, converter o nmero BCD no seu equivalente decimal.

0110 0010 1000.1001 0101 0100 = 628,954

O cdigo BCD simplifica a interface Homem-mquina, mas menos eficiente que o
cdigo binrio puro. Usam-se mais bits para representar um dado nmero decimal em BCD
que em notao binria pura.
Por exemplo, o nmero decimal 83 escrito como 1000 0011. Em cdigo binrio
puro, usam-se apenas 7 bits para representar o nmero 83. Em BCD, usam-se 8 bits. O cdigo
BCD ineficiente, pois, para cada bit numa palavra de dado, h usualmente alguma circuitaria
digital associada. A circuitaria extra associada com o cdigo BCD custa mais, aumenta a
complexidade do equipamento e consome mais energia. Operaes aritmticas com nmeros
BCD tambm consomem mais tempo e so mais complexas que aquelas com nmeros
binrios puros. Com quatro bits de informao binria, voc pode representar um total de 2
4
=
16 estados diferentes ou os nmeros decimais equivalentes desde o 0 at o 15. No sistema
BCD, seis destes estados (10-15) so desperdiados.

2.5 CONVERSO BINRIO-DECIMAL

DECIMAL BCD 8421 BINRIO
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
0001 0000
0001 0001
0001 0010
0001 0011
0001 0100
0001 0101
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
1

A converso de um nmero do sistema binrio para o sistema decimal efetuada
simplesmente adicionando os pesos dos dgitos binrios 1, como mostra o exemplo a seguir:

Exemplo 1: Converter os seguintes nmeros binrios em decimal
a) 11010
2
b) 1100100
B


Soluo:
a) 11010
2
= 1. 2
4
+ 1. 2
3
+ 0. 2
2
+ 1. 2
1
+ 0. 2
0

11010
2
= 16 + 8 + 0 + 2 + 0
11010
2
= 26
10


b) 1100100
B
= 1. 2
6
+ 1. 2
5
+ 0. 2
4
+ 0. 2
3
+ 1. 2
2
+ 0. 2
1
+ 0. 2
0

1100100
B
= 64 + 32 + 0 + 0 + 4 + 0 + 0
1100100
B
= 100
D


2.6 CONVERSO DECIMAL-BINRIO

Para se converter um nmero decimal em binrio, divide-se sucessivamente o nmero
decimal por 2 (base do sistema binrio), at que o ltimo quociente seja menor que o divisor.
Os restos obtidos das divises e o ltimo quociente compem um nmero binrio equivalente,
como mostra o exemplo a seguir.

Exemplo 2: Converter os seguintes nmeros decimais em binrio.
a) 23
D
b) 52
D





Soluo:
a)

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
2



b)


2.7 CONVERSO HEXADECIMAL-DECIMAL

Aplicamos para o sistema hexadecimal a definio de um sistema de numerao
qualquer, ou seja, podemos escrev-lo na forma polinomial e assim obter o decimal
equivalente, conforme segue abaixo:
N = d
n
. 16
n
+ . . . + d
2
. 16
2
+ d
1
. 16
1
+ d
0
. 16
0

Para se efetuar a converso, basta adicionar os membros da segunda parcela da
igualdade, como ilustra o exemplo a seguir:

Exemplo 3: Converter em decimal os seguintes nmeros hexadecimais:
a) 23
H
b) 3B
H


Soluo:
a) 23
H
= 2. 16
1
+ 3. 16
0
b) 3B
H
= 3. 16
1
+ B. 16
0

23
H
= 2. 16 + 3. 1 3B
H
= 3. 16 + 11
23
H
= 35
D
3B
H
= 59
D


Observe que o dgito hexadecimal "B", no exemplo (b), equivale ao nmero 11
decimal, como mostra a Tabela 1.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
3


2.8 CONVERSO DECIMAL-HEXADECIMAL

A converso decimal hexadecimal efetuada atravs das divises sucessivas do
nmero decimal por 16, como demonstrado no exemplo a seguir.

Exemplo 4: Converter em hexadecimal os seguintes nmeros:
a) 152 (D) b) 249 (D)

Soluo:


Exerccios:
1) Transforme os nmeros seguintes para a base decimal:
1011101
B
=

AE0
H
=

101111
B
=
E7A
H
=
ABC
H
=

2) Transforme os nmeros seguintes para a base binria:
153
D
=
3A5
H
=
123
D
=
CFC
H
=

3) Transforme os nmeros seguintes para a base hexadecimal:
11101101
B
=
234
D
=

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
4

11010001001
B
=
1024
D
=

3. I NSTRUMENTOS DE LABORATRI O

3.1 PROTOBOARD

O protoboard ou matriz de contatos uma ferramenta prtica para realizar
experincias eletrnicas. Usando o protoboard, projetar e testar experincias eletrnicas pode
ser muito mais fcil e rpido, pois no h necessidade de solda nos contatos.
O protoboard constitudo de trilhas interligadas e pinos de alimentao, que esto
dispostos conforme a Figura 2 e a Figura 3.


Figura 2 - Vista dos contatos metlicos por dentro da matriz de contatos

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
5


Figura 3 - Interligaes das trilhas do protoboard
As trilhas do protoboard so interligadas, por contatos internos compostos de uma liga
de prata e nquel. Estas ligaes podem ocorrer de duas maneiras diferentes. Conforme a
Figura 3, as trilhas do tipo A, chamadas de Base de Vias, so interligadas internamente no
sentido horizontal, e as trilhas do tipo B, chamadas de Base Soquete, por sua vez, so
interligadas internamente no sentido vertical. Os pinos de alimentao representados pelas
letras C, D, E, so destinados a conexo de fontes de alimentao. A partir destes pinos que a
alimentao ento, distribuda para o circuito por meio de fios rgidos de 0,3mm a 0,8mm.

4. PORTAS LGI CAS

As portas lgicas so os componentes bsicos da eletrnica digital. Elas so usadas para
criar circuitos digitais e at mesmo circuitos integrados mais complexos, como por exemplo,
processadores e microcontroladores.
Como j visto anteriormente, em eletrnica digital utiliza-se o sistema numrico binrio,
onde apenas dois nmeros so permitidos, 0 e 1. Zero representa tenso de 0 V (nvel
baixo de tenso), enquanto que 1 representa uma tenso de +V
CC
(nvel alto de tenso), cujo
valor varia conforme a famlia do circuito que se est utilizando. Voc pode pensar nos
nmeros 0 e 1 como uma lmpada sendo acesa ou apagada quando voc liga ou desliga o
seu interruptor.
Uma letra, tambm conhecida como varivel, pode receber valores no sistema binrio.
Assim, A pode ser 0 ou 1. Se A for um interruptor, A ser 0 quando o interruptor
C
D
E

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
6

estiver desligado e 1 quando o interruptor estiver ligado. Para melhor exemplificar pode-se
verificar o circuito na Figura 4.

Figura 4- Circuito de Exemplificao

4.1 PORTAS LGICAS BSICAS

No h um grande nmero de portas bsicas, mas conhecendo-as pode-se obter
diferentes funes lgicas, gerando assim portas mais complexas, ou seja, circuitos digitais. A
seguir, tem-se a descrio das portas lgicas mais fundamentais.
4.1.1 Porta AND (E)

Uma porta lgica AND realiza uma operao lgica AND (E), que uma
multiplicao. Ela possui pelo menos duas entradas. Por isso, se A e B so suas entradas, na
sada teremos o resultado de A x B (tambm representado como A B). A porta lgica AND
pode ser resumida atravs da frmula L = A x B (ou L = AB). Pode-se visualizar seu smbolo
na Figura 5 e sua tabela verdade na Tabela 3.


Figura 5 - Porta lgica AND

Tabela 3 - Tabela Verdade Lgica AND
A B L (Sada)
0 0 0
0 1 0
1 0 0
1 1 1

Adicionando-se uma chave "B", em srie, ao circuito da Figura 4, obtm-se o circuito da
Figura 6, que exemplifica o funcionamento da porta AND, ou seja, apenas quando ambas as
chaves "A" E "B" estiverem acionadas, a lmpada "L" acende.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
7


Figura 6 - Circuito-exemplo da Porta AND

Uma outra maneira de entender a porta lgica AND a seguinte: sua sada ser sempre
1 quando todos os valores de entrada forem iguais a 1. Caso contrrio, o valor da sua
sada ser 0.
LEMBRETE: PORTA AND
Tendo pelo menos uma entrada "0" a sada ser "0".

Um circuito integrado com portas AND bastante utilizado o 7408, que tem a sua
pinagem mostrada na Figura 7. Existem vrios outros circuitos integrados que possuem portas
AND com mais entradas como, por exemplo, o CI 7411 que possui trs portas AND de trs
entradas cada.

Figura 7 - CI 7408 - Quatro portas AND com duas entradas cada.

4.1.2 Porta NOT ou INVERSORA

A porta lgica NOT ir inverter o nvel lgico entrado. Se voc entrar o nvel lgico
0 em um circuito inversor, voc obter na sada o nvel lgico 1, da mesma forma que se

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
8

voc entrar o nvel lgico 1, obter o nvel lgico 0 na sada. O smbolo do inversor pode
ser visto na Figura 8 e sua tabela verdade mostrada na Tabela 4.


Figura 8 - Porta lgica NOT

Tabela 4 - Tabela Verdade NOT
A (Entrada) L (Sada)
0 1
1 0
O circuito da Figura 9 mostra como funciona uma porta inversora utilizando-se de
uma chave. O resistor presente no circuito serve apenas para evitar o curto-circuito da fonte
de alimentao.

Figura 9 - Circuito-exemplo da Porta NOT (Inversora)

Em circuitos lgicos, usamos o smbolo o como forma abreviada para o inversor.
Voc ver este smbolo em portas lgicas do tipo NAND, NOR e XNOR. O circuito integrado
7404 possui seis inversores e tem sua pinagem mostrada na Figura 10.

Figura 10 - CI 7404 - Seis inversores.

4.1.3 Porta OR (OU)


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
1
9

Como o nome sugere, uma porta lgica OR realiza uma operao lgica OR (OU),
que uma adio. Ela possui pelo menos duas entradas. Por isso, se A e B so suas entradas,
na sada teremos o resultado de A + B. Uma porta lgica OR pode ser resumida atravs da
frmula Y = A + B. Verifica-se seu smbolo na Figura 11 e sua tabela verdade na Tabela 5.


Figura 11 - Porta lgica OR

Tabela 5 - Tabela Verdade OR
A B L
0 0 0
0 1 1
1 0 1
1 1 1
Novamente se adicionarmos uma chave "B" ao circuito da Figura 4, mas agora em
paralelo, obtm-se o circuito que nos exemplifica a porta OR, como pode ser visto na Figura
12.

Figura 12 - Circuito-exemplo da Porta OR

Uma outra maneira de entender a porta lgica OR a seguinte: sua sada ser sempre
0 quando todos os valores de entrada forem iguais a 0. Caso contrrio, sua sada ser 1.

LEMBRETE: PORTA OR
Tendo pelo menos uma entrada "1" a sada ser "1".

O circuito integrado da Figura 13 o 7432, que possui quatro portas OR. Existem outros
circuitos integrados que possuem portas OR com mais entradas, por exemplo, o 7427 possui
trs portas OR com trs entradas cada.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
0


Figura 13 - CI 7432 - Quatro portas OR com duas entradas cada.

4.1.4 Porta NAND

A letra N em NAND significa NOT (literalmente no, que representa o circuito
explicado anteriormente) e esta porta nada mais do que uma porta AND com uma inversora
acoplada. Por isso, sua sada o oposto da AND. Seu smbolo o mesmo do AND, mas com
um o em sua sada, para dizer que o valor da sua sada invertido. Voc pode construir uma
porta NAND conectando uma porta AND a uma inversora. Abaixo mostrado seu smbolo na
Figura 14 e sua tabela verdade na Tabela 6.


Figura 14 - Porta lgica NAND

Tabela 6 - Tabela Verdade NAND
A B L
0 0 1
0 1 1
1 0 1
1 1 0


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
1

Uma outra maneira de entender a porta lgica NAND a seguinte: sua sada ser
sempre 0 quando todos os valores de entrada forem iguais a 1. Caso contrrio, o valor da
sua sada ser 1.
LEMBRETE: PORTA NAND
Tendo pelo menos uma entrada "0" a sada ser "1".

O circuito integrado com portas NAND mais utilizado o 7400, cuja pinagem
mostrada na Figura 15. No entanto, existem vrios outros circuitos integrados que possuem
portas NAND com mais entradas. Por exemplo, o 7430 possui uma porta NAND de oito
entradas.

Figura 15 - CI 7400 - Quatro portas NAND com duas entradas cada.

4.1.5 Porta NOR

Novamente tem-se a ligao em srie da porta NOT, mas desta vez esta est acoplada a
uma porta OR, conforme a Figura 16. Por isso, sua sada o oposto da porta OR. Seu smbolo
o mesmo do OR, mas com um o em sua sada, para dizer que o valor da sua sada
invertido. A tabela verdade dessa porta mostrada na Tabela 7.

Figura 16 Porta lgica NOR

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
2

Tabela 7 Tabela verdade NOR
A B L
0 0 1
0 1 0
1 0 0
1 1 0

Uma outra maneira de entender a porta lgica NOR a seguinte: sua sada ser sempre
1 quando todos os valores de entrada forem iguais a 0. Caso contrrio, o valor da sua
sada ser 0.
LEMBRETE: PORTA NOR
Tendo pelo menos uma entrada "1" a sada ser "0".

O circuito integrado com portas NOR mais popular o 7402, que tem sua pinagem
mostrada na Figura 17. Preste ateno pois a localizao das entradas e sadas deste circuito
integrado diferente dos demais circuitos que mostramos anteriormente. Outro exemplo de
circuito integrado com portas NOR o 7427 que possui trs portas com trs entradas cada.


Figura 17 - CI 7402 - Quatro portas NOR com duas entradas cada.


4.1.6 Porta XOR


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
3

XOR significa OR exclusivo (ou exclusivo). A porta lgica XOR compara dois
valores e se eles forem diferentes a sada ser 1. A operao XOR representada pelo
smbolo e sua frmula pode ser resumida como Y = AB. Pode-se ver o smbolo da porta
lgica XOR na Figura 18 e sua tabela verdade na Tabela 8.

Figura 18 - Porta lgica XOR
Tabela 8 - Tabela Verdade XOR
A B L
0 0 0
0 1 1
1 0 1
1 1 0

Sua sada ser sempre 0 quando todos os valores de entrada forem iguais. De outra
forma, o valor da sua sada ser 1.

LEMBRETE: PORTA XOR
Entradas Iguais

Sada "0"
Entradas Diferentes

Sada "1"

O circuito integrado 7486, possui 4 portas XOR e sua pinagem pode ser observada na
Figura 19.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
4


Figura 19 - CI 7486 - Quatro portas XOR com duas entradas cada.

4.1.7 Porta XNOR

XNOR significa NOR exclusivo e uma porta XOR com sua sada invertida. Dessa
forma, sua sada ser igual a 1 quando suas entradas possurem o mesmo valor e 0 quando
elas forem diferentes. A operao XNOR representada pelo smbolo () e sua frmula pode
ser resumida atravs da frmula Y = A () B. Voc pode ver o smbolo da porta lgica XNOR
na Figura 20 e sua tabela verdade na Tabela 9.


Figura 20 - Porta lgica XNOR.
Tabela 9 - Tabela Verdade XNOR
A B L
0 0 1
0 1 0
1 0 0
1 1 1

Sua sada ser sempre 1 quando todos os valores de entrada forem iguais. De outra
forma, o valor da sua sada ser 0.

LEMBRETE: PORTA XNOR

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
5

Entradas Iguais

Sada "1"
Entradas Diferentes

Sada "0"

Como exemplo de circuito integrado com portas XNOR temos o 747266. Seu diagrama
de pinos consta na Figura 21.

Figura 21 - CI 747266 - Quatro portas XNOR com duas entradas cada.

5. MULTI PLEXADORES

Tanto os multiplexadores, quanto os demultiplexadores pertencem classe dos
circuitos lgicos combinacionais. Um circuito lgico combinacional aquele em que as
variveis de sada so funes determinadas pelas variveis de entrada no instante de tempo
observado, ou seja, um circuito nas quais as sadas dependem exclusivamente das entradas.
Resumidamente, o multiplexador um dispositivo que seleciona uma das entradas de
dados para a sada em funo das entradas de seleo.
Na Figura 22 apresenta-se o desenho esquemtico de um multiplexador.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
6


Figura 22 - Esquema de um multiplexador de 4 entradas.

No multiplexador mostrado, h 4 entradas de dados, D
0
a D
3
e 2 entradas de seleo ou
endereamento, A
0
e A
1
. O nmero de entradas de dados ou sinais dado em funo das
entradas de seleo:
Entrada de dados = 2
n

n = quantidade de entradas de seleo.

Para o mux em questo, o nmero de entradas de dados 2
2
= 4, dado que temos
n=2 entradas de seleo A
0
e A
1.
A multiplexao uma tcnica que possibilita a transmisso de mais de um sinal
utilizando o mesmo meio fsico. Sendo assim, o multiplexador um circuito lgico que
tendo diversas entradas de dados, permite que apenas uma delas atinja a sada por vez.
Seu funcionamento dado, basicamente, pelo envio do sinal de uma entrada,
selecionada pelas entradas de seleo, para a sada. Esta seleo realizada atravs da
insero de um cdigo em binrio, que corresponde a um nmero decimal, identificando,
assim, a entrada selecionada.
O multiplexador tem como principais aplicaes, seleo e encaminhamento de dados,
operaes seqenciais, entre outros. Um bom exemplo de sua aplicao a telefonia fixa,
onde queremos enviar o sinal de vrias entradas atravs de apenas um nico fio.
A seguir sero apresentados alguns tipos de multiplexadores utilizados
comercialmente.

5.1 MULTIPLEXADOR DE OITO ENTRADAS


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
7

Como um exemplo de multiplexadores de 8 entradas, cita-se o Circuito Integrado (CI)
74151. Na Figura 23, temos a pinagem e o diagrama lgico desse CI.
Observando a pinagem do circuito integrado na Figura 23 (a), tem-se:
Pinos de alimentao (positivo 16 e negativo 8);
Oito entradas de dados, I
0
a I
7
, (pinos 1 a 4 e 12 a 15);
Entradas de seleo S
0
, S
1
e S
2
, sendo esta a mais significativa, (pinos 9 a 11).
O terminal 5 a sada Z, j o terminal 6 a sada Z , que nada mais que a sada
inversa de Z, como podemos constatar no diagrama lgico da Figura 23 (b).
O terminal 7 a entrada Enable ( E ) que responsvel por habilitar ou no o circuito.

Figura 23 - (a) Pinagem e (b) Diagrama Lgico do CI 74151.

Como podemos observar na Tabela 10, quando temos o nvel alto (1) na entrada
Enable, a sada ter sempre Nvel Lgico (NL) baixo (0), ou seja, o circuito est bloqueado, e,
quando temos nvel baixo (0) na entrada Enable o circuito integrado est apto para trabalhar
como multiplexador.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
8

Quando atribumos um determinado valor s entradas de seleo estamos na verdade,
habilitando uma determinada porta AND, como podemos ver no diagrama lgico da Figura 23
(b). Com isso as variaes de sinal, 1 ou 0 dessa entrada de dados selecionada (I
0
I
7
) ser
enviado sada Z, e da mesma forma para a sada Z .

Tabela 10 - Tabela Verdade de um Multiplexador de 8 entradas CI 74151


Abaixo h um exemplo que ajudar no entendimento do funcionamento de um
multiplexador.

Exemplo 5:
Primeiramente, deve-se ter em mente o funcionamento de uma porta AND:
LEMBRETE: PORTA AND
Tendo pelo menos uma entrada "0" a sada ser "0".

Figura 24 - Porta AND de 4 entradas.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
2
9

Se atribuda para as entradas de seleo S0, S1 e S2 a combinao: 0 0 0,
respectivamente, e entrada E nvel lgico 0, temos que:
Atravs da S0, as entradas de dados I1, I3, I5, I7 esto desabilitadas (NL 0).
Atravs da S1, as entradas de dados I2, I3, I6, I7 esto desabilitadas (NL 0).
Atravs da S2, as entradas de dados I4, I5, I6, I7 esto desabilitadas (NL 0).
Dessa forma a nica entrada que pode e est habilitada a I0.
Ento, se atribuda entrada I0 NL 0, teremos nas sadas Z e Z , nveis 0 e 1,
respectivamente, e de modo anlogo, se temos I0 em NL 1, teremos 1 em Z e 0 em Z .
Do mesmo modo, podemos colocar qualquer outra combinao de 0s e 1s nas
entradas de seleo de modo a habilitar a respectiva entrada de dados, e, conseqentemente,
receber seu sinal na sada Z.

5.2 MULTIPLEXADOR DE QUATRO ENTRADAS

Para exemplificarmos o mux de quatro entradas usaremos o circuito integrado
74153, que possui dois multiplexadores de quatro entradas. Sua pinagem e diagrama lgico
encontram-se na Figura 25.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
0


Figura 25 (a) Pinagem e (b) Diagrama Lgico do CI 74153

Atravs da Figura 25 (a) podemos identificar:
Pinos de alimentao (positivo 16 e negativo 8);
Entradas de seleo A e B (pinos 14 e 2, respectivamente);
4 entradas de dados do Mux1 (pinos 3 ao 6);
4 entradas de dados do Mux2 (pinos 10 ao 13);
Sada do Mux1 (Y1, pino 7);
Sada do Mux2 (Y2, pino 9);
Entrada STROBE G1 (pino 1);
Entrada STROBE G2 (pino 15).
Observamos que neste circuito no se encontra a sada inversa ( Z ).
Os dois pinos de Strobe G1 e Strobe G2 tm a funo de habilitar cada multiplexador
para que possa trabalhar como tal. Acompanhando o diagrama lgico da Figura 25 (b), e
tambm sua tabela verdade (Tabela 11), podemos ver que quando as entradas Strobe (G1 ou
G2) estiverem em nvel lgico alto (1) manter a sada correspondente (Y1 ou Y2) em nvel

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
1

lgico baixo (0), e se estiverem em nvel lgico baixo (0) habilitar o multiplexador
correspondente para trabalhar como tal.

Tabela 11 - Tabela Verdade de um Multiplexador de 4 entradas CI 74153

O princpio de funcionamento parecido com o mostrado anteriormente (Mux de 8
entradas), onde atravs das entradas de seleo A e B, selecionamos qual das quatro entradas
ser transportada para a sada de cada multiplexador. Como as entradas de seleo so
comuns aos dois multiplexadores no possvel selecionar diferentes entradas para cada um
dos multiplexadores.
Mais uma vez, utilizaremos um exemplo para ilustrar o funcionamento do
multiplexador.

Exemplo 6:
Seguindo o mesmo raciocnio utilizado no Exemplo 3.1, temos que ao atribuirmos 1 e
0 s entradas de seleo A e B, respectivamente, estaremos selecionando as entradas C1 dos
dois multiplexadores. A partir da temos quatro opes: habilitar ambos os multiplexadores, 1
e 2, apenas o multiplexador 1, apenas o multiplexador 2, ou ento, manter os dois bloqueados.
Vale ressaltar, que a entrada Strobe serve justamente para habilitar ou no o
multiplexador. Ento, atribumos um determinado valor s entradas G1 e G2, de acordo com a
necessidade do circuito.
Lembramos que o multiplexador est apto a operar quando o pino Strobe est em nvel
lgico baixo (0), sendo assim:
G1 em 0 habilita o Mux1, sada Y1;

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
2

G2 em 0 habilita o Mux2, sada Y2.
De acordo com a seleo feita anteriormente, teremos nas sadas o sinal das entradas de
dados C1.

5.3 MULTIPLEXADOR DE DUAS ENTRADAS

Apresentaremos agora um circuito integrado que possui quatro multiplexadores com
duas entradas, o 74157, cuja pinagem e o diagrama lgico esto representados na Figura 26.

Figura 26 (a) Pinagem e (b) Diagrama Lgico do CI 74157.

Atravs da Figura 26 (a) podemos identificar a pinagem de alimentao (pino 16
positivo e pino 8 terra) e, com o auxlio do diagrama lgico da Figura 26 (b) identificamos os
quatro multiplexadores com suas respectivas entradas e sadas:
Mux1: entradas A1 (pino 2) e B1 (pino 3) e sada Y1 (pino 4);
Mux2: entradas A2 (pino 5) e B2 (pino 6) e sada Y2 (pino 7);
Mux3: entradas A3 (pino 11) e B3 (pino 10) e sada Y3 (pino 9);
Mux4: entradas A4 (pino 14) e B4 (pino 13) e sada Y4 (pino 12).
Um outro pino encontrado, a entrada de seleo SL (SELECTAB pino 1) que
permitir selecionar entre a entrada A ou B. Como no multiplexador de quatro entradas, a

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
3

entrada de seleo comum para todos os multiplexadores, no podemos, portanto, escolher
diferentes entradas para cada multiplexador. Atravs da Tabela 12, podemos encontrar a sada
correspondente de acordo com a entrada selecionada.

Tabela 12 Tabela Verdade de um Multiplexador de 2 entradas CI 74157.

Ainda observando sua tabela verdade, da Tabela 12 encontra-se mais uma funo que
a entrada G (Strobe). Se esta entrada estiver em nvel lgico alto (1) a sada
obrigatoriamente, ir para nvel lgico baixo (0), independente do valor encontrado nas
entradas, e quando esta entrada se encontrar em nvel lgico baixo (0) habilitar o
multiplexador a trabalhar como tal. Diferentemente do multiplexador visto anteriormente,
com quatro entradas, a entrada de habilitao Strobe comum a todos os quatro
multiplexadores, ou seja, no podemos habilitar apenas um multiplexador, ou habilitamos
todos, ou nenhum dos quatro.

5.4 ASSOCIAO DE MULTIPLEXADORES

Muitas vezes necessitamos de um multiplexador com um determinado nmero de
entradas, maior do que dispomos em circuitos integrados comerciais, ou mesmo em relao
queles que dispomos no momento. Nestes casos podemos optar por fazer uma associao de
multiplexadores. Para melhor explicar como pode ser feita tal associao utilizaremos um
exemplo.

Exemplo 7:

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
4

Suponha que voc necessite de um multiplexador com quatro entradas, mas no
momento s dispe de um circuito integrado de duas entradas, ser necessrio ento fazer
uma associao de multiplexadores de duas entradas. Sempre que for necessrio ampliar as
entradas de multiplexadores, possvel aplicar a mesma metodologia deste exemplo.
Um multiplexador de duas entradas pode ser representado conforme a Figura 27, onde
temos as entradas A1 e B1, que sero conectadas a sada Y1 de acordo com o nvel lgico da
entrada de seleo S.

Figura 27 - Esquema de um Multiplexador de 2 entradas.

Para obtermos um multiplexador de quatro entradas deveremos tomar trs
multiplexadores de duas entradas, e efetuar as conexes, como nos mostra a Figura 28.
Inicialmente, analisando as entradas, nota-se que, pela nova disposio dos
multiplexadores, obtiveram-se quatro entradas. Para compreendermos como isto foi obtido
analisaremos as chaves de seleo da entrada.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
5


Figura 28 - Associao de Multiplexadores

J sabemos que cada circuito multiplexador de duas entradas possui somente uma
entrada de seleo, que estando em nvel baixo (0), habilitar a passagem do nvel lgico da
entrada A para a sada Y, e estando em nvel lgico alto (1) habilitar a entrada B, como pode
ser observado na tabela verdade do CI 74157 (Tabela 12), que um multiplexador de duas
entradas. Aps relembrarmos isto, podemos verificar que as duas entradas de seleo S dos
multiplexadores M1 e M2 foram conectadas, gerando a entrada de seleo S0. Agora, se a
entrada de seleo S0 estiver em nvel lgico baixo (0) as duas entradas A1 e A2 dos
multiplexadores M1 e M2 sero enviadas para as respectivas sadas Y1 e Y2, mas neste ponto
chegamos a um impasse, visto que, temos duas sadas, mas apenas uma a sada que devemos
utilizar.
Resumindo, temos:
S0 em 0 habilita A1 e A2;
S0 em 1 habilita B1 e B2.

Para utilizarmos a sada correta incluiremos o multiplexador M3, fazendo de sua
entrada de seleo a entrada S1 do nosso multiplexador de quatro entradas, cuja funo ser
selecionar entre a sada Y1 e Y2 dos multiplexadores M1 e M2, respectivamente. Vemos no
esquema da Figura 28, que as sadas dos multiplexadores M1 e M2 tornaram-se as entradas

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
6

A3 e B3 do multiplexador M3 e, a sada Y do multiplexador M3 a nova e nica sada do
multiplexador de quatro entradas.
Agora, temos o nosso mux de quatro entradas (A, B, C, D) e apenas uma sada Y.
Para podermos testar este nosso circuito, iremos reescrever na Tabela 13, a tabela
verdade do multiplexador de quatro entradas encontrada na Tabela 11. Apenas devemos
observar que, conforme visto quando trabalhamos com multiplexadores de duas entradas, a
entrada Strobe a mesma para todos os multiplexadores.

Tabela 13 - Tabela Verdade de um Multiplexador de 4 entradas - Associao

No resumo a seguir, encontra-se, o procedimento padro para se associar
multiplexadores.

Resumo

O multiplexador um dispositivo que seleciona uma das entradas de dados para a sada
em funo das entradas de seleo. H a seguinte relao entre as entradas de dados e
seleo:
Entrada de dados = 2
n

n = quantidade de entradas de seleo.
As entradas de seleo podem assumir M combinaes (de 0s e 1s) diferentes, cada
uma delas associada a um dos canais de dados. Uma combinao binria em S
0
S
1
S
2
... S
n-1

equivalente ao decimal j associada ao canal Cj.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
7

A sada ser igual ao canal Cj, enquanto o binrio nas entradas de seleo for igual ao
decimal j.
O procedimento padro para a associao consiste na implementao de um circuito
com dois grupos de multiplexadores: Um grupo colocado na entrada (multiplexadores
mestres), cada um deles com X canais de dados, e um multiplexador colocado na sada
(multiplexador escravo), com Y canais de dados, o qual recebe as sadas dos
multiplexadores mestres.
Cada multiplexador mestre possui r entradas de seleo que deve satisfazer a equao
2
r
=X. Por outro lado, o mux escravo possui q entradas de seleo que deve satisfazer a
equao 2
q
=Y.
O circuito equivalente possui X x Y canais de dados e (r + q) entradas de seleo. As rs
entradas de seleo correspondem, respectivamente, s rs entradas menos significativas do
circuito equivalente. As entradas de seleo do multiplexador escravo contribuem com as
entradas de seleo mais significativas do circuito equivalente.
Exemplos de Multiplexadores comerciais:
Mux de 8 entradas CIs 74151, 74251;
Mux de 4 entradas CIs 74153, 74253;
Mux de 2 entradas CIs 74157, 74257.

6. DEMULTI PLEXADORES

Como visto anteriormente, o multiplexador um dispositivo que seleciona uma das
entradas de dados para a sada em funo das entradas de seleo, enquanto que, o
demultiplexador enderea uma nica entrada de dados para uma das sadas, tambm em
funo das entradas de seleo. Veja a Figura 29.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
8


Figura 29 - Esquema de um Demultiplexador de 4 sadas

O demultiplexador mostrado possui uma entrada de dados D, 2 entradas de seleo A
0

e A
1
e 4 sadas S
0
a S
3
. A quantidade de sadas de um demultiplexador uma varivel
dependente das entradas de seleo, ou seja:
Sadas = 2
n

n = quantidade de entradas de seleo.
Para o demux em questo o nmero de sadas 2
2
= 4, dado que temos duas
entradas de seleo A
0
e A
1.
Resumindo, o demultiplexador um circuito lgico que executa a operao inversa do
multiplexador, ou seja, recebe os dados de uma nica entrada e os distribui separadamente
para uma das diversas sadas. O demultiplexador muito utilizado na recepo de dados do
multiplexador e em transmisso sncrona de dados.

6.1 DEMULTIPLEXADORES DE DEZESSEIS SADAS

Um exemplo comercial para demultiplexadores de 16 sadas o CI 74154, que
tambm pode ser utilizado como decodificador BCD para hexadecimal.
Observando a pinagem do circuito integrado na Figura 30(a), temos:
Pinos de alimentao (positivo 16 e negativo 8);
4 entradas de seleo A, B, C e D (pinos 23, 22, 21 e 20, respectivamente);
16 sadas (pinos 1 a 11 e 13 a 17).
Dado que o 74154 um circuito integrado decodificador, para que este opere como
um demultiplexador as entradas Strobe G1 e G2 devem ser usadas convenientemente, como

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
3
9

mostrado a seguir. Uma das formas unir as duas entradas e fazer desta unio a entrada de
dados do demultiplexador, ou ento utilizarmos apenas uma das entradas como entrada de
dados e a outra podemos utilizar como entrada Strobe do demultiplexador.

Figura 30 - (a) Pinagem e (b) Diagrama Lgico do CI 74154.

Da mesma forma que fizemos com os multiplexadores, utilizaremos aqui um exemplo
para auxiliar no entendimento do funcionamento do demux.

Exemplo 8:
Atravs da Figura 30 (b) observamos que, ao invs das portas AND que havia no
mux, h, no demux, portas NAND ligadas s entradas de dados e seleo, retomamos,
ento, o funcionamento da porta NAND:
LEMBRETE: PORTA NAND
Tendo pelo menos uma entrada "0" a sada ser "1".

Figura 31 Porta NAND

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
0


Se atribuda para as entradas de seleo A, B, C e D, a combinao 0 0 0 0,
respectivamente, tem-se que:
Atravs de A, as sadas mpares (Y1 a Y15) estaro habilitadas (NL: 1);
Atravs de B, as sadas Y2, Y3, Y6, Y7, Y11, Y14 e Y15 estaro habilitadas (NL: 1);
Atravs de C, as sadas Y4 a Y7 e Y12 a Y15 estaro habilitadas (NL: 1);
Atravs de D, as sadas Y8 a Y15 estaro habilitadas (NL: 1).
Dessa forma, a nica sada desabilitada ser a sada Y0.
Vamos estudar agora, como as entradas Strobe G1 e G2 interferem no funcionamento
do circuito. Observando a Figura 30, nota-se que estas so barradas e interligadas por uma
porta NOR, dessa forma para que o circuito esteja funcione adequadamente deve-se inserir a
combinao 0 0 s entradas G1 e G2, pois do contrrio, se qualquer uma das duas entradas
estiver em nvel lgico alto (NL 1) tem-se na sada da porta NOR NL baixo (0), fazendo com
que todas as sadas fiquem em NL alto independentemente das entradas de seleo.
Na Tabela 14 tem-se a tabela verdade do CI 74154 comprovando o raciocnio utilizado
neste exemplo.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
1

Tabela 14 Tabela Verdade de um Demultiplexador de 16 sadas CI 74154

6.2 DEMULTIPLEXADORES DE QUATRO SADAS

Assim como o circuito integrado anterior este tambm um decodificador e, como
para o 74154, faremos um arranjo nas ligaes para utiliz-lo como demultiplexador. Na
Figura 32, encontra-se a pinagem do CI 74155, assim como seu diagrama lgico.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
2


Figura 32 (a) Pinagem e (b) Diagrama Lgico do CI 74155

Para trabalharmos com este circuito integrado como demultiplexador, utilizaremos as
entradas A e B como entradas de seleo, teremos ainda duas entradas de dados, a entrada 1C,
que poder enviar para uma das quatro sadas 1Y, e a outra entrada de dados, a 2C, que
poder enviar para uma das quatro sadas 2Y, do demultiplexador 2.
Temos ainda duas entradas Strobe, 1G e 2G, que podero ser ligadas, obtendo-se
entradas Strobe separadas para cada demultiplexador.
Na Tabela 15, temos a tabela verdade para o demultiplexador 1 considerando a entrada
Strobe separada. Para o demultiplexador 2 a tabela verdade semelhante.

Tabela 15 Tabela Verdade de um Demultiplexador de 4 sadas CI 74155.
ENTRADAS SADAS
SELEO STROBE DADOS
B A 1G 1C
1Y0 1Y1 1Y2 1Y3
X X 1 X 1 1 1 1
0 0 0 1 0 1 1 1
0 1 0 1 1 0 1 1
1 0 0 1 1 1 0 1
1 1 0 1 1 1 1 0
X X X 0 1 1 1 1
6.3 ASSOCIAO DE DEMULTIPLEXADORES


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
3

De modo a facilitar o entendimento ser utilizado o ltimo circuito integrado estudado,
o CI 74155, para explicar a associao de demultiplexadores.
O 74155 um circuito integrado que possui dois demultiplexadores de quatro sadas.
Fazendo uma associao, podemos torn-lo um demultiplexador com oito sadas, como
podemos observar na Figura 33.

Figura 33 Associao de Demultiplexadores

interessante observar ainda na Figura 33, que como queremos transformar dois
demultiplexadores de quatro sadas em um demultiplexador com oito sadas, devemos criar
uma entrada de seleo.
Sadas = 2
n

n = quantidade de entradas de seleo.

Isto foi feito unindo as duas entradas 1C e 2C, transformando-as na nossa terceira
entrada de seleo. Outro ponto a ser observado, que as duas entradas Strobe 1G e 2G
tambm foram unidas, transformando-as na nova entrada de dados, mas com isto ficamos sem
nenhuma entrada de habilitao do tipo Strobe.
Na Tabela 16, apresenta-se a tabela verdade resultante desta nossa transformao.



Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
4

Tabela 16 Tabela Verdade de um Demultiplexador de 8 sadas Associao
ENTRADAS SADAS
SELEO
C B A
DADOS Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
X X X 1 1 1 1 1 1 1 1 1
0 0 0 0 0 1 1 1 1 1 1 1
0 0 1 0 1 0 1 1 1 1 1 1
0 1 0 0 1 1 0 1 1 1 1 1
0 1 1 0 1 1 1 0 1 1 1 1
1 0 0 0 1 1 1 1 0 1 1 1
1 0 1 0 1 1 1 1 1 0 1 1
1 1 0 0 1 1 1 1 1 1 0 1
1 1 1 0 1 1 1 1 1 1 1 0

Resumo

Os demultiplexadores so circuitos que executam uma funo oposta quela efetuada
pelos multiplexadores. No demultiplexador temos uma nica informao entrada de dados
que direcionada para uma dentre M sadas.
O nmero de entradas de seleo (n) tal que: 2
n
= M sadas. Cada binrio nas
entradas de seleo associado a um dos canais de sada. A informao na entrada de dados
enviada para uma das sadas que ser escolhida pelo binrio nas n entradas de seleo. Se
o equivalente decimal do binrio colocado nas entradas de seleo for igual a i, ento o
dado enviado para a sada Yi (i=0, 1 ... M-1)
Os circuitos integrados decodificadores so usados para funcionarem como
demultiplexadores se as entradas de dados e do tipo Strobe ou Enable forem usadas
convenientemente. Para o decodificador 74154, por exemplo, pode-se escolher entre
qualquer uma das opes abaixo:
Interligar as entradas G1 e G2 transformando-as na entrada de dados do circuito;
Uma das entradas G1 ou G2 deve ser reservada como entrada Strobe do
demultiplexador e a outra deve corresponder entrada de dados.
Para decodificadores com N sadas de dados, mas que no possuem entradas do tipo

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
5

Strobe deve-se seguir os seguintes passos:
1. A entrada de dados mais significativa do decodificador deve ser usada como entrada
de dados;
2. As demais entradas de dados como entradas de seleo do demultiplexador;
3. Considere as 2
N-1
sadas menos significativas do decodificador como sadas do
demultiplexador.
Exemplos de circuitos demultiplexadores:
Demux de 16 sadas CI 74154
Demux de 4 sadas CI 74155

7. TEMPORI ZADORES

Circuitos temporizadores ou multivibradores so circuitos que geram um sinal com
durao fixa. H basicamente dois tipos de multivibradores:
Multivibrador Astvel: Este tipo de circuito gera infinitamente uma forma de onda
com temporizao fixa. Por exemplo, um gerador de forma de onda quadrada que gere uma
forma de onda com freqncia de 1khz. Quando esse circuito ligado ele comea a gerar essa
forma de onda infinitamente, parando apenas quando o circuito for desligado. Se voc ligar
um LED na sada de um multivibrador astvel, ele ficar piscando indefinidamente na
freqncia determinada em sua construo.
Multivibrador Monoastvel: Este tipo de circuito gera um pulso de comprimento de
onda fixo a partir de um sinal, chamado gatilho, aplicado em sua entrada. O importante nesse
tipo de circuito que, independentemente do tempo de durao do gatilho, a durao da forma
de onda na sada ser sempre a mesma. Se voc ligar um LED na sada de um multivibrador
monoastvel, ele se acender somente quando for dado um pulso na entrada de gatilho do
multivibrador e ficar aceso somente durante o perodo que foi definido na construo do
multivibrador.
Existem vrios circuitos integrados temporizadores, mas o mais utilizado e mais
conhecido, o 555 (LM555, NE555,... as letras variam conforme o fabricante). Na Figura
34, podemos visualizar a pinagem do 555.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
6


Figura 34- Circuito Integrado 555
Para construir um circuito multivibrador astvel utilizando um 555, devemos proceder
conforme a Figura 35. Podemos perceber nesse circuito, que o gatilho do 555 realimentado
pelo prprio circuito, fazendo com que ele gere uma forma de onda quadrada em sua sada
indefinidamente. A alimentao desse tipo de circuito (V
cc
) poder ser entre 5 e 15V.

Figura 35 - Multivibrador Astvel com o 555

A freqncia da forma de onda na sada do circuito ser dada pelo valor dos resistores
e do capacitor. Isto , os valores dos resistores e do capacitor so definidos de acordo com a
freqncia pretendida para a forma de onda quadrada que ser obtida na sada do circuito.
Como dissemos, a forma de onda na sada ser quadrada, podendo assumir dois valores, zero
volt ou + V
cc
.
Voc pode ainda definir perodos diferentes para quando o sinal fica em 0V e para
quando o sinal fica em + V
cc
, isto , o perodo em que ele fica baixo (t
0
) e o perodo em que
ele fica alto (t
1
). O perodo total ser dado portanto, por t
0
+ t
1
, conforme a Figura 36.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
7


Figura 36 Perodo da forma de onda do temporizador 555

As frmulas para o multivibrador astvel usando o 555 so as seguintes:
t
0
= 0,693 x C x R
B
t
1
= 0,693 x C x (R
A
+ R
B
)
t = t
0
+ t
1

A freqncia do sinal ser obviamente o inverso do perodo:
f = 1/ t
Voc pode trocar R
B
por um potencimetro, de forma que voc regule a freqncia de
oscilao do multivibrador. Com isso voc pode criar um gerador de onda quadrada com
freqncia varivel.
O uso do 555 como multivibrador monoastvel tambm bastante simples, como
vemos no prximo circuito da Figura 37. Nele, basta aplicarmos um pulso de qualquer
durao no gatilho do 555 para que em sua sada tenhamos um pulso com uma durao
preestabelecida. A durao do pulso de sada definida atravs dos valores do capacitor e do
resistor usado no circuito da Figura 37, atravs da frmula:
T = 1,1 x R x C
O temporizador 555, como comentamos anteriormente, dever ser alimentado com
uma tenso entre 5 e 15V. A tenso na sada do 555, quando ela estiver ativada, ter o mesmo
valor de V
CC
.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
8


Figura 37 - Multivibrador Monoestvel com o 555

8. DI SPLAYS

Um display um dispositivo que tem por finalidade apresentar uma informao numa
forma que possa ser lida por um operador. Podemos ter displays simples que operam na forma
digital como seqncias de LEDs, displays que apresentam nmeros (numricos), e displays
que apresentam tambm smbolos grficos (letras e sinais) denominados alfanumricos,
semelhantes aos mostrados na Figura 38.


Figura 38 - Tipos de Display

Alguns mais sofisticados podem at apresentar imagens de objetos ou formas, como os
usados em equipamentos informatizados. O tipo mais comum de display usado nos projetos
bsicos de Eletrnica Digital o numrico de 7 segmentos.

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
4
9

A combinao do acionamento de 7 segmentos possibilita o aparecimento dos
algarismos de 0 a 9 e tambm de alguns smbolos grficos semelhantes aos apresentados na
Figura 39.

Figura 39 - Smbolos grficos em display de 7 segmentos

O tipo mais comum usado nos projetos digitais o mostrador de LEDs, onde cada
segmento um diodo emissor de luz, sua aparncia e smbolo interno so mostrados na Figura
40. Os LEDs podem ser ligados de modo a ter o anodo conectado ao mesmo ponto, caso em
que dizemos que se trata de um display de anodo comum, ou podem ter os catodos
interligados, caso em que dizemos que se trata de um display de catodo comum.

Figura 40 - Display de LEDs

As correntes nos segmentos variam tipicamente entre 10 e 50 mA conforme o tipo, o
que nos leva a concluir que o consumo mximo ocorre quando o dgito 8 projetado (todos os
segmentos acesos) e pode chegar a 400 mA por dgito. Alguns fabricantes podem juntar mais
de um dgito num nico bloco, facilitando assim os projetos, pois, na maioria dos projetos os
nmeros apresentados so maiores que 9.
Outro tipo de display tambm utilizado com certa freqncia nos projetos o de cristal
lquido (LCD). Este display no acende quando excitado. Eletrodos transparentes ao serem

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
0

excitados eletricamente pelo sinal do circuito fazem com que o lquido com que ele est em
contato torne-se opaco, deixando assim de refletir a luz. Desta forma, o fundo branco do
material deixa de ser visto, aparecendo em seu lugar uma regio preta. As regies formam os
segmentos e conforme sua combinao temos o aparecimento dos dgitos.
No entanto, mais difcil trabalhar com estes mostradores, pois eles exigem circuitos
de excitao especiais que tambm so mais caros. A principal vantagem do mostrador LCD
seu consumo, que centenas de vezes menor do que o de um mostrador de LEDs. Para as
aplicaes em que o aparelho deve ser alimentado atravs de pilhas ou ficar permanentemente
ligado, muito vantajoso usar o mostrador LCD.

9. DECODI FI CADORES

Os decodificadores so circuitos lgicos que convertem informaes de um cdigo
para outro. Uma das maiores aplicaes dos decodificadores est na converso de
informaes de um cdigo para o acionamento de displays, de forma que algarismos ou letras
codificadas digitalmente sejam mais compreensveis aos usurios.

9.1 DECODIFICADOR BCD PARA 7 SEGMENTOS
Um tipo de decodificador muito usado nos projetos que envolvem eletrnica digital
o que faz a converso dos sinais BCD (Decimais Codificados em Binrio) para acionar um
mostrador de 7 segmentos.
Podemos formar qualquer algarismo de 0 a 9 usando uma combinao de 7 segmentos
de um mostrador. Assim, se quisermos fazer surgir o algarismo 5, bastar acender os
segmentos a, c, d, f, g, veja a Figura 41.

Figura 41 - Acionando um display para formar o algarismo 5

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
1


Como os sinais codificados em binrio no servem para alimentar diretamente os
mostradores, preciso contar com um circuito que faa a converso, verifique a Figura 42.
Este tipo de circuito decodificador conta com quatro entradas, por onde entra a informao
BCD e sete sadas que correspondem aos sete segmentos de um mostrador que ir apresentar
o dgito correspondente.
A combinao de nveis lgicos aplicados s entradas produzir nveis lgicos de sada
que, aplicados aos segmentos de um mostrador, fazem aparecer o dgito correspondente.
preciso levar em conta que neste tipo de circuito, os segmentos de um mostrador podem ser
ativados quando a sada vai ao nvel alto ou quando a sada vai ao nvel baixo. Isso depender
do tipo de display, conforme estudado anteriormente.


Figura 42 - Como usar um decodificador BCD 7-Segmentos

9.2 CI 7447 - DECODIFICADOR BCD PARA 7 SEGMENTOS (TTL)
Este um circuito TTL que possui sadas em coletor aberto capazes de drenar
correntes de at 40 mA, sendo portanto indicado para excitar displays de LEDs de anodo
comum. Na Figura 43 temos a sua pinagem. Algumas caractersticas importantes devem ser
observadas neste circuito.
Uma delas o terminal Lamp Test ou teste do display, colocando esta sada no nvel
lgico alto (em funcionamento normal ela deve ser mantida no nvel baixo) todas as sadas
vo ao nvel baixo, fazendo com que todos os segmentos do display acendam. Com isso
possvel verificar se ele est em bom estado.
Outra sada importante a RBI (Ripple Blank Input) que faz com que os zeros
esquerda sejam apagados quando so usados diversos contadores. Assim, em lugar de

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
2

aparecer o valor 008, numa contagem aparece apenas 8. Observe que a sada RBO (Ripple
Blank Output) serve para a ligao em srie de diversos blocos contadores de modo a ser
obtido um conjunto com vrios dgitos.

Figura 43 Diagrama de pinos do CI 7447

9.3 CI 4511 - DECODIFICADOR BCD PARA 7 SEGMENTOS (CMOS)
Este CI tem a mesma funo do CI 7447, no entanto pertence famlia CMOS.
Fornece em suas sadas correntes de at 25 mA, e na Figura 44 temos o diagrama de pinos do
decodificador para display CD4511BC da Fairchild Semiconductor.

Figura 44 - Diagrama de pinos do CI 4511

As entradas ABCD e as sadas acbdefg. V
DD
a tenso de alimentao (3 a 15 V), V
SS

terra. O pino LT (Lamp Test) serve para testar os segmentos do display, BI (Blanking) serve
para apagar ou ajustar a intensidade de brilho dos segmentos e LE (Latch Enable) permite
armazenar o cdigo da entrada. A adio de interfaces analgicas nas sadas (transistores de
potncia e/ou outros) permite controlar displays de grande porte, como os construdos com
lmpadas fluorescentes e outras.

9.4 CI 7442 - DECODIFICADOR BCD PARA DECIMAL (TTL)

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
3

Este circuito integrado tem a pinagem mostrada na Figura 45. Conforme a combinao
de nveis lgicos das entradas (codificadas em BCD), apenas uma das sadas ir para o nvel
lgico baixo. Todas as demais permanecero no nvel alto. Se os nveis lgicos aplicados s
entradas tiverem a combinao 1010 at 1111 (que correspondem de 10 a 15) nenhuma das
sadas ser ativada.
Quando ativada, cada sada pode drenar uma corrente de 16 mA. O circuito integrado
TTL 7445 tem a mesma funo, com a diferena de que possui transistores na configurao
de coletor aberto na sada, podendo com isso trabalhar com tenses de at 30 V e drenar
correntes de at 80 mA. A pinagem a mesma do 7442.


Figura 45 - Diagrama de pinos do CI 7442

9.5 CI 4028 - DECODIFICADOR BCD PARA DECIMAL (CMOS)
Este um circuito integrado CMOS com 10 sadas, onde aquela que vai ao nvel alto
depende da combinao dos nveis de entrada. As demais sadas permanecero no nvel baixo.
A pinagem deste circuito integrado mostrada na Figura 46. As combinaes de entrada entre
1010 e 1111 que correspondem aos nmeros decimais de 10 a 15 no sero reconhecidas e
todas as sadas permanecero no nvel baixo.

Figura 46 - Diagrama de pinos do CI 4028


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
4



10. CONTADORES

Os circuitos contadores so subsistemas seqenciais que fornecem em suas sadas um
conjunto de nveis lgicos numa seqncia predeterminada, correspondente a modos de
contagem preestabelecidos. A este conjunto de nveis lgicos d-se o nome de estados
internos do contador.

10.1 CI 4026 - CONTADOR DE DCADA COM SADA DE 7 SEGMENTOS

Este importante circuito integrado CMOS tem um contador divisor por 10 e suas
sadas so decodificadas. A pinagem deste circuito integrado mostrada na Figura 47. Na
operao normal, as entradas RST (Reset) e CLEN devem ser mantidas no nvel baixo. Um
nvel alto aplicado em RST resseta o contador, levando o valor da sada a 0 e ao mesmo
tempo impede a contagem. Um nvel alto aplicado em CLEN (Habilitao do Clock ou Clock
Enable) inibe a entrada dos sinais de clock. O contador gatilhado nas transies positivas do
sinal de clock. No pino 5 possvel obter um sinal quadrado de 1/10 da freqncia de clock e
no pino 14 temos um sinal que permanece no nvel alto at o momento em que a contagem
chega a 0010, quando passa ao nvel baixo. A entrada DISEN serve para habilitar o display,
devendo permanecer no nvel alto na operao normal.
Quando esta linha vai ao nvel baixo, as sadas vo todas ao nvel baixo. Este circuito
indicado para operar com displays de catodo comum e a corrente de sada mxima de 1,2
mA para uma tenso de alimentao de 5 V, e 5 mA para 10 V. A freqncia mxima de
operao de 5 MHz para 10 V de tenso de alimentao e 2,5 MHz para 5 V.


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
5


Figura 47 - Diagrama de pinos do CI 4026




10.2 CI 7490 - CONTADOR DE DCADA

Este um dos mais populares dos contadores TTL e contm em seu interior quatro flip-
flops j interligados de modo a funcionar como divisores por 2 e por 5. Isso significa que
esses divisores podem ser usados para resultar num contador at 2 e num contador at 5, e em
conjunto, num contador at 10. Na Figura 48 temos a disposio dos terminais deste circuito
integrado.

Figura 48 7490 - Contador de Dcada / Divisor por 10

Este circuito pode ser usado de trs formas diferentes, sempre com as entradas R0(1),
R0(2), R9(1) e R9(2) aterradas: Quando ligamos a entrada B sada QA e aplicamos o sinal
de clock entrada A, o circuito funciona como um contador BCD, ou seja, conta at 10, com

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
6

as sadas em decimal codificado em binrio apresentadas nos pinos QA, QB, QC e QD. Esta
ligao mostrada na Figura 49.

Figura 49 - Contador BCD com o 7490

A tabela verdade que est apresentada na Tabela 17 para os pulsos aplicados na
entrada neste modo de funcionamento ser:
Tabela 17 Tabela Verdade do contador 7490
Pulso QD QC QB QA
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1

Quando ligamos a sada QD entrada A e aplicamos o sinal de clock entrada B,
teremos o circuito funcionando como um divisor de freqncia por 10 simtrico. Teremos na
sada QA um sinal quadrado (ciclo ativo de 50%) com 1/10 da freqncia do clock. Este
modo de funcionamento tem as ligaes mostradas na Figura 50.
Finalmente, quando quisermos usar o circuito como divisor por 2 ou por 5,
independentes, no preciso ligao externa alguma. O sinal aplicado em CLK1 tem a

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
7

freqncia dividida por 2 e o sinal aplicado no CLK2 tem a freqncia dividida por 5. Na
operao normal as entradas R0(1) e R0(2) devem ser mantidas em nvel baixo.


Figura 50 - Divisor por 10 simtrico

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
8

LABORATRI OS

LABORATRIO 1 - PROTOBOARD

1) Mea, com auxlio de um multmetro, o valor obtido da associao em srie dos resistores
680 e 1k. Compare com o valor terico.

VALOR TERICO:
VALOR MEDIDO:

2) Mea, com auxlio de um multmetro, o valor obtido da associao em paralelo dos
resistores 680 e 1k. Compare com o valor terico.

VALOR TERICO:
VALOR MEDIDO:

3) Mea agora em uma associao mista (srie e paralelo) a resistncia equivalente. ( 1k e
330 associados em paralelo e em srie com um resistor de 680). Compare com o valor
terico.

VALOR TERICO:
VALOR MEDIDO:

LABORATRIO 2 - PORTAS LGICAS

1) Obter a tabela verdade das portas lgicas descritas abaixo, utilizando o Circuito Integrado
designado. Para isso, observe os diagramas de pinos dos CIs, encontrados na parte terica, e
monte o circuito.

A. Porta AND (7408)

A B L (Sada)








Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
5
9




B. Porta NOT (7404)

A L (Sada)




C. Porta NAND (7400)

A B L (Sada)






Obter a Tabela Verdade de uma Inversora utilizando a porta NAND:

A L (Sada)



D. Porta OR (7432)


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
0

A B L (Sada)








E. Porta XOR (7486)

A B L (Sada)






2) Associao de Portas Lgicas

Voc precisa projetar um circuito que necessita de uma porta lgica AND de 3 (trs)
entradas A, B e C. Mas tem um problema, o laboratrio est enfrentando grandes dificuldades
e no existe um CI disponvel que contenha essa porta. O nico CI que voc tem a sua
disposio um 7400, que contm 4 (quatro) portas NAND de duas entradas. Desenhe abaixo
a equivalncia de portas necessria para obter a porta AND de 3 entradas, implemente o
circuito e obtenha a tabela-verdade


A B C L (Sada)
0 0 0

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
1

0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1



LABORATRIO 3 MULTIPLEXADORES E DEMULTIPLEXADORES

O objetivo desta experincia montar um sistema de transmisso/recepo utilizando
o par mux/demux como o do esquema da Figura 51.


Figura 51 Esquema de um sistema de transmisso e recepo.

Na Figura 52 encontra-se a pinagem dos Circuitos Integrados 74153 (multiplexador) e
74139 (demultiplexador). Utilize esta figura para fazer as ligaes necessrias para montar o
sistema.




Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
2


Figura 52





Agora, implemente este circuito no protoboard e preencha a Tabela Verdade
apresentada na Tabela 18.
Varie as entradas I0, I1 e I3 entre nveis lgico 0 e 1, j na entrada I2 coloque uma
onda quadrada de 10Hz e amplitude de 2,5V com um DC de 2,5V e observe as sadas.

Tabela 18 Tabela Verdade do Sistema
Seleo Entradas de Dados Sadas
S1 S0 I0 I1 I2 I3 Y0 Y1 Y2 Y3






LABORATRIO 4 - TEMPORIZADOR

1) Montar o multivibrador astvel, com os valores determinados abaixo:


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
3

R
A
= 1k
R
B
= 56k
C = 100nF


Em seguida, determinar a freqncia de operao do temporizador 555.

2) Substitua R
B
por um potencimetro de 100K. Varia a resistncia e anote os valores
mnimos e mximos de freqncias encontradas.

FREQNCIA MNIMA:
FREQNCIA MXIMA:
LABORATRIO 5 - CONTADOR

1) Monte o contador mostrado na figura abaixo, onde:
R1-R4 Resistores 330 Ohm - 1/4 Watt


2) Monte o circuito mostrado na figura abaixo, onde:
DISP1 LED Display de 7-segmentos de catodo comum

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
4

R1-R7 Resistores 330 Ohm 1/4 Watt


Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
5


LABORATRIO 6 RELGIO DIGITAL









SEGUNDOS










MINUTOS





Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
6




HORAS



Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
7

REFERNCI AS BI BLI OGRFI CAS


1 TORRES, Gabriel. Fundamentos de Eletrnica. Rio de Janeiro: Editora Axcel Books,
2002.
2 VETIN, Stefano E. Eletrnica Digital Mdulo I. Ed. 1. Sociedade Educacional de Santa
Catarina.
3 MELO, Mairton. Eletrnica Teoria e Laboratrio. Editora da UDESC 2002. Nova
Apostila.
4 CASTRO, F. C. C. Eletrnica Digital Captulo 1. Faculdade de Engenharia Eltrica,
PUCRS.
5 INTERNET: http://www.icea.gov.br/ead/anexo/21401.htm

Minicurso Eletrnica Digital


Grupo PET Engenharia Eltrica Universidade do Estado de Santa Catarina
6
8












Apostila desenvolvida por:

Alexandre Junkes Pinotti

Darlan Resendes da Silva

Fernanda Mendes de Morais

Jean Carlo Marques Elias



Realizao

Grupo PET Engenharia Eltrica

Вам также может понравиться