Вы находитесь на странице: 1из 37

Escuela Politcnica Superior de Elche

GRADO EN INGENIERA DE TECNOLOGAS DE


TELECOMUNICACIN
AREA DE TECNOLOGA ELECTRNICA

Ingeniera de
Telecomunicacin

PRACTICAS DE ELECTRNICA DIGITAL I:


LABORATORIO DE ELECTRNICA

PRCTICA 2:
(CIRCUITOS COMBINACIONALES)

DISEO Y MONTAJE DEL


CIRCUITO DE UNA PEQUEA
CENTRALITA DE COMUNICACIN.

Electrnica Digital I (2. GITT)


Javier Rubiato Brotns

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

Sumario
1.
2.
3.
4.

Objetivos y condiciones
Material necesario
Desarrollo de la prctica
Anexo: diseo y montaje del circuito de una pequea centralita de comunicacin
entre 3 nodos.

OBJETIVOS y CONDICIONES.
Se desea disear y realizar el montaje de un circuito que controle la comunicacin
de voz o datos, entre 3 nodos ubicados en el interior de un edificio de oficinas.
El circuito consistir en la peticin de la lnea de comunicacin, por parte de los 3
usuarios de los nodos, mediante el uso de 3 conmutadores (uno para cada uno),
visualizando en un display de 7 segmentos, a quin se le ha concedido la lnea, segn
una prioridad establecida. En el momento en el que se haya concedido la lnea de
comunicacin a uno de los 3 nodos, este usuario deber seleccionar mediante otro
conmutador, el nodo o mesa con la cual desea comunicar, visualizndose sta, en otro
display de 7 segmentos.
Una vez que los displays visualicen qu usuario tiene concedida la lnea y con
quin desea comunicar, la lnea est lista para ser usada, segn las necesidades de los
usuarios de los nodos de comunicacin.
El circuito deber satisfacer las siguientes condiciones:
1. En el caso en que dos o ms nodos soliciten la lnea a la vez, el circuito deber
estar diseado, para asignar el uso de la misma, a un solo nodo de todos los que la
hayan solicitado, siguiendo para ello una prioridad. De esta manera, dos nodos no
podrn tener el uso de la lnea a la vez.
Dicha conexin deber estar diseada para darle mayor prioridad al nodo del
jefe, a continuacin al nodo del encargado, en el caso en el que el jefe no haya
solicitado la lnea, y por ltimo, al nodo del empleado, siempre que ninguno de los
dos anteriores hayan solicitado el uso de la lnea.
2. Una vez concedida la lnea a uno de los 3 nodos, ste no podr conectarse con
dos a la vez. Si se seleccionase con los conmutadores, ms de un nodo o mesa para
conectarse, el sistema quedar inutilizable, debiendo producir un error, que se
deber indicar iluminando el punto decimal del display.
3. La conexin de un nodo con l mismo, es decir, que se seleccione el mismo
nodo que tiene la lnea concedida, se interpretar como que se ha realizado una
conexin con el exterior.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

4. Si no hay nadie haciendo uso de la lnea, el circuito deber notificarlo,


iluminando el punto decimal del display que indica a quin se le concede la lnea.
5. El orden de izquierda a derecha, que llevarn en la placa donde se implemente el
circuito, los 3 conmutadores que hacen la peticin de la lnea, y los 3 conmutadores
que indican los nodos con los que queremos comunicar, ser el siguiente:
P2 = Jefe

P1 = Encargado

P0 = Empleado

6. Si mientras se est estableciendo una comunicacin entre dos nodos, es decir,


que la lnea est ocupada transmitiendo voz o datos, el jefe solicita la lnea, el uso de
la misma pasar instantneamente a ste, interrumpindose la transmisin que se
estaba realizando.
Se podra incluir una seal acstica o luminosa, que avise a los usuarios de la
lnea en esos momentos, o un contador descendente, de unos pocos segundos, que se
muestre en uno de los dos displays, para que de tiempo a que se guarden los datos
que se estn transmitiendo, o acabar una conversacin que se est realizando entre
los dos nodos. Pero el diseo no se realizar de esta manera, para no complicar
demasiado el circuito.
Para facilitar la comprensin del circuito de control que se pretende abordar, se
adjunta un Anexo donde se dan las explicaciones pertinentes, acompaadas de
representaciones esquemticas de las conexiones de alguno de los integrados a utilizar.

MATERIAL.

2 CI 74HC153 ( Cada CI, contiene 2 multiplexores de 4 entradas de datos, 1 salida y


dos selectores de control)

1 CI 74HC155 (Contiene 2 demultiplexores de 1 entrada de datos, 4 salidas y dos


selectores de control)

1 CI 74HC4511 (Circuito decodificador para display de 7 segmentos)

2 CI 74HC02 (Contiene 4 puertas NOR de dos entradas)

2 CI 74HC00 (Cada CI, contiene 4 puertas NAND de dos entradas)

2 Displays de 7 segmentos TDSR 5160 (Ctodo Comn)

3 Diodos LED (5M/M: 1Rojo, 1Verde, y 1mbar)

6 Conmutadores para Placa de Insercin.

16 resistencias de 220 .

8 resistencias de 1k .

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

DESARROLLO.
3.1. CIRCUITO DE PETICIN DE LNEA.
1.- Partiendo del esquema general del anexo, y teniendo en cuenta la prioridad de
los conmutadores de peticin de lnea (P2, P1 y P0) definida anteriormente en el
apartado 1 de los objetivos y condiciones, obtener y representar esquemticamente,
a nivel de bloque funcional y con smbolos de puertas, la implementacin de las
funciones lgicas del circuito de habilitacin ( Eo ) que controlar el multiplexor que
decide a quin se le concede el uso de la lnea.
2.- Siguiendo el mismo criterio de prioridad, obtener y representar
esquemticamente, a nivel de bloque funcional y con smbolos de puertas, la
implementacin de las funciones lgicas del circuito de control del multiplexor del
apartado anterior, es decir, las funciones lgicas que definen las entradas de control
o seleccin So y S1 del multiplexor.
3.- A partir de las entradas de seleccin So y S1 del multiplexor, obtener y
representar esquemticamente, a nivel de bloque funcional y con smbolos de
puertas, la implementacin de las funciones lgicas de cada uno de los segmentos
(a, b, c, d, e, f, g y el punto decimal DP), del circuito decodificador del display de 7
segmentos, que mostrar a quin se le ha concedido la lnea.
3.2. CIRCUITO DE SELECCIN DE MESA.
1.- Teniendo en cuenta el apartado 2 de los objetivos y condiciones, a partir de los
conmutadores de seleccin de mesa (M2, M1 y M0), obtener y representar
esquemticamente, a nivel de bloque funcional y con smbolos de puertas, la
implementacin de las funciones lgicas del circuito de habilitacin ( E1 ) que
controlar el demultiplexor que decide con qu mesa se quiere comunicar.
2.- A partir de los conmutadores de seleccin de mesa (M2, M1 y M0), obtener y
representar esquemticamente, a nivel de bloque funcional y con smbolos de
puertas, la implementacin de las funciones lgicas del circuito de control del
demultiplexor del apartado anterior, es decir, las funciones lgicas que definen las
entradas de control o seleccin S2 y S3 del demultiplexor.
3.- Utilizando el circuito integrado 74HC4511, obtener y representar
esquemticamente, a nivel de bloque funcional y con smbolos de puertas lgicas si
fuese necesario, la implementacin de los pines del circuito decodificador
74HC4511 para el display de 7 segmentos que mostrar con qu mesa se quiere
comunicar.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

3.3. DIAGRAMA GENERAL DE INTERCONEXIN.


1.- Haga una representacin general donde se refleje la interconexin de los 7 CIs
(tomando como referencia el esquema que aparece mas abajo), indicando
claramente los nombres de las seales conectadas a cada pin, sin incluir el cableado
entre los CIs, y el orden en que los integrados se van a colocar en la placa de
montaje. Para ello deber consultar los diagramas de conexin y tablas de verdad de
los respectivos CIs en sus correspondientes hojas de especificaciones tcnicas, y
que se adjuntan con esta prctica.

14

14

74HC00
(4 NAND)
1

16

12
74HC153
(2-MUX)

74HC02
(4 NOR)
6

R
16

12
74HC4511
(DECODER)
2

16

12
74HC155
(2-DEMUX)
2

2.- Realizar el montaje del circuito completo sobre las placas de insercin,
siguiendo el esquema de las interconexiones obtenidas en el punto anterior y del
que se da en la figura 2 del Anexo, correspondiente al decodificador 74HC4511. En
la realizacin de este montaje, deben tenerse en cuenta las siguientes
consideraciones:
Realizar el diseo con el menor nmero de puertas posibles, segn el
material necesario que se dispone para realizar la prctica.
La alimentacin de todos los integrados, ser de 5V.
Eo se corresponder con la patilla STROBE, del multiplexor que
queramos habilitar, de los dos que hay en el circuito integrado.
Para un mejor funcionamiento, se recomienda deshabilitar el multiplexor que
no utilicemos, de la manera que se indica en la tabla de verdad que nos
proporciona el fabricante.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

Si no hay nadie haciendo uso de la lnea, el circuito deber notificarlo,


iluminando el punto decimal del display que indica a quin se le concede la
lnea, es decir, que se iluminar cuando el multiplexor est inhabilitado, por
lo que conectaremos Eo a este pin (pin 5 del display).
S1 se corresponder con la patilla SELECT B del multiplexor a utilizar, y So
con la patilla SELECT A.
En el caso en que no hubiese puertas suficientes para implementar E1 , segn
el material repartido en la prctica, hay que hacer notar, que una funcin lgica,
tambin se puede implementar con un multiplexor, utilizando en este caso,
los conmutadores de seleccin de mesa, como entradas de control.
Como si se selecciona con los conmutadores, ms de un nodo o mesa para
conectarse, el sistema quedar inutilizable, debiendo producir un error que se
deber indicar iluminando el punto decimal del display de seleccin de mesa,
conectaremos E1 a este pin (pin 5 del display).
S3 se corresponder con la patilla SELECT B del demultiplexor a utilizar, y
S2 con la patilla SELECT A.
Para un mejor funcionamiento, se recomienda deshabilitar el demultiplexor que
no utilicemos, de la manera que se indica en la tabla de verdad que nos
proporciona el fabricante.
Se colocar en el pin que corresponde a la salida 0 del demultiplexor a utilizar,
una resistencia de 1k, seguida de un diodo led verde conectado a tierra, para
indicar que se est estableciendo la comunicacin con el nodo o la mesa del
empleado; en el pin que corresponde a la salida 1, una resistencia de 1k, seguida
de un diodo led mbar conectado a tierra, para indicar que se est estableciendo
la comunicacin con el nodo o la mesa del encargado; y por ltimo, en el pin que
corresponde a la salida 2, una resistencia de 1k, seguida de un diodo led rojo
conectado a tierra, para indicar que se est estableciendo la comunicacin con el
nodo o la mesa del jefe. En el pin que corresponde a la salida 3, colocaremos
una resistencia de 1k, conectada a tierra, sin ningn diodo.
Para comprobar si la comunicacin se est realizando realmente,
introduciremos por el pin de estrada del multiplexor, al cual se le ha
concedido la lnea, una seal cuadrada de 1Hz, que sacaremos de la salida
TTL del generador de funciones. De esta manera, tendr que parpadear el
diodo de la mesa con la cual se ha establecido la comunicacin. A todas las
entradas del multiplexor, colocaremos una resistencia de 1k, que ir
conectada a tierra, para evitar el posible ruido que se puede introducir y
puedan afectar al circuito, si dejamos los pines al aire.
Para proteger los segmentos de los displays, colocaremos a la entrada de
cada segmento, una resistencia de 220 , excepto en los pines 3 y 8, que irn
las dos unidas a tierra. Es muy importante, que no se toquen las resistencias
entre s, podran fundirse los segmentos del display.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

ANEXO: DISEO Y MONTAJE DEL CIRCUITO DE UNA


PEQUEA CENTRALITA DE COMUNICACIN ENTRE 3
NODOS.
4.1. DIAGRAMA DE BLOQUES GENERAL.
En esta prctica nos enfrentamos al diseo de un circuito, cuyo esquema general
aparece en la figura 1, que consta de dos partes diferenciadas, un Circuito de Peticin de
Lnea, y uno de Seleccin de Mesa. El primero, es el encargado de solicitar la lnea de
comunicacin, a travs de 3 conmutadores. La concesin de la lnea a un usuario u otro,
la realizar un multiplexor, siguiendo un criterio de prioridad establecido anteriormente,
y mostrando en un display de 7 segmentos, a quin se le ha concedido. El segundo
circuito es el encargado de seleccionar la mesa con la cual se quiere establecer la
comunicacin, mediante otros 3 conmutadores. La seleccin de la mesa con la que se
quiere comunicar, la realizar un demultiplexor, siguiendo una serie de condiciones
establecidas con anterioridad y mostrando en otro display de 7 segmentos, con qu mesa
se quiere comunicar. A la salida del demultiplexor, se colocarn unos diodos leds, que
nos indicarn si se est estableciendo la comunicacin.

CIRCUITO DE PETICIN DE LNEA


DATOS DE
ENTRADA
CIRCUITO
DE
HABILITACIN

CONMUTADORES
DE
PETICIN

MULTIPLEXOR
DE
PETICIN

CIRCUITO
DE
CONTROL

CIRCUITO DE SELECCIN DE MESA

CIRCUITO
DE
HABILITACIN

CONMUTADORES
DE
SELECCIN

CIRCUITO
LGICO
DECODIFICADOR

DEMULTIPLEXOR
DE
SELECCIN

LEDS
DE
SALIDA

CIRCUITO
DE
CONTROL

CIRCUITO
DECODIFICADOR
74HC4511

Figura 1. Esquema general del circuito de control

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

4.2. CIRCUITO DECODIFICADOR BCD-7 SEGMENTOS (74HC4511).


Actualmente, para hacer un decodificador BCD-7 segmentos, se utilizan unos
integrados, que estn fabricados e implementados especficamente para ello. En el caso
en que solo tengamos que mostrar en el display pocos nmeros, podemos permitirnos de
implementarlos con puertas lgicas, como en esta prctica, pero si tenemos que mostrar
todos los nmeros posibles que puede visualizar un display de 7 segmentos,
implementarlo con puertas lgicas, puede resultar bastante tedioso. En esta prctica no
hara falta utilizar un integrado, porque slo queremos visualizar 3 nmeros, pero para
el display de la segunda parte de la prctica, utilizaremos el integrado 74HC4511, para
ver cmo se utilizan este tipo de integrados en una decodificacin de este tipo.
Para poder conectar adecuadamente los pines del integrado, nos resulta de gran
ayuda, la tabla de verdad que nos proporciona el fabricante del integrado.
La primera informacin til que podemos obtener de ella, es que los pines 3 y 4
( LT y BI , respectivamente), son activos a nivel alto, y el pin 5 ( LE ) es activo a nivel
bajo.
Veamos qu significado y qu utilidad tienen estos pines:

El pin BI , es el Ripple Blanking Input, que se podra traducir como entrada


de borrado de datos, lo que sera igual a hacer algo parecido a un reset.
Si BI est a nivel bajo, segn la tabla de verdad del fabricante, el display
aparecera en blanco, es decir, que se apagaran todos los segmentos, y no
nos mostrara ningn nmero, que es justo lo que queremos cuando el
demultiplexor est inhabilitado ( E1 =1).
Si BI est a nivel alto, el display lucir los segmentos que correspondan al
nmero que queremos decodificar en cada caso, que es lo que queremos que
haga, cuando el demultiplexor est habilitado ( E1 =0).
Nos fijamos pus, que BI , funciona justo al contrario que E1 , luego si
negamos E1 , podemos obtener BI . Por tanto, utilizaremos una puerta
lgica para negar E1 , y poder implementar as BI .

El pin LT , es el Lamp Test Input, que se podra traducir como entrada de


testeo de lmpara, lo que sera igual a comprobar si lucen todos los
segmentos del display, cuando se decodifican los nmeros que queremos
mostrar.
Si LT est a nivel bajo, segn la tabla de verdad del fabricante, se forzar al
integrado a que todas sus salidas estn a nivel alto. Esto se traduce en que
lucirn todos los segmentos del display, mostrando de esta manera, el
nmero 8 en cdigo decimal.
Si LT est a nivel alto, las salidas del integrado dependern del cdigo
BCD que tengamos a la entrada para decodificar, al igual que ocurra con
BI , cuando estaba a nivel alto.
Luego para que el integrado decodifique, conectaremos LT a Vcc.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

El pin LE , es el Lach Enable Input, que se podra traducir como entrada de


habilitacin de cerrojo, lo que sera igual a habilitar que se mantenga la
ltima entrada, cerrando o bloqueando otra entrada nueva.
Si LE est a nivel bajo, segn la tabla de verdad del fabricante, el estado de
los segmentos de salida, depende de los datos de entrada.
Si LE est a nivel alto, el ltimo dato presente en la entrada en el instante
anterior, es decir, cuando estaba a nivel bajo, se almacena y se mantiene
estable a la salida. Esto se podra utilizar para cuando queremos mantener
un estado, en una secuencia de eventos aleatorios, como por ejemplo, un
dado electrnico, que queremos que se mantenga el nmero que ha salido en
el dado, hasta que se pulse otra vez, es decir, hasta que se inhabilite otra vez
este pin.
Segn la utilizacin de este pin, en el caso que nos ocupa, para que el
integrado decodifique siempre que tenga una entrada, conectaremos LE a
tierra.

Como el integrado que vamos a utilizar, es un decodificador BCD-7


segmentos, a las entradas del mismo (D, C, B, A), tendremos que introducir
mediante los conmutadores, el cdigo BCD que queremos decodificar.
En esta prctica, solo queremos que se muestre el 0, cuando nicamente est
a 1 M0 y los dems a 0, que se muestre el 1 cuando M1 est a 1 y los dems
a 0, y que se muestre el 2 cuando nicamente est a 1 M2 y los dems a 0, es
de esta manera conseguimos que no se comunique con dos mesas a la vez.
Lo que se desea conseguir es transformar la combinacin que introducimos
mediante los conmutadores al cdigo BCD de la entrada del integrado,
asignando para ello un cdigo BCD, a cada combinacin que se d entre los
tres conmutadores.
Por ejemplo, si colocamos de izquierda a derecha, M2, M1, y M0, cuando
tengamos la combinacin de izquierda a derecha 001, queremos que se
ilumine en el display un 0, para indicar que conectamos con la mesa 0, por
lo tanto, a la combinacin 001, le haremos corresponder el cdigo BCD
0000, segn las 4 entradas del integrado D, C, B, A. Si hacemos una tabla
en la que a la izquierda tengamos los conmutadores, en el orden que se ha
dicho, y a la derecha las entradas D, C, B, A, puestas tambin en ese orden,
despus de escribir las combinaciones que correspondan a las tres mesas,
nos daremos cuenta, que D est siempre a 0, con lo que la conectaremos a
tierra, que con C, ocurre lo mismo, que la columna de B, corresponde con la
columna de M2, con lo que B la conectaremos a M2, y que A coincide con
M1, con lo que A la conectaremos a M1.
Las salidas del integrado, ya nos proporcionan la combinacin de los
segmentos que se tienen que encender, para que en el display aparezca el
nmero de la mesa que corresponde a cada combinacin de entrada.

Electrnica Digital I

Prcticas en el Laboratorio de Electrnica

Prctica 2. Diseo de una Pequea Centralita

A continuacin podemos ver un esquema de cmo quedara conectado el


decodificador al display de 7 segmentos.
VCC

M2

B
C

16

15
14

VCC

LT

E1

BI

LE

D
M1

74HC4511

13

12

11

10

220

220

220

220

220

220

220

GND

Figura 2. Esquema de conexin del decodificador 74HC4511.

Electrnica Digital I

10

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

11

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

12

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

13

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

14

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

15

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

16

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

17

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

18

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

19

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

20

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

21

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

22

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

23

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

24

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

25

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

26

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

27

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

28

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

29

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

30

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

31

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

32

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

33

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

34

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

35

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

36

Prcticas en el Laboratorio de Electrnica

Electrnica Digital I

Prctica 2. Diseo de una Pequea Centralita

37

Вам также может понравиться