Академический Документы
Профессиональный Документы
Культура Документы
LABORATORIO N 3
1) Disee un circuito divisor para nmeros en binario natural: A(2n bits) / B(n bits).
Para los diseos considere las posibilidades:
a) Diseo solo con circuitos combinacionales (sin reloj).
b) Diseo mediante circuitos secuenciales.
2) Disee un circuito que permite clasificar sus entradas segn su magnitud numrica, es decir un circuito de
ordenacin (sorter) de 4 entradas cada entrada tiene 3 bits (0 hasta 7).
Para el diseo anterior considere las posibilidades:
a) Circuito de ordenacin paralelo (sin reloj).
b) Circuito de ordenacin serie secuencial.
3) De los circuitos en las figuras (del texto del curso):
5.29, 5.30, 5.31, 5.32, 5.34, 5.35, 5.36, 5.37
Escoger 01 circuito como mnimo. Entender y describir en su informe previo el funcionamiento de los
circuitos y hacer el correspondiente LAYOUT de UNO como mnimo, simular y verificar su funcionamiento
en Microwind con las consideraciones necesarias que validen su Layout.
4) PREGUNTA OBLIGATORIA:
Respecto a la pregunta 9 la pregunta 10 del segundo laboratorio, se pide resolver UNA de ellas usando
VERILOG del programa DSCH o QUARTUS dependiendo del tipo de descripcin empleado.
PROCEDIMIENTO:
- Obtener la descripcin correspondiente en Verilog y simular en Dsch o Quartus.
- Desde el DSCH obtener el layout automtico en Microwind y verificar su funcionamiento.
5) PREGUNTA OBLIGATORIA:
Para los circuitos que se pide disear en las preguntas anteriores y que se ha realizado su LAYOUT, evale la
TESTABILIDAD del principal bloque constitutivo.
Considere el modelo STUCK-AT-0, STUCK-AT-1, o el modelo STUCK-OPEN, STUCK-ON.
INFORME PREVIO: (8 puntos). Mximo 20 hojas en formato Word.
Asumir inicialmente un nmero de entradas o bits por entrada adecuado, de tal forma que demuestre que el
mtodo de diseo es vlido para generalizar para ms entradas o bits por entrada.
Para validar los diseos digitales realizar la simulacin funcional en algn programa ECAD adecuado (dsch,
quartus, proteus, etc) especialmente para las preguntas a resolver en el informe final.
Buscar en Internet y en el Texto del curso los fundamentos y los entender los diseos que presenten.
INFORME FINAL: (10 puntos + 2 por presentacin). Mximo 10 hojas impreso.
Se implementar el prototipo demostrativo considerando un nmero de entradas o bits por entrada adecuado,
de forma que se corrobore el diseo general realizado en el informe previo.
Realizar el LAYOUT de las preguntas obligatorias (N 4).
De las preguntas (N 1, N 2, N 3), realizar el LAYOUT, como mnimo para DOS preguntas.
MICROELECTRNICA
PARTE DE APLICACIN DEL PROYECTO DE CURSO (*)
(*) Para presentar en el horario de Laboratorio