Вы находитесь на странице: 1из 5

ESCUELA POLITCNICA NACIONAL

LABORATORIO DE SISTEMAS DIGITALES

PREPARATORIO

Prctica N: 9

Tema: CONTADORES

Fecha de realizacin:

2012/ 11/ 08

Realizado por:
Alumno(s):

Csar Melndrez

Grupo:

GR-11

(Espacio Reservado)
Fecha entrega:

f.__________________________
Recibido por:
Sancin:___________________________________________________

Periodo:

Oct - Mar
Mar Ago

CONTADORES
OBJETIVO:

Familiarizar al estudiante con el diseo de circuitos contadores

7476
7476
7476

12

74LS157

A/B
E

9
3Y

4Y
1
15

U8

74LS157

2Y

4
74LS86

1A
1B
2A
2B
3A
3B
4A
4B

1Y

3
2

U5:A

2
3
5
6
11
10
14
13

12

1
15

A/B
E

4Y

3Y

2Y

1A
1B
2A
2B
3A
3B
4A
4B

4
2

7476

14
Q
K
12
14
Q
K
16
10
Q
K
12
14
Q
K
16

7476

15

Q
10

16

Q
CLK
1

U2:B

11
Q
CLK
6

U2:A

15
Q
CLK
1

U1:B

11
Q
CLK
6

U1:A

15
Q
CLK

R
1

U3:A

U4:A

74LS08

U4:C

74LS08

U4:B

74LS08

10

U6:A

74LS00

2
3
5
6
11
10
14
13

U7

1Y

?
?
?
?
?

TRABAJO PREPARATORIO:
1. 1 Utilizando flip-flops J-K, disee un contador asincrnico descendente modulo 20
que pueda ser visualizado en displays de nodo comn, y el circuito de borrado
manual que me permita empezar en 0 en cualquier momento.

U1:C
9
8
10
74LS32

U6
U1:D
11

7
1
2
6
4
5
3

U5:A

U3:A

12

13

2
74LS32

0
0
0
0
0

74LS86
74LS32

A
B
C
D
BI/RBO
RBI
LT

13
12
11
10
9
15
14

QA
QB
QC
QD
QE
QF
QG

74LS47

U4
5
3
14
12
6
2
15
11

U1:B

U2:A

U1:A

3
3

U8

A0
A1
A2
A3

S0
S1
S2
S3

4
1
13
10

2
3
5
6
11
10
14
13

B0
B1
B2
B3
C0

C4

1
15

74LS283

U7

1A
1B
2A
2B
3A
3B
4A
4B

1Y

2Y

3Y

12

4Y

7
1
2
6
4
5
3

A
B
C
D
BI/RBO
RBI
LT

QA
QB
QC
QD
QE
QF
QG

13
12
11
10
9
15
14

74LS47

A/B
E
74LS157

74LS32
74LS08
74LS32

U2:B
4
6
5
74LS08

2. Utilizando flip-flops J-K disee un contador asincrnico ascendente modulo 24 que


pueda ser visualizado en displays de nodo comn, y el circuito de borrado manual
que me permita empezar en 0 en cualquier momento.
1

74LS76

74LS76

10

16

CLK
K

74LS76

U9:A

11

12

U2:B

14

CLK

15

CLK
K

15

16

10

74LS76

U2:A

2
4

CLK

11

12

U1:B
Q

14

CLK

15

U1:A

2
1
16

14

74LS76

U3:A

U4:A

2
2

1
1
74LS00
74LS08

?
?
?

3. Disear un contador asincrnico ascendente modulo 68 utilizando el contador 7490 y


7492 que pueda ser visualizado en displays de nodo comn, y el circuito de borrado
manual que me permita empezar en 0 en cualquier momento.

4. Utilizando flip-flops JK disee un contador asincrnico descendente modulo 22 que


pueda ser visualizado en displays de nodo comn, y el circuito de borrado manual
que me permita empezar en 0 en cualquier momento.
U7:A

U7:B

6
5
74LS32
74LS32

14

12

7476

11

4
1

CLK
K

U3:A

U2:B

CLK

16

10

16

10

7476

15

U2:A
Q

7476

15

CLK
K

CLK

12

14

7476

11

U1:B
Q

15

CLK

16

U1:A

14

U4:C

7476

10
8
9
74LS08

0
U4:B

U4:A

6
3

2
74LS08
74LS08

U5:B

U4:D

4
6

12

11

13
74LS32

U5:C

74LS08
9

U6:A

10

U6:B

1
3

74LS32

6
5
74LS08
74LS08

U6:C

9
8

U5:D

10
12
74LS08

11
13

U6:D
12

74LS32
11

13
74LS08

5. Realice un circuito digital que permita dividir una seal cuadrada de 25 KHz para
obtener una seal de 5 KHz.

6. Disear un contador sincrnico ascendente y descendente modulo 08, utilizando flip


flop JK que pueda ser visualizado en displays de nodo comn, y el circuito de
borrado manual que me permita empezar en 0 en cualquier momento.

BIBLIOGRAFA
http://www.esi.uclm.es/www/isanchez/teco/pr6.doc
SISTEMAS DIGITALES, Novillo Carlos.
Libro Manual TEXAS INSTRUMENTS, Pocket Data Book.
Fast and LS TTL data, manual TTL de MOTOROLA

Вам также может понравиться