Вы находитесь на странице: 1из 5

Estudio de las Funciones Lgicas

PRCTICA No. 2
ESTUDIO DE LAS FUNCIONES LGICAS

OBJETIVOS:


Familiarizar al alumno con los manuales de circuitos integrados de las familias


lgicas TTL y CMOS.

Obtener las tablas de verdad de las compuertas AND, OR, NOT, NAND, NOR y
XOR.

Demostrar que una compuerta de tres entradas puede implementarse mediante


dos compuertas de dos entradas conectadas en cascadas.

INTRODUCCIN
Las compuertas lgicas son los elementos fundamentales utilizados en la
implementacin de redes combinatorias. Sus entradas y salidas son variables binarias
definidas por los valores lgicos de 0 y 1; es decir, son seales elctricas
caracterizadas por un nivel de tensin bajo L o alto H. Los mrgenes de tensin
especficos para definir H y L dependen de la tecnologa de semiconductores utilizada
en la fabricacin del dispositivo. H y L regularmente estn definidos cada uno por
margen de valores con una amplitud considerable de separacin. Por ejemplo, con la
lgica transistor-transistor (TTL), H se define por el intervalo de 2.0 a 5.0 V mientras que
L se define en el intervalo de 0 a 0.8 V.
El comportamiento de una compuerta lgica se describe mediante una tabla de
verdad que proporcione el valor de la salida para todas las combinaciones de los valores
de entrada; pudiendo ser de una, dos o ms entradas, cumpliendo siempre con el
comportamiento lgico definido por su operacin lgica. Los smbolos que representan a
las seis compuertas ms comunes se muestran en la figura 2.1. se indica tambin los
smbolos algebricos que definen estas operaciones.
A

A
B

A
a)

A
B

A*B

A
B

b)

A+B
d)

A
B

A+B
c)

A*B

A
B

e)

A+B
f)

Fig. 2.1: Compuertas lgicas ms comunes:


a) NOT, b) AND, c) OR, d) XOR, e) NAND, f) NOR.

Eduardo Romero A. ITSON

Laboratorio de Sistemas Digitales I

Estudio de las Funciones Lgicas

MATERIAL Y EQUIPO EMPLEADO


Cantidad

Descripcin

1
1
1
1
1
1
1
1
1
3
3
1

C.I. 4011
C.I 7400
C.I. 7402
C.I. 7404
C.I. 7408
C.I. 7411
C.I. 7427
C.I. 7432
C.I. 7486
Resistencias de 3.9 K
Resistencias de 470
Microinterruptor (1P-1T)

1
1
1
1

Tableta experimental
Fuente de alimentacin
Multmetro
Probador lgico

Pre-reporte:


Por medio de manuales TTL y CMOS, identifique cada circuito integrado


requeridos en este experimento y dibuje los diagramas esquemticos con sus
componentes internos.

Investigue el uso del probador lgico.

DESARROLLO EXPERIMENTAL
1. Implemente el circuito de la figura 2.2, con el C.I. 7404.
VCC = 5 V
3.9

SW

Fig. 2.2: Circuito experimental para la obtencin


de la tabla de verdad de una compuerta NOT TTL.

Eduardo Romero A. ITSON

Laboratorio de Sistemas Digitales I

Estudio de las Funciones Lgicas

10

2. Por medio del interruptor SW, obtenga la tabla de verdad de esta compuerta (tabla 2.1)
con el uso del probador lgico y utilizando el multmetro, mida los voltajes a la salida.
Nivel lgico A

Nivel lgico S

Voltaje en S (V)

Tabla 2.1: Tabla de verdad de una compuerta NOT TTL

3. Implemente el circuito del la figura 2.3, con el C.I. 7432.


VCC = 5 V
3.9

3.9

B
V
SW2

SW1

Fig. 2.3: Circuito experimental para la obtencin de la


tabla de verdad de una compuerta OR TTL.

4. Por medio de los interruptores SW1 y SW2, cumpla con las condiciones de entrada
para obtener la tabla de verdad (tabla 2.2) con el uso del probador lgico y utilizando el
multmetro, mida los voltajes a la salida.
A

S (V)

Tabla 2.2: Tabla de verdad de la compuerta OR TTL.

Eduardo Romero A. ITSON

Laboratorio de Sistemas Digitales I

Estudio de las Funciones Lgicas

11

5. Utilizando los C.I. 7408 y 7411, implemente el circuito de la figura 2.4 (verifique que
Vcc = 5 V). Con la ayuda de los interruptores SW1, SW2 y SW3, genere de manera
manual todas las posibles combinaciones de entrada (A, B y C). Observe el nivel lgico en
las salidas S1 y S2 (1 = led encendico, 0 = led apagado), para cada combinacin.
Concluya.
VCC = 5 V
3.9

3.9

3.9

A
S1

B
C

470
SW3

SW2

S2
SW1

470

Fig. 2.4: Circuito para comparar la compuerta AND de tres entradas,


con compuertas AND de dos estradas en cascada.

6. Utilizando los C.I. 7402 y 7427, implemente el circuito de la figura 2.5.


VCC = 5 V
3.9

3.9

3.9

A
S1

B
C

470
SW3

SW2

S2
SW1

470

Fig. 2.5: Circuito para comparar la compuerta NOR de tres entradas,


con compuertas NOR de dos entradas en cascada.

Eduardo Romero A. ITSON

Laboratorio de Sistemas Digitales I

Estudio de las Funciones Lgicas

12

7. Repita el paso 6 y concluya.


8. Modifique el circuito anterior como se indica en la figura 2.7 y repita nuevamente el
paso 6.

VCC = 5 V
3.9

3.9

3.9

A
S1

B
C
SW3

SW2

470

S2
SW1

470

Fig. 2.7: Circuito para comparar la compuerta NOR de tres entradas,


y su equivalente con compuertas de dos entradas.

ACTIVIDADES COMPLEMENTARIAS
1. Obtener experimentalmente, las tablas de verdad de las compuertas internas de los
C:I 7400 y 7486.
2. Qu valor lgico tomar una compuerta de la familia TTL, si deja desconectada una o
varias de sus terminales de entrada?. Verifique su respuesta experimentalmente,
probando su tabla de verdad, con un mnimo de 3 compuertas y por lo menos tres veces.
3. Qu valor lgico tomar una compuerta de la familia CMOS, si se deja desconectada
una o varias de sus terminales de entrada?. Verifique su respuesta experimentalmente,
probando su tabla de verdad, con un mnimo de 3 compuertas y por lo menos tres veces.

Eduardo Romero A. ITSON

Laboratorio de Sistemas Digitales I

Вам также может понравиться