Академический Документы
Профессиональный Документы
Культура Документы
ELECTRNICA
INDUSTRIAL
ENVO 10
Prohibida la reproduccin total o parcial de esta leccin sin autorizacin de sus editores, derechos
reservados
Pgina 1
TECNICAS DIGITALES
1 BYTE = 8 BIT
1 KILO BYTE (Kb) = 1024 BYTE (128 x 8 = 1024)
1 MEGA BYTE (Mb) = 1048576 BYTE (1024 X 1024)
1 GYGA BYTE (Gb) = 1048576 x 1024 BYTE
De este breve anlisis se deduce que los sistemas digitales tienen un rol de primera
importancia en la electrnica moderna, y por motivo resulta impredecible comprender el
sistema binario y conocer su aritmtica de los disp ositivos de tipo lgico, como adems el
conocimiento de otros sistemas numricos de base diferente que nos permitan comprender
el lenguajes de los sistemas digitales de mquinas microprocesadoras, y
microcomputadores.
Pgina 2
Pgina 3
Ejemplo
16 8 4 2 1
2 2 2 2 2
16
4
2
2210
1 0 1 10
101102 =2210
101012 =
11112 =
111002 =
10012 =
Binarios con signos: Normalmente en el lenguaje de microprocesadores se oper a con datos
de 8 bits, lo que permite representar nmeros sin signos o resta hasta 255. Pero cabe la
necesidad de representar nmeros negativos o positivos convencionalmente en un sistema
numrico de 8 bits, el octavo bits se usa para la representacin de l signo siendo esta
positivo cuando el bits 7 es 0, y negativo cuando el bits 7 es 1.
Pgina 4
Ejemplo
7
6 5 4 3 2 1 0
0 0 0 0 0 0 0 1 Representa +1
10
1 0 0 0 0 0 0 1
Representa 1
10
0 1 1 1 1 1 1 1
Representa +127
1 1 1 1 1 1 1 1
Representa 127
10
10
Bits Signo
Como se observa usando representaciones con signos, el nmero mayor que se
pueda representar es 127 , por lo que representa cantidades mayores ser necesario
aumentar la cantidad de bits a utilizar en la representacin. Por ejemplo, usando 16 bits se
puede representar nmeros con signos hasta 32768 10.
Pgina 5
DECIMAL
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
BINARIOS
NATURAL
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
10000
10001
10010
10011
10100
10101
10110
10111
11000
11001
11010
11011
11100
11101
11110
11111
OCTAL
HEXADECIMAL
0
1
2
3
4
5
6
7
10
11
12
13
14
15
16
17
20
21
22
23
24
25
26
27
30
31
32
33
34
35
36
37
0
1
2
3
4
5
6
7
8
9
A
B
C
D
E
F
10
11
12
13
14
15
16
17
18
19
1A
1B
1C
1D
1E
1F
Pgina 6
NUMEROS HEXADECIMALES
El sistema hexadecimal de nmeros es el sistema de nmeros de base 16, que utiliza
los smbolos 0-9, A, B, C, D, E, F.
La ventaja del sistema hexadecimal es su facilidad de conversin directa a un
nmero binario, de cuatro bit en la tabla numrica se puede observar que cada nmero
binario de cuatro bit, o sea, se puede observar que cada nmero binario de 4 bit, o sea, del
0000 al 1111, puede representarse por un solo digito hexadecimal.
Al fijarse en la columna decimal de la tabla numrica se puede ver que el
equivalente de 16 en el sistema hexadecimal es 10 lo que demuestra que el sistema
hexadecimal tambin emplea el concepto de valor posicin. El 1 en 10 16
+ significa 16 unidades, mientras que el 0 representa cero unidades.
CONVERSIN DE HEXADECIMAL A DECIMAL
Para tal efecto, se confecciona un sistema pesado, en el que cada digito o bits tiene
asignado un peso en base 16 da orden creciente a partir del bits menos significativo el que
se multiplica por cada smbolo del sistema hexadecimal, luego los valores parciales que se
obtengan se suman para, obtener la conversin a decimal.
Ejemplo
Ejercicios: Convertir a decimal los siguientes nmeros hexadecimales.
43C16 =
FF16
24816 =
bms
bms
104
08
36
4
: 16 = 2
2
2
: 16 = 0
Pgina 7
Ejercicios:
1084 =
10
255
=
10
F 16
C 16
1111
1111 2
0100
0011
1100 2
0010
B 16
0100
1000 2
1010
1001 2
11
0110
1110 2
916
E16
110010101001 2 = CA916
110111011102 = 36E 16
Pgina 8
ARITMTICA BINARIA
El sistema binario de numeracin admite las mismas operaciones aritmticas que el
sistema decimal, es decir que podrn realizarse la suma, resta, multiplicacin y divisin de
nmeros binarios.
Para nuestro propsito tienen sumo inters las operaciones aritmticas.
Para efectuar la suma binaria basta tener presente las sigui entes reglas:
0+0
0+1
1+0
1+1
1+1+1
=0
=1
=1
= 0 con reserva de 1
= 1 con reserva de 1
Ejemplo:
1 1 (reserva)
1 1 0 1
1 1 1 0
1310
14 10
1 1 0 1 1
27 10
1 1 1 1 (reserva)
1111
15 10
111
7 10
+
10110 2
2210
+
2
1 0 0 1 1----- 19
+ 1 1 0 0 1-----+ 25
1 0 1 1 1-----23
+1 1 0 1 1-----27
Cuando la cantidad de sumandos es mayor que dos, se procede a seccionar la suma
en sumas parciales de dos sumandos y luego hacer lo mismo con los resultados parciale s,
hasta llegar al resultado final.
1
1
1
+1
1
0
0
1
0
1
1
1
1
1
1
1
1
0
1
0
(1)
(2)
(3)
(4)
Pgina 9
b) Compuerta u operador OR :
Pgina 10
Cada compuerta est diseada para una funcin determinada y esa funcin se puede
comparar mediante una tabla que indica todas las posibilidades combinaciones de entrada y
su salida. Esta tabla recibe el nombre de Tabla de verdad.
La cantidad de combinaciones que es capaz de manejar una determinad a compuerta
lgica depender del nmero de entradas ; por ejemplo, si la compuerta en cuestin consta
de dos entradas, la base del sistema que es 2 se eleva a un exponente igual a su nmero de
entradas:
Pgina 11
Lgica Positiva
Lgica Negativa
DEFINICIONES FUNDAMENTALES
VARIABLE BINARIA: Es aquella que puede tomar solo dos valores distintos. Estos
valores pueden designarse de diferentes f ormas:
a) 1 0
b) alto bajo
c) si no
d) cierto falso
Pgina 12
define por una tabla de verdad de varias columnas (una por cada variable y una para la
funcin) y varias lneas (una para cada combinacin de valores).
E1
0
0
1
1
E2
0
1
0
1
F
0
0
0
1
COMPUERTA Y (AND)
La caracterstica principal de esta compuerta es que para tener una salida 1, todas sus
variables de entrada deben valer 1.
Esta compuerta puede tener dos ms entradas, pero una salida.
Tabla de Verdad
ENTRADAS
A
0
0
1
1
B
0
1
0
1
SALIDA
Y = A.B
0
0
0
1
Pgina 13
F=A.B
F = AB
Esto se lee, A y B igual F . El punto entre las dos letras no indica multiplicacin.
Las leyes formales del lgebra booleana para la compuerta AND son:
Pgina 14
Ejercicios:
Indique cuales sern los pulsos de salida en las siguientes compuertas AND:
Pgina 15
COMPUERTA O (OR)
Esta compuerta se caracteriza por tener salida 1 cuando una todas sus entradas valen
1.
Pgina 16
A
0
1
0
1
SALIDA
B+A
0
1
1
1
Pgina 17
COMPUERTA NO (NOT)
A esta compuerta tambin se le conoce con el nombre de INVERSOR NEGADOR y
se caracteriza por tener siempre en su salida un estado lgico opuesto al de su entrada.
Tabla de la verdad
ENTRADA
A
0
1
SALIDA
Y
1
0
Pgina 18
7408
7432
Pgina 19
7404
Pgina 20
Notese que cuando todas las entradas que dan desconectadas (flotantes), el led de
salida indica la existencia de un uno lgico en la salida, esto se debe a que cuando una
entrada se encuentra flotante, esta queda conectada internamente a travs de una resistencia
a Vcc, tal como lo muestra la fig ura siguiente:
7408
En la figura siguiente se muestra la disposicin circuital para obtener la tabla de verdad del
operador OR, para lo cual se utiliza ahora el chip 7432 el que contiene cuatro operadores
OR de dos entradas cada uno.
Pgina 21
Al igual que en el caso anterior, un led encendido indica un estado lgico uno, mientras
que un led apagado indica un estado lgico cero.
Finalmente, en la prxima fi gura se muestra el circuito de prueba para obtener la
tabla de verdad de un operador NOT, para lo cual se utiliza el chip 7404, el que contiene
seis operadores NOT o inversores. En este caso al igual que en los anteriores, el resto de
los operadores contenidos en el chip realizan exactamente la misma funcin.
COMPUERTA NAND
Como se muestra en la figura siguiente, este circuito se obtiene conectando un inversor a
la salida de un circuito AND, en consecuencia, tal como se puede apreciar en la misma
figura, la salida de este circuito corresponde al de la compuerta AND negada, ya que
Pgina 22
entrega un cero a su salida solamente cuando todas sus entr adas se encuentran en estado
lgico uno, siendo la salida uno si una ms entradas se encuentran en estado cero.
El circuito integrado que se muestra a continuacin (IC 7400) contiene cuatro compuertas
NAND, las cuales quedarn en condiciones de operar al aplicar polarizacin entre los
terminales 7 y 14 del chip.
7400
Pgina 23
Para obtener la tabla de verdad del circuito en cuestin ser necesario conectar una
de las compuertas contenidas en el chip tal como lo muestra la figura siguien te. Luego
mediante los terminales que han quedado libres (a y b), se realizarn las distintas
combinaciones de entrada a objeto de obtener la correspondiente tabla de verdad.
COMPUERTA NOR
Este circuito se obtiene conectando a la salida de una compuerta OR un circuito inversor, lo
cual se muestra en la figura siguiente:
Pgina 24
Pgina 25
NOTA:
Cuando se puentean las entradas de una compuerta NAND o NOR, estas pasan a
comportarse como una compuerta NOT o inversora.
Ejercicios: Indique cual seria el tren de pulsos de salida en la compuerta NOR si la entrada
b se encuentra en 1 lgico:
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Pulso h =
Pgina 26
Tabla de verdad
ENTRADAS
B
0
0
1
1
A
0
1
0
1
SALIDA
Y
0
1
1
0
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Pulso h =
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Pgina 27
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Pgina 28
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Solucin:
Pulso a =
Pulso b =
Pulso c =
Pulso d =
Pulso e =
Pulso f =
Pulso g =
Pgina 29
o bien
Y = ABCD
o bien
Y = A =
Pgina 30
Pgina 31
Ntese que en esta expresin literal existen operaciones lgicas entre parntesis que a su
vez, se encuentran entre parntesis ms externos; en esto s casos se comenzar primero por
resolver aquellos ms externos para continuar hacia fuera con los siguientes. En el
diagrama mostrado en la figura se muestra en los distintos puntos del circuito la expresin
literal parcial que le corresponde, por lo tan to al avanzar hacia la salida del circuito se
obtiene la expresin literal original.
Ejercicios: Transformar en circuito las siguientes expresiones literales:
Y = a + b + ca
Y = (ab + c) ac + b
Y = abc + bd + bc
Y = a (cd + ab) (((a + b) c + d) a + ad)
Y = bc + bd + ab + ac
As como se puede transformar una expresin literal a un circuito de lgica
combinacional, tambin es posible transformar un circuito a una expresin literal. Para
obtener la expresin literal de un circuito de lgica combinacional, se coloca en la salida de
cada compuerta la operacin lgica que le corresponde con las variables que posee como
entradas, as, al avanzar hacia la salida del circuito se va construyendo la expresin literal
de la funcin que le corresponde.
Pgina 32
Pgina 33
Pgina 34
ENTRADAS
B
A
0
0
0
1
1
0
1
1
SALIDA
Y
Pgina 35
ENTRADAS
B
A
0
0
0
1
1
0
1
1
SALIDA
Y
ENTRADAS
B
A
0
0
0
1
1
0
1
1
SALIDA
Y
ENTRADAS
B
A
0
0
0
1
1
0
1
1
SALIDA
Y
Seale cual sera la compuerta resultante si en los cuatro ejemplo s sealados se eliminara el
inversor de salida.
Pgina 36
1) Compuerta ______________________
2) Compuerta ______________________
3) Compuerta ______________________
4) Compuerta ______________________
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin Booleana
Y=A.B+B.C
o bien
Y = AB + BC
Los circuitos lgicos AND OR pueden presentar diversas variantes cuando funcionan en
combinacin con compuertas inversoras.
A continuacin se presentan diversas
combinaciones a las cuales se deber desarrollar su respectiva tabla de verdad, basndose
en los ejemplos antes enunciados, agregando adems la correspondiente expresin
booleana:
Pgina 37
2)
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin booleana:
Y =
3)
Pgina 38
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin booleana:
Y =
4)
A
0
1
0
1
0
1
0
1
SALIDA
S
Pgina 39
Expresin booleana:
Y =
5)
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin booleana:
Y =
6)
Pgina 40
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin booleana:
Y =
7)
A
0
1
0
1
0
1
0
1
SALIDA
S
Pgina 41
Expresin booleana:
Y =
C
0
0
0
0
1
1
1
1
ENTRADAS
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
SALIDA
S
Expresin booleana:
Y =
Pgina 42
2.-
3.-
4.-
5.-
Pgina 43
6.-
7.-
8.-
9.-
Pgina 44
10.-
6) Y =_________________
7) Y =_________________
8) Y =_________________
9) Y =_________________
10) Y =________________
Pgina 45
CODIGOS BINARIOS
Los sistemas digitales slo procesan nmeros binarios (ceros y unos) , de los
cuales han surgido varios cdigos para realizar funciones especficos en equipos digitales.
Estos cdigos usan ceros y unos, pero sus significados pueden variar segn el cdigo.
Para pasar de cdigo a cdigo en los sistemas digitales se emplean los traductores
electrnicos, tambin denominados codificadores y decodificadores.
Pgina 46
8
0
0
0
0
0
0
0
0
1
1
4
0
0
0
0
1
1
1
1
0
0
2
0
0
1
1
0
0
1
1
0
0
1
0
1
0
1
0
1
0
1
0
1
0001
0101
0000
CONVERSIN BCD A DECIMAL
BCD
Decimal
1001 0110
9
6
CONVERSIN DECIMAL FRACCIONARIO A BCD
Decimal
BCD
0011
0010
1000
0100
Pgina 47
0111
0001
,
,
0000
1000
Para realizar esta ltima conversin, primero se debe dividir el nmero BCD en
grupos de cuatro, cada uno a partir del punto Binario, luego cada grupo de 4 se traduce al
nmero decimal correspondiente y el punto Binario se transforma en el punto decimal.
Ejercicios: Convierta los siguientes nmeros BCD 8421 a sus equivalentes decimales:
a) 1010 =
c) 10000110 =
b) 00010111 =
d) 010101000011 =
CODIGOS ALFANUMERICOS
CARCTER
Espacio
!
#
$
%
&
(
)
*
+
,
.
/
0
1
2
3
4
5
6
7
8
9
ASC
010
010
010
010
010
010
010
010
010
010
010
010
010
010
010
010
011
011
011
011
011
011
011
011
011
011
II
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
EBCDIC
0100 0000
0101 1010
0111 1111
0111 1011
0101 1011
0110 1100
0101 0000
0111 1101
0100 1101
0101 1101
0101 1100
0100 1110
0110 1011
0110 0000
0100 1011
0110 0001
1111 0000
1111 0001
1111 0010
1111 0011
1111 0100
1111 0101
1111 0110
1111 0111
1111 1000
1111 1001
CARACTER
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
ASC II
100 0001
100 0010
100 0011
100 0100
100 0101
100 0110
100 0111
100 1000
100 1001
100 1101
100 1011
100 1100
100 1101
100 1110
100 1111
101 0000
101 0001
101 0010
101 0011
101 0100
101 0101
101 0110
101 0111
101 1000
101 1001
101 1010
EBCDIC
1100 0001
1100 0010
1100 0011
1100 0100
1100 0101
1100 0110
1100 0111
1100 1000
1100 1001
1101 0001
1101 0010
1101 0011
1101 0100
1101 0101
1101 0110
1101 0111
1101 1000
1101 1001
1110 0010
1110 0011
1110 0100
1110 0101
1110 0110
1110 0111
1110 1000
1110 1001
Pgina 48
Los Bit pueden ser codificados para representar nmeros, letras del alfabeto y
signos de puntuacin, dando origen a los cdigos alfanumricos. Uno de estos cdigos (7
Bit) es el AMERICAN STANDARD CODE FOR INFORMATION INTERCHANGE
(ASCII, se pronuncia ASKI) este cdigo se utiliza ampliamente en las computadoras
pequeas, para traducir de los caracteres del teclado al lenguaje de la computadora. La
tabla de la Figura anterior muestra una lista completa de todas las combinaciones del
Cdigo ASCII.
Otro cdigo ampliamente utilizado es el EXTENDED BINARY CODED
DECIMAL INTERCHANGE CODE (EBCDIC, se pronuncia EBSIDIK). Una parte
del cdigo EBCIDIC se muestra en la Figura anterior. Se puede advertir que utiliza 8 Bitz
y por lo tanto puede tener ms variaciones y caracteres que el cdigo ASCII; por esta razn
el cdigo EBCDIC se utiliza en muchas de las computadoras ms grandes.
T=
R=
O=
N=
E=
S=
Pgina 49
CONVERSIN DE CODIGO S
Una de las aplicaciones que tienen las compuertas l gicas en los sistemas digitales
es la de convertidores de cdigos, de los cuales los ms utilizados son el BINARIO, BCD
(8421), OCTAL, HEXADECIMAL y por supuesto el DECIMAL.
La principal ventaja de los convertidores de cdigo es que permiten convertir el
lenguaje humano (decimal) a lenguaje de mquina y viceversa.
Pgina 50
FIG. A
FIG. B
TABLA DE LA VERDAD
SMBOLO LGICO CON INDICADORES DE SALIDA
1
A
X
X
X
X
X
X
X
X
B
2
A
X
X
X
X
X
X
X
B
A
3
A
X
X
X
X
X
X
B
A
A
4
A
X
X
X
X
X
B
A
A
A
5
A
X
X
X
X
B
A
A
A
A
6
A
X
X
X
B
A
A
A
A
A
7
A
X
X
B
A
A
A
A
A
A
8
A
X
B
A
A
A
A
A
A
A
9
A
B
A
A
A
A
A
A
A
A
D
A
B
B
A
A
A
A
A
A
A
C
A
A
A
B
B
B
B
A
A
A
B
A
A
A
B
B
A
A
B
B
A
A
A
B
A
B
A
B
A
B
A
B
Pgina 51
CODIFICADORES
Tal como se indic, la funcin del codificador en una calculadora es la de traducir una
entrada decimal a cdigo binario BCD (8421).
La figura A muestra un codificador de 10 entradas y 4 salidas, el cual puede tener
solo una entrada activa, la que a su vez produce una salida nica.
Los crculos de las entradas significan que estas podrn ser activadas por el 0 lgico
o bajo; en cambio, los crculos de las salidas significan que en estado inactivo, las salidas
permanecen en 1 lgico o alto y cuando son activadas pasan a 0 lgico. Los inversores de
la salida permiten invertir la salida a su forma normal.
Otra caractersticas de este codifica dor es que no posee entrada cero. La entrada
decimal cero significa que la salida D C B A ser 1111 y por la presencia de los inversores,
la salida final aplicada los indicadores BCD ser 0 0 0 0. Cuando esto sucede, se dice que
las entradas estn flotando. En este caso flotan en alto 1 lgico.
El codificador de la Fig. A es un dispositivo TTL de serie la 74147 cuya tabla de
verdad es la que se observa en la Fig. B.
La primera lnea de la tabla de verdad es para cuando no hay entradas. Cuando todas
las entradas flotan en alto, las salidas tambin flotan en alto, lo que como se indic
anteriormente se interpreta como 0 0 0 0 en los indicadores BCD.
La segunda lnea muestra la entrada decimal 9 activada por un 0 lgico, lo que
produce BAAB en las salidas DCBA; los cuatros inversores invierten BAAD, obtenindose
de ellos la combinacin lgica ABBA, que al ser aplicada a los indicadores BCD, stos
interpretarn como 1001 que es la forma de representar al nmero 9 decimal en BCD.
La segunda lnea de la tabla de verdad tambin muestra las entradas 1 al 8 marcadas
con una X que significa irrelevante. Una entrada irrelevante puede ser alto bien bajo.
Este codificador tiene un mecanismo de prioridad que activa el nmero mayor que tiene
entrada baja. Si por cualquier motivo en el momento de activar el 9 se activara
simultneamente cualquier nmero menor, por ejemplo el 5, la salida final sera 1001, ya
que el codificador solo activa la salida del nmero mayor. Si en cambio, se activa el
nmero 5, segn la tabla de verdad los nmeros superiores a ste quedan en estado lgico
alto (1 lgico) y no en estado irrelevante.
Esta caracterstica permite mantener para todos los nmeros, la prioridad que activa al
nmero mayor que tiene entrada bajo (0 lgico).
PROBLEMA: Haga una lista de las salidas en los indicadores BCD 8421 para
cada una de las ocho combinaciones de entrada que se muestran en la Fig. C.
Se debe recordar que el mecanismo de prioridad activa al nmero mayor que tenga
entrada baja o 0 lgico.
Pgina 52
SOLUCION:
PULSO a =
PULSO b =
PULSO c =
PULSO d =
PULSO e =
PULSO f =
PULSO g =
PULSO h =
Pgina 53
FIG. D
FIG. E
Lnea
Lnea 1
Lnea 2
Lnea 3
Lnea 4
Lnea 5
Lnea 6
Lnea 7
Lnea 8
Lnea 9
Lnea 10
Lnea 11
Lnea 12
Lnea 13
Lnea 14
Lnea 15
Lnea 16
0
1
2
3
4
5
6
7
8
9
NO
NO
NO
NO
NO
NO
Entradas BCD
D C B A
B B B B
B B B A
B B A B
B B A A
B A B B
B A B A
B A A B
B A A A
A B B B
A B B A
A B A B
A B A A
A A B B
A A B A
A A A B
A A A A
Salida Decimal
0 1 2 3 4 5
B A A A A A
A B A A A A
A A B A A A
A A A B A A
A A A A B A
A A A A A B
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
A A A A A A
6
A
A
A
A
A
A
B
A
A
A
A
A
A
A
A
A
7
A
A
A
A
A
A
A
B
A
A
A
A
A
A
A
A
8
A
A
A
A
A
A
A
A
B
A
A
A
A
A
A
A
9
A
A
A
A
A
A
A
A
A
B
A
A
A
A
A
A
A = ALTO
B = BAJO
Pgina 54
Pgina 55
SOLUCION:
PULSO a =
PULSO b =
PULSO c =
PULSO d =
PULSO e =
PULSO f =
PULSO g =
PULSO h =
PULSO i =
PULSO J =
DECODIFICADOR BCD A CODIGO DE SIETE SEGMENTOS
Un trabajo comn en un circuito digital, es traducir lenguaje de mquina a nmeros
decimales y una forma usual de hacerlo es mostrar los nmeros decimales en una pantalla
de siete segmentos, las cuales pueden construirse de varias maneras. Como por ejemplo se
pueden sealar los siguientes tipos:
a) Pantalla de filamento incandescente, qu e es similar a una lmpara comn.
b) Pantalla de emisin de gas, que opera con altos voltajes y da un brillo anaranjado.
c) Pantalla fluorescente, que opera con bajos voltajes y da un brillo verdoso.
d) Pantalla LED con diodos emisores de luz. Esta es una de las ms comunes y emite un
brillo rojizo caracterstico.
e) Pantalla de cristal lquido (LCD), que opera con bajos voltajes y produce los nmeros en
un color gris, plateado o negro.
IDENTIFICACIN DE SEGMENTOS
Pgina 56
La Figura seala una batera de 5 volt conectada a un LED simple. Cuando se cierra el
switch una corriente cercana a los 20 mA flu yen por el circuito iluminando al diodo LED.
El resistor de 150 ohms se coloca en el circuito para limitar la corriente circulante a
20 mA.
Debido a que los diodos LED admiten una sola polaridad, el catodo debe quedar
conectado hacia el negativo (GND) d e la batera y anodo hacia el positivo.
Normalmente la polarizacin directa que acepta un diodo LED flucta entre 1,7 V y
2,2 V segn el tipo.
La Figura siguiente muestra una pantalla LED de siete segmentos. Cada segmento (de a
hasta g) contiene un diodo LED, los cuales a su vez se encuentran con sus anodos unidos,
por lo que este dispositivo recibe el nombre de pantalla o display tipo LED de nodo
comn.
Las entradas de la izquierda corresponden a cada uno de los ctodos LED, las cuales
podrn ser conectadas a la salida de un decodificador BCD a decimal que active los
segmentos que permitan representar el nmero procesado.
Pgina 57
La Fig siguiente muestra la forma como se puede conseguir el encendido de los siete
segmentos que forman la pantalla. Se puede deducir que de la combinacin de encendido
de los switch de entrada, se podr lograr que la pantalla represente cualquiera de los
nmeros decimales comprendidos entre el 0 y el 9 inclusive.
PROBLEMA: Segn la figura anterior, s eale cuales switch de entrada debern cerrarse
para dar forma a los siguientes nmeros:
1=
2=
3=
4=
5=
6=
7=
8=
Pgina 58
Salidas
A
ON
OFF
ON
ON
OFF
ON
OFF
ON
ON
ON
OFF
OFF
OFF
ON
OFF
OFF
b
ON
ON
ON
ON
ON
OFF
OFF
ON
ON
ON
OFF
OFF
ON
OFF
OFF
OFF
c
ON
ON
OFF
ON
ON
ON
ON
ON
ON
ON
OFF
ON
OFF
OFF
OFF
OFF
d
ON
OFF
ON
ON
OFF
ON
ON
OFF
ON
OFF
ON
ON
OFF
ON
ON
OFF
e
ON
OFF
ON
OFF
OFF
OFF
ON
OFF
ON
OFF
ON
OFF
OFF
OFF
ON
OFF
f
ON
OFF
OFF
OFF
ON
ON
ON
OFF
ON
ON
OFF
OFF
ON
ON
ON
OFF
g
OFF
OFF
ON
ON
ON
ON
ON
OFF
ON
ON
ON
ON
ON
ON
ON
OFF
A = ALTO
ON = ENCENDIDO
PROBLEMA: Seale cuales son los N o indicaciones que representar la pantalla decimal
para las siguientes combinaciones binarias en la entrada del decodificador 7447 -BCD para
siete segmentos.
Pgina 59
SOLUCION:
PULSO a =
PULSO b =
PULSO c =
PULSO d =
PULSO e =
PULSO f =
PULSO g =
PULSO h =
PULSO i =
PULSO j =
PANTALLA DIGITAL DE CRISTAL LIQUIDO LCD
El visor de cristal lquido opera en muy diferente formas que el tipo LED. Un LED
genera luz de salida en tanto que un LCD controla la luz. El LCD necesita una entrada de
luz para ser visto mientras que el LED produce su propia luz. La principal ventaja del
anunciador de cristal lquido es que consume una cantidad extremadamente pequea de
potencia.
En la figura se muestra el diagrama de un LCD comn: La construccin es de un
LDC de efecto de campo. Cuando se energiza el segmento LCD aparece negro en
comparacin con el resto de la superficie brillante. El segmento e est energizado en la
ilustracin. En resto de los segmentos son casi invisibles.
La clave de operacin del LCD es el fluido nemtico, el cual es un cristal lquido.
Esta intercalado entre dos placas de vidrios. Se aplica voltaje a travs del fluido nemtico
de la parte superior metalizada del se gmento al plano metalizado posterior. Entonces el
fluido transmite la luz en forma diferente y el segmento energizado del visor se vuelve
visible.
Pgina 60
FAMILIAS BIPOLARES
1) TTL (TRANSISTOR LOGIC). En la ms amplia familia de circuitos integrado s digitales. Su encapsulamiento es de bajo
costo y es la de mayor difusin en el mercado.
PROPIEDADES:
- Funciones lgicas por medio de transistores multi emisor.
- Alta velocidad de operacin: Tiempo de propagacin tpico (10 ns / gate)
- Baja inmunidad al ruido.
- Consumo elevado (10 mW / gate)
TIPOS ESPECIALES
SERIE L: Para bajo consumo (1 mW / gate).
SERIE S: Para altas velocidades de operacin (80 MHz). Tecnologa Schottky.
SERIE LS: Para bajo consumo y altas velocidades (25 MHz 2 mW / gate)
TECNOLOGA SCHOTTKY
La Tecnologa Schottky se refiere a un tipo de diodos empleados en los CI TTL
denominados diodos de efecto Schottky de barrera (SBD), formados por una juntura metal
semiconductor. El comportamiento elctrico de un SBD es simila r al de un diodo
convencional, pero se distingue de este ltimo por operar con cargas mayoristas y por su
menor voltaje Vd en polarizacin directa, el cual es del orden de 0,3 volt.
El empleo de este tipo de diodos permite reducir considerablemente los ti empos de
propagacin de BIT en los CI TTL, lo que hace que estos ltimos puedan lograr altas
velocidades de operacin.
Pgina 61
2) ECL (EMITTER CUPLED LOGIC). Familia de integrados digitales para altsimas velocidades de operacin.
conocida como CML, Lgica- Modo-Corriente).
(tambin
PROPIEDADES:
- Las funciones lgicas son obtenidas a travs de transistores en paralelo con los emisores
acoplados.
- Tiempos de propagacin de 1 ns / gate, obtenidos con transistores operando en la regin
no saturada.
- Baja inmunidad al ruido
- Consumo elevado (30 mW / gate).
3) L SL (LOW SPEED LOGIC). Familia de integrados con alta inmunidad al ruido, para aplicaciones en control industrial o
en ctos sujetos a altos niveles de ruido.
PROPIEDADES:
- Trabaja con voltajes ms altos que la familia TTL (15 V), soporta niveles de ruido 4 volt.
- La inmunidad a ruidos estticos o dinmicos se debe a un diodo zener colocado
internamente.
- En aplicaciones ms crticas, la inmunidad al ruido dinmico puede ser reforzada por un
capacitor colocado externamente.
4) HTL (HIGH THRESHOLD LOGIC). Familia con tecnologa para aplicaciones en sistemas donde se requiere alta inmunidad al
ruido (como la familia LSL), pero sin la posibilidad de colocacin de un capacitor externo.
5) RTL (RESISTOR TRANSISTOR LOGIC)
Pgina 62
FAMILIAS DE MOS
Pgina 63
TIPOS DE LOGICA
Se considera lgica positiva cuando en un sistema digital el estado lgico 1
corresponde a un voltaje alto mayor que cierto valor VH mnimo y el estado lgico 0
corresponde a un voltaje bajo menor que VL mximo; en cambio, se considera lgica
negativa cuando el estado lgico 0 corresponde al nivel alto del voltaje y el estado lgico
L al nivel bajo del voltaje.
De los dos tipos de lgica utilizados, el ms comn es el de LOGICA POSITIVA.
Pgina 64
PRCTICA
ELECTRNICA
INDUSTRIAL
ENVO 10
Prohibida la reproduccin total o parcial de esta leccin sin autorizacin de sus editores, derechos
reservados
Pgina 65
ELECTRNICA DIGITAL
Consideraciones iniciales:
Para lograr un adecuado trabajo prctico en circuitos digitales, como por ejemplo el
armado de los mismos, caractersticas de los circuitos integrados utilizados, alimentacin
del circuito y comprobacin del funcionamiento de acuerdo a tablas de verdad, se hacen
necesarios los siguientes materiales:
1.-fuente de poder regulada de 0 a 37Vcc.
2.-protoboard.
3.-punta de prueba lgica.
4.-tester digital.
5.-manual de caracterscas.
1.-FUENTE DE PODER REGULADA DE 1,2 A 37VCC.
A travs de una fuente regulada, como la que se muestra a continuacin, se pueden obtener
los distintos voltajes que se requieren para la polarizacin de los circuitos integrados de las
distintas lgicas.
Pgina 66
Es importante destacar que a este diseo se le pueden agregar los accesorios que el
interesado estime convenientes (Voltmetro, amperme tro, diodos leds, etc.)
Identificacin de los terminales del CI LM317.
1 = Adj. (Potenc.)
2 = Out.
3 = In. (40Vcc mx.)
Precauciones en el uso.
Antes de encender la fuente, verificar que los terminales de salida de la misma no se
encuentran cortocircuitados, puesto de ser as, se quema la fuente.
2.-PROTOBOARD.Un protoboard de experimentacin consiste en una placa de material plstico que contiene
un gran nmero de orificios de insercin, sobre los que se encuentran, por la cara inferior,
unos puntos de contacto metlicos que trabajan por el sistema de presin sobre el terminal
que se aplique a ellos.
Pgina 67
La gran ventaja del protoboard radica en que su uso permite realizar el montaje de diversos
diseos electrnicos o experimentar los propio s, sin tener que recurrir al cautn y soldadura
para efectuar la conexin de componentes.
Caractersticas del protoboard K -H modelo GL-23
a) Posee un total de 1.580 puntos de contacto.
b) Dispone de tres columnas delgadas de 100 puntos cada una. Cada co lumna tiene
interconexin en grupos de 25 puntos verticales.
c) Tiene 4 columnas anchas de 320 puntos cada una. Cada columna posee interconexin
horizontal en grupos de 5 puntos.
Pgina 68
a) Cuando la punta est en el aire o conectada en un punto muerto del circuito bajo
prueba, D1 estar apagado y D2 tambin estar apagado
Este circuito puede ser montado dentro de un lpiz en desuso, otorgndole as mayor
movilidad.
Con lo anteriormente expuesto podemos resumir la operacin del circuito de la siguiente
forma:
-Leds anaranjado
Pgina 69
LISTA DE MATERIALES .
R1
R2
R3
R4
T1
D1/D2
Pgina 70
4.-TESTER DIGITAL.
Permite verificar que el voltaje de alimentacin que polariza a los CI es acorde a su fam ilia
lgica. Se caracteriza en la gran precisin que se obtiene de la medicin.
5.-MANUAL DE CARACTERSTICAS.
Permite averiguar las principales caractersticas del circuito integrado y su reemplazo en el
caso de avera.
Pgina 71
1.-Verificar tabla de la verdad del CI 7404, que acta como sxtuple compuerta
inversora (Hex inverter).
Pgina 72
Pgina 73
Pgina 74
Pgina 75
a)
b)
c) Alimente el pin 14 del integrado con +5Vcc y el pin 7 con el negativo de l a fuente
d) Conecte la entrada A de la primera compuerta 0 lgico y la entrada B a 0
lgico. Luego, a travs de la punta de prueba lgica verifique el nivel de salida y
antelo en la tabla de la verdad.
e) Conecte la entrada A de la primera compuerta a 0 lgico y la entrada B a 1
lgico. Luego, verifique el nivel de salida y antelo en la tabla de la verdad.
f) Conecte ambas entradas (A y B) a 1 lgico y luego, a travs de la punta de prueba
lgica verifique el nivel de salida y antelo en la tabla de l a verdad.
g) Repita estas pruebas en cada una de las restantes compuertas que conforman al
integrado 7408.
Conclusiones:...........................................................................................................................
...................................................................................................................................................
5.-Verificar tabla de la verdad del CI 7432, que acta como cuadruple compuerta OR
de dos entradas cada una.
Pgina 76
Pgina 77
Pgina 79
Pgina 80
Pgina 81
a)Circuito a realizar:
b)Circuito a desarrollar.-
Pgina 82
d)Tabla de la verdad.-
B
0
0
1
1
A
0
1
0
1
A. B A. B
A. B
A. B+
A. B+
A. B+
Pgina 83
-A travs de la punta de prueba lgica verifique si los niveles de salida del circuito
coinciden con la tabla de la verdad.
b)
-Utilizando la punta de prueba lgica compruebe si los niveles de salida del circuito
concuerdan con la tabla de la verdad.
Pgina 84
c)
Pgina 85
-A travs de la punta de prueba lgica certifique si los niveles de salida del circuito
coinciden con la tabla de la verdad.
b)
-Por medio de la prueba lgica determine si los niveles de salida del circuito son
coincidentes con la tabla de la verdad.
Pgina 86
c)
-A travs de la punta de prueba lgica determine si los niveles de salida del circuito
coinciden con la tabla de la verdad.
Pgina 87