You are on page 1of 78

Universidad Nacional del Callao

Facultad de Ingeniera Elctrica y Electrnica


Laboratorio de Circuitos Digitales

INTRODUCCIN
En las actividades de la vida cotidiana de el mundo actual se utiliza la electrnica de
alguna u otra forma, es por eso que el estudio de esta materia es de gran importancia
para poder conseguir las herramientas necesarias en lgica secuencial, las cuales junto
con la lgica combinacional son la base de los sistemas digitales.
Tradicionalmente los ejercicios prcticos en la enseanza de la electrnica digital se
reducen en la mayora de los casos a simulaciones y, en el mejor de los casos, a
montajes de circuitos digitales. Estos montajes estn basados en circuitos de la serie
TTL estndar o CMOS estndar, siendo muy limitadas las posibilidades en la concepcin
de proyectos, pero importantes para el desarrollo del alumno.
Las catorce (14) prcticas de la presente Gua de Laboratorio estn diseadas para
incorporar paulatinamente al estudiante de Circuitos Digitales con el uso de las
herramientas modernas de diseo, en conjunto con aplicaciones propias del curso.
Los laboratorios N 01 y 02 nos da las pautas sobre las normas bsicas de seguridad en
el laboratorio y se reconocern los equipos e instrumentos a usarse en el presente curso.
El laboratorio N 03 consiste en implementar el estudio del comportamiento de una
compuerta con transistores. El laboratorio N 04 consiste en implementar
experimentalmente la operacin de la compuertas bsicas, universales y especiales de
la familia TTL. El laboratorio N 05 consiste en implementar y comprobar en forma
practica el algebra y las funciones booleanas. El laboratorio N 06 consiste en
implementar y demostrar en forma practica la minimizacin de las funciones lgicas.
El laboratorio N 07 consiste en implementar un proyecto de aplicacin a la electrnica
combinacional. Los laboratorios N 08 y 09 consisten en implementar los mdulos
combinacionales: decodificadores, codificadores, demultiplexores y multiplexores. El
laboratorio N 10 consiste en implementar los circuitos osciladores. El laboratorio N 11
consiste en implementar los circuitos secuenciales bsicos: FLIP-FLOP.
Los laboratorios N 12 y 13 consisten en implementar los mdulos secuenciales:
registros y contadores. El laboratorio N 14 consiste en implementar un proyecto de
aplicacin a la electrnica secuencial.
La presente Gua de Laboratorio contiene adems una seccin de recomendaciones
generales de uso, donde se le indican al estudiante las normas de seguridad personal y
del equipo, as como se le proporciona la metodologa de realizacin de las prcticas y la
elaboracin del reporte.
Asimismo, se presenta una lista con los equipos y materiales a utilizar durante el curso,
la presente Gua de Laboratorio est diseado para ser realizadas a la par con el estudio
de la parte terica del curso.

Ing. Alex Alfredo Vallejos Zuta


UNAC, 2014.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

RECOMENDACIONES GENERALES DE USO


1. Seguridad.
El correcto desarrollo de las prcticas incluidas en el presente manual requiere de
un adecuado manejo del equipo y los materiales de laboratorio para garantizar la
seguridad de los usuarios y del instrumental del laboratorio, por lo que todos los
usuarios debern seguir y respetar las siguientes normas:
a) Lea cuidadosamente la prctica antes de comenzar la sesin.
b) Algunas prcticas requieren preparacin previa de los modelos de los circuitos a
sintetizar. En estos casos el estudiante deber comenzar la prctica a partir de
este modelo previamente preparado. Si no inicia con el modelo previo le ser
negado el acceso al laboratorio y no podr realizar la prctica.
c) Preste atencin a las indicaciones del instructor en cuanto al desarrollo de la
prctica.
d) Respete las normas de seguridad del laboratorio.
e) Utilice el equipo y los materiales de acuerdo con sus manuales de usuario.
f) Si tiene dudas, consulte al instructor.

2. Desarrollo.
El instructor deber guiar y supervisar el correcto desarrollo de las prcticas dando
indicaciones de los pasos a seguir en cada punto de las mismas. El usuario deber
mostrar al instructor los resultados obtenidos en cada punto antes de pasar al punto
siguiente.

3. Elaboracin del reporte.


El estudiante deber entregar un reporte de la prctica realizada justo al inicio de la
siguiente prctica. Este reporte se presenta en forma grupal (por equipo de
laboratorio) y deber contener los siguientes puntos:
a) Introduccin
b) Objetivos
c) Desarrollo
d) Cuestionario
e) Conclusiones
f) Observaciones

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 01: Normas de Seguridad Bsica


en el Laboratorio
1. OBJETIVOS.
- Conocer las nomas bsicas cuando se trabaja en un laboratorio.
- Conocer los riesgos a que se expone cuando se trabaja con la electricidad.
- Definir, describir y aplicar las normas bsicas de seguridad elctrica, con el fin de
garantizar la integridad de las personas y equipos al usar la electricidad.
- Comprender que en la prctica experimental es necesario observar estrictamente
las normas de seguridad.

2. NORMAS DE SEGURIDAD EN EL LABORATORIO.


El trabajo en el Laboratorio requiere la observacin de una serie de normas de de
seguridad que eviten posibles accidentes debido a desconocimiento de lo que se est
haciendo o a una posible negligencia de los alumnos que estn en un momento dado,
trabajando en el Laboratorio.
2.1. NORMAS PERSONALES
Cada grupo de prcticas se responsabilizar de su zona de trabajo y de su
material.
Si se tiene el pelo largo, es conveniente llevarlo recogido.
Y no hara falta decir esto; pero por supuesto en el laboratorio est
terminantemente prohibido fumar, tomar bebidas ni comidas.
2.2. MEDIDAS PREVENTIVAS
Posible negligencia de los alumnos que estn en un momento dado, trabajando en el
Laboratorio.
2.3. ELEMENTOS DE SEGURIDAD EN EL LABORATORIO
Antes de empezar el trabajo en el laboratorio familiarizarse con los elementos de
seguridad disponibles.
Localizar salidas principales y de emergencia, extintores, mantas anti fuego, etc.
Evitar el trabajo en el laboratorio de una persona sola.
2.4. EQUIPOS DE PROTECCIN PERSONAL
Se debe usar bata o guardapolvo en el laboratorio.
No llevar ropa corta.
El pelo largo supone un riesgo que puede evitarse fcilmente recogindolo en
una cola.
Evitar que las mangas, puos o pulseras estn cerca de las llamas o de la
mquina elctrica en funcionamiento.
2.5. NORMAS HIGIENICAS CONDICIONES GENERALES DE TRABAJO
No comer ni beber en el laboratorio.
Los recipientes de laboratorio nunca deben utilizarse para el consumo y
conservacin de alimentos y bebidas.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

No fumar en el laboratorio por razones higinicas y de seguridad.


El rea de trabajo tiene que mantenerse siempre limpia y ordenada, sin libros,
abrigos, bolsas, equipos innecesarios y cosas intiles.

2.6. PREVENCIONES DE INCENDIO


Ser consciente de las fuentes de ignicin que hay en el rea del laboratorio;
llamas, fuentes de calor, equipos elctricos.
Los lquidos inflamables se deben almacenar en armarios de seguridad y/o
bidones de seguridad.
Hay que asegurarse el cableado elctrico est en buenas condiciones. Todos los
enchufes deben tener toma a tierra.
2.7. MANTENIMIENTO DEL LABORATORIO
Inspeccionar todos los equipos antes de su utilizacin.
El suelo del laboratorio debe estar siempre seco. Hay que limpiar inmediatamente
cualquier salpicadura de sustancias qumicas/ agua.
Todos los aparatos que estn e n reparacin o en fase de ajuste deben estar
guardados y etiquetados.
2.8. ACCIONES A SEGUIR EN CASO DE EMERGENCIA
2.8.1. FUEGO EN LABORATORIO:
Evacuar el laboratorio.
Avisar a los compaeros.
En caso de fuego pequeo y localizado, apagarlo utilizando un extintor adecuado.
Retirar los productos qumicos inflamables que estn cerca del fuego.
En caso de fuego en la ropa pida ayuda, estrese en el suelo y ruede para apagar
las llamas. No corra ni intente llegar a la ducha de seguridad si no est muy
cerca. Nunca utilizar extintor para eliminar el fuego de la ropa. Una vez apagado
el fuego, mantener a la persona tendida, procurando que no tome fro y dar
asistencia mdica inmediata.
2.8.2. QUEMADURAS:
Las pequeas quemaduras producidas por material calientes, baos, placa o
mantas anti fuego tratarlas lavando la zona afectada con agua fra durante 10-15
minutos.
Las quemaduras ms graves requieren atencin mdica inmediata.
No utilizar cremas o pomadas grasas.
2.8.3 CORTES:
Los cortes producidos por roturas de material de vidrio mal uso del cuchillo para
electricista son un riesgo comn en el laboratorio.
Estos cortes se tienen que lavar bien, con abundante agua, durante 10 minutos
como mnimo.
Si son pequeos y dejan de sangrar en poco tiempo, lavarlos con agua y jabn,
taparlos con una venda o apsito adecuado.
Si son grandes y no paran de sangrar.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
3. LOS RIESGOS DE LA ELECTRICIDAD.
La energa elctrica, como fuente de energa es a veces menos peligrosa que otros
agentes de fuerza motriz, pero si al usarla no se toman las debidas precauciones puede
no solo causar daos a la propiedad, sino tambin heridos y accidentes fatales.
Si bien es cierto que en materia de prevencin en los riesgos de la electricidad se ha
avanzado mucho, pero aun es insuficiente, pues la industria principalmente sufre muchos
perjuicios a causa de accidentes y muertes que podran evitarse con facilidad.
Por su naturaleza, la energa elctrica permite instalar motores que mueven una
maquina o grupo de maquinas, de modo que se logre mxima seguridad y eficiencia.
Existen sin embargo, ciertos riesgos en la instalacin, conservacin y empleo de los
circuitos y aparatos elctricos. La localizacin y control de esos riesgos no es difcil ni
costoso, mas no ocuparse de ellos puede dar lugar a que ocurran accidentes de suma
gravedad.

4. ACTOS Y CONDICIONES INSEGURAS EN EL EMPLEO DE LA


ELECTRICIDAD.
Las causas de los accidentes de trabajo relacionados con maquinas o equipos elctricos,
son principalmente:
Sobrecargas, defectuosa disposicin.
Empleo inseguro o impropio del equipo.
Trabajar en / o mover equipo peligroso.
Exposicin innecesaria al peligro.
No emplear el equipo de proteccin.
Poner en marcha o detener en forma impropia.

5. CAUSAS DE LOS DAOS DE LA ELECTRICIDAD DE BAJO VOLTAJE.


Las causas de los daos de le electricidad de bajo voltaje pueden ser resumidos:
Tocar partes energizadas.
Corto circuitos en los conductores del sistema elctrico.
Hacer tierra en forma accidental.
Sobrecarga a los equipos e implementos elctricos.
Rotura de conexiones elctricas.

6. CHOQUES ELECTRICOS.
Los choques elctricos debido al empleo de equipos o implementos elctricos, ocurren
de repente y suelen ser graves.
La investigacin de los accidentes ocurridos por choques elctricos de bajo voltaje
demuestra que, en la mayora de los casos, se deben a la ignorancia de los riesgos que
ofrecen los circuitos de tensin relativamente baja.
Una persona recibe un choque elctrico siempre que cualquier porcin de su cuerpo
entra a formar parte de un circuito elctrico por el cual pasa una corriente suficiente para
crear molestias o algo peor.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Los efectos del paso de la corriente elctrica por el cuerpo humano han sido objeto de
extenso trabajo experimental y de cuidadosa investigacin. La gravedad de los daos
que puede causar un choque elctrico ser determinada por:
La cantidad de corriente que pase por el cuerpo.
El camino que siga la corriente a travs del cuerpo.
El tiempo que permanezca la victima formando parte del circuito.
El tipo de energa elctrica en cuestin.
El estado fsico de la vctima.

7. PRIMEROS AUXILIOS EN CASO DE UN CHOQUE ELECTRICO.


Si la victima del choque elctrico ha dejado de respirar, es fundamental que se
proporcione de inmediato respiracin artificial para salvarle la vida. Por principio, hay
que retirar el cuerpo del conductor de corriente; pero quien la rescate no debe cometer el
error de entrar en contacto con dicho conductor o circuito elctrico.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 02: Reconocimiento de Equipos e


Instrumentos del Laboratorio
8. OBJETIVOS.
- Familiarizar al alumno con el uso del Protoboard.
- Familiarizar al alumno con el uso de equipos e instrumentos del
laboratorio.

9. PROCEDIMIENTO.
2.1 Reconocimiento del Protoboard:
La principal caracterstica es la presencia de una enorme cantidad de perforaciones
separadas entre s por un dcimo de pulgada cantidad considerada estndar para la
separacin de las terminales de los circuitos integrados. Esto facilita la insercin de
estos dispositivos a un con otros componentes.
En el interior de la tablilla existen delgadas lminas que conectan las lneas
verticales de puntos. As el punto A se encuentra unido al B y as sucesivamente
hasta el punto E, de modo que si conectamos las terminales de otros componentes
auxiliares es como si lo conectramos directamente al circuito integrado. Y lo mismo
con el resto de las terminales restantes del circuito integrado (ver figura 1).

Figura 1.- Distribucin de las diferentes partes del protoboard.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Se recomienda realizar el siguiente cableado inicial en el protoboard:

2.2 Reconocimiento del Osciloscopio:


El osciloscopio es bsicamente un dispositivo de visualizacin grafica que muestra
seales elctricas variables en el tiempo.
El eje vertical, a partir de ahora denominado Y, representa la tensin elctrica;
mientras que el eje horizontal, denominado X, representa el tiempo.
Qu podemos hacer con un osciloscopio?
Bsicamente esto:
- Determinar directamente el periodo y el voltaje de una seal.
- Determinar indirectamente la frecuencia de una seal.
- Determinar que parte de la seal es DC y cual AC.
- Localizar averas en un circuito.
- Medir la fase entre dos seales.
- Determinar que parte de la seal es ruido y como varia este en el tiempo.
Los osciloscopios son de los instrumentos ms verstiles que existen y lo utilizan
desde tcnicos de reparacin de televisores a mdicos. Un osciloscopio puede medir
un gran nmero de fenmenos, provisto del transductor adecuado (un elemento que
convierte una magnitud fsica en seal elctrica) ser capaz de darnos el valor de
una presin, ritmo cardiaco, potencia de sonido, nivel de vibraciones en un coche,
etc.

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Qu tipos de osciloscopios existen?
Los equipos electrnicos se dividen en dos tipos: Analgicos y Digitales. Los
primeros trabajan con variables continuas mientras que los segundos lo hacen con
variables discretas. Por ejemplo un tocadiscos es un equipo analgico y un Compact
Disc es un equipo digital.
Los Osciloscopios tambin pueden ser analgicos digitales. Los primeros trabajan
directamente con la seal aplicada, est una vez amplificada desva un haz de
electrones en sentido vertical proporcionalmente a su valor. En contraste los
osciloscopios digitales utilizan previamente un conversor analgico-digital (A/D) para
almacenar digitalmente la seal de entrada, reconstruyendo posteriormente esta
informacin en la pantalla.
Ambos tipos tienen sus ventajas e inconvenientes. Los analgicos son preferibles
cuando es prioritario visualizar variaciones rpidas de la seal de entrada en tiempo
real. Los osciloscopios digitales se utilizan cuando se desea visualizar y estudiar
eventos no repetitivos (picos de tensin que se producen aleatoriamente).

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
2.3 Reconocimiento del Generador de Seales:

Este dispositivo es un generador de funciones bastante verstil y cmodo de usar


para el usuario. Es un dispositivo que genera una onda rectangular, senoidal o
triangular.
Dispone de un indicador digital de 3 dgitos (3 nmeros enteros y un decimal) para
la presentacin de los datos (frecuencia de la onda de salida del equipo).
El dispositivo ofrece un rango de frecuencias que se encuentra entre los 2mHz
(Resolucin de 0,1mHz en el indicador) y los 2MHz con un factor de distorsin
bastante bajo (posee una elevada estabilidad en amplitud). Las salidas se
encuentran protegidas frente a cortocircuitos y sobretensiones de hasta +/-45.

10

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

11

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 03: Estudio del Comportamiento


de una Compuerta
10. OBJETIVOS.
-

Realizar el estudio del comportamiento de una compuerta realizada con


lgica de diodo a transistor DTL.
Realizar el estudio del comportamiento de una compuerta realizada con
lgica de transistor a transistor TTL.
Realizar el estudio del comportamiento de una compuerta TTL con tercer
estado (alta impedancia).

11. FUNDAMENTO TEORICO.

El transistor
El Transistor es un dispositivo electrnico semiconductor que cumple funciones de
amplificador, oscilador, conmutador o rectificador. El trmino "transistor" es la
contraccin en ingls de transfer resistor ("resistencia de transferencia").
Actualmente se los encuentra prcticamente en todos los enseres domsticos de
uso diario: radios, televisores, grabadores, reproductores de audio y vdeo, hornos
de microondas, lavadoras, automviles, equipos de refrigeracin, alarmas, relojes de
cuarzo, computadoras, calculadoras, impresoras, lmparas fluorescentes, equipos
de rayos X, tomgrafos, ecgrafos, reproductores mp3, celulares, etc.
El transistor consta de un sustrato (usualmente silicio) y tres partes dopadas
artificialmente (contaminadas con materiales especficos en cantidades especficos)
que forman dos uniones bipolares, el emisor que emite portadores, el colector que
los recibe o recolecta y la tercera, que est intercalada entre las dos primeras,
modula el paso de dichos portadores (base). A diferencia de las vlvulas, el
transistor es un dispositivo controlado por corriente y del que se obtiene corriente
amplificada. En el diseo de circuitos a los transistores se les considera un elemento
activo, a diferencia de los resistores, capacitores e inductores que son elementos
pasivos. Su funcionamiento slo puede explicarse mediante mecnica cuntica.

Estructura

12

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Un transistor bipolar de juntura consiste en tres regiones semiconductoras dopadas:
La regin del emisor, la regin de la base y la regin del colector. Estas regiones
son, respectivamente, tipo P, tipo N y tipo P en un PNP, y tipo N, tipo P, y tipo N en
un transistor NPN. Cada regin del semiconductor est conectada a un terminal,
denominado emisor (E), base (B) o colector (C), segn corresponda.

Corte transversal simplificado de un transistor bipolar de juntura NPN. Dnde se puede apreciar
cmo la juntura base-colector es mucho ms amplia que la base-emisor.

La base est fsicamente localizada entre el emisor y el colector y est compuesta


de material semiconductor ligeramente dopado y de alta resistividad. El colector
rodea la regin del emisor, haciendo casi imposible para los electrones inyectados
en la regin de la base escapar de ser colectados, lo que hace que el valor
resultante de a se acerque mucho hacia la unidad, y por eso, otorgarle al transistor
un gran .
El transistor bipolar de juntura, a diferencia de otros transistores, no es usualmente
un dispositivo simtrico. Esto significa que intercambiando el colector y el emisor
hacen que el transistor deje de funcionar en modo activo y comience a funcionar en
modo inverso. Debido a que la estructura interna del transistor est usualmente
optimizada para funcionar en modo activo, intercambiar el colector con el emisor
hacen que los valores de a y en modo inverso sean mucho ms pequeos que los
que se podran obtener en modo activo; muchas veces el valor de a en modo inverso
es menor a 0.5. La falta de simetra es principalmente debido a las tasas de dopaje
entre el emisor y el colector. El emisor est altamente dopado, mientras que el
colector est ligeramente dopado, permitiendo que pueda ser aplicada una gran
tensin de reversa en la juntura colector-base antes de que esta colapse. La juntura
colector-base est polarizada en reversa durante la operacin normal. La razn por
la cual el emisor est altamente dopado es para aumentar la eficiencia de inyeccin
de portadores del emisor: la tasa de portadores inyectados por el emisor en relacin
con aquellos inyectados por la base. Para una gran ganancia de corriente, la
mayora de los portadores inyectados en la juntura base-emisor deben provenir del
emisor.
El bajo desempeo de los transistores bipolares laterales muchas veces utilizados
en procesos CMOS es debido a que son diseados simtricamente, lo que significa
que no hay diferencia alguna entre la operacin en modo activo y modo inverso.
Los primeros transistores fueron fabricados de germanio, pero la mayora de los TBJ
modernos estn compuestos de silicio. Actualmente, una pequea parte de stos
(los transistores bipolares de heterojuntura) estn hechos de arseniuro de galio,
especialmente utilizados en aplicaciones de alta velocidad.

13

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Funcionamiento
En una configuracin normal, la unin emisor-base se polariza en directa y la unin
base-colector en inversa. Debido a la agitacin trmica los portadores de carga del
emisor pueden atravesar la barrera de potencial emisor-base y llegar a la base. A su
vez, prcticamente todos los portadores que llegaron son impulsados por el campo
elctrico que existe entre la base y el colector.
Un transistor NPN puede ser considerado como dos diodos con la regin del nodo
compartida. En una operacin tpica, la juntura base-emisor est polarizada en
directa y la juntura base-colector est polarizada en inversa. En un transistor NPN,
por ejemplo, cuando una tensin positiva es aplicada en la juntura base-emisor, el
equilibrio entre los portadores generados trmicamente y el campo elctrico
repelente de la regin agotada se desbalancea, permitiendo a los electrones
excitados trmicamente inyectarse en la regin de la base. Estos electrones "vagan"
a travs de la base, desde la regin de alta concentracin cercana al emisor hasta la
regin de baja concentracin cercana al colector. Estos electrones en la base son
llamados portadores minoritarios debido a que la base est dopada con material P,
los cuales generan "hoyos" como portadores mayoritarios en la base.
La regin de la base en un transistor debe ser constructivamente delgada, para que
los portadores puedan difundirse a travs de sta en mucho menos tiempo que la
vida til del portador minoritario del semiconductor, para minimizar el porcentaje de
portadores que se recombinan antes de alcanzar la juntura base-colector. El espesor
de la base debe ser menor al ancho de difusin de los electrones.

14

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
12. LISTA DE EQUIPOS Y MATERIALES.
-

01 protoboard.
01 fuente de tensin VDC 5V.
05 diodos Leds.
05 diodos 1N4004.
10 transistores 2N 2222 o 2N3904.
10 resistencias de: 220, 1K, 1.6 K, 4 K, 10 K
01 multimetro digital.
01 manual ECG.
Cables de conexin de telefona.

13. PROCEDIMIENTO.
4.1)

ESTUDIO DEL COMPORTAMIENTO DE UNA COMPUERTA


REALIZADA CON LOGICA DE DIODO A TRANSISTOR DTL:

a) Tomando valores de resistencias variados montar en el protoboard el siguiente


circuito (usar diodos:1N4004 y transistores: 2N2222 o 2N3904):

b) Conectando la entrada B a 5V y con ayuda de un potencimetro establecer


tensiones desde cero hasta 5V en la entrada A, llenar la siguiente tabla midiendo
la tensin en los nodos P1, P2, P3 y Y.

15

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

c)

Conectando la entrada B a 0V y con ayuda de un potencimetro establecer


tensiones desde cero hasta 5V en la entrada A, llenar la siguiente tabla midiendo
la tensin en los nodos P1, P2, P3 y Y.

16

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.2)

ESTUDIO DEL COMPORTAMIENTO DE UNA COMPUERTA


REALIZADA CON LOGICA DE TRANSISTOR A TRANSISTOR TTL:

a) Tomando valores de resistencias variados montar en el protoboard el siguiente


circuito (usar diodos:1N4004 y transistores: 2N2222 o 2N3904):

b) Conectando la entrada B a 5V y con ayuda de un potencimetro establecer


tensiones desde cero hasta 5V en la entrada A, llenar la siguiente tabla midiendo
la tensin en los nodos P1, P2, P3, ... y Y.

17

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

c) Conectando la entrada B a 0V y con ayuda de un potencimetro establecer


tensiones desde cero hasta 5V en la entrada A, llenar la siguiente tabla midiendo
la tensin en los nodos P1, P2, P3, ... y Y.

14. CUESTIONARIO.

Que es un circuito integrado.

Que es una compuerta.

Explica las diferentes formas de describir la operacin de una compuerta.

Cul es la diferencia entre compuerta lgica y compuerta digital

18

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 04: Compuertas Bsicas, Universales


y Especiales de la Familia TTL
15. OBJETIVOS.
-

Verificar experimentalmente la operacin de las compuertas digitales


bsicas: AND, OR y NOT.
Verificar experimentalmente la operacin de las compuertas digitales
universales: NAND y NOR.
Verificar experimentalmente la operacin de las compuertas digitales
especiales: EX-OR y EX-NOR

16. FUNDAMENTO TEORICO.


Un circuito integrado (CI) es un cristal semiconductor de silicio, llamado pastilla, que
contiene componentes elctricos tales como transistores, diodos, resistencias y
capacitores, los diversos componentes estn interconectados dentro de la pastilla para
forma un circuito electrnico.
La pastilla est montada en un empaque plstico (cermico) con sus conexiones
soldadas a las patillas externas para conformar el circuito integrado.

Caractersticas de los CIs:

Tienen tamaos normalizados


Nmero de patillas (pins) vara entre 8 y 64
Cada uno tiene una designacin numrica impresa en su superficie
Cada fabricante publica un libro de caractersticas (databook)

Los circuitos integrados se clasifican en dos categoras generales:


Lineales
Operan con seales continuas para producir funciones electrnicas
(eje. Amplificadores, moduladores)
Digitales
Operan con seales binarias y se hacen compuertas digitales

interconectadas
Familias:
Hay muchas familias lgicas de circuitos integrados digitales que han sido introducidos
comercialmente, las ms populares son:
TTL: Lgicas de transistores (Transistor-transistor logic)
ECL: Lgica de acoplamiento de emisor (emitter-coupled logic)
MOS: Semiconductor de xido de metal (Metal-oxide semiconductor)
CMOS:
Semiconductor
de oxido
de metal complementario
(Complementary metal-oxide semiconductor)
I2L: Lgica de inyeccin integrada (Integrated-injection logic)
La familia TTL tiene una lista extensa de funciones digitales y es comnmente la familia
lgica ms popular.
La ECL se usa en sistemas que requieren operaciones de alta velocidad.

19

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Los MOS e I2L se usan en circuitos que requieren alta densidad de componentes y la
CMOS se usa para sistemas que requieren bajo consumo de energa.
Las caractersticas de las familias de CIs lgicos se comparan analizando los circuitos
de la compuerta bsica de cada familia, los parmetros ms importantes que son
evaluados y comparados son: fan-out, disipacin de poder, demora de propagacin y
margen de ruido.

Consideraciones prcticas para trabajar con circuitos TTL:

Evitar los cables largos dentro de los circuitos


Utilizar por lo menos un capacitor / condensador de desacople (0.01 uF a 0.1 uF)
por cada 5 o 10 paquetes de compuertas, uno por cada 2 a 5 contadores y
registros y uno por cada flip flop. Estos capacitores de desacople eliminan los
picos de voltaje de la fuente de alimentacin que aparecen cuando hay un
cambio de estado en una salida TTL / LS. (de Alto a bajo y viceversa) Estos
capacitores / condensadores deben tener terminales lo ms cortos posible y
conectarse entre Vcc y tierra, lo mas cerca posible al circuito integrado.
Las seales de entrada nunca deben de ser mayores a la tensin de alimentacin
ni inferiores al nivel de tierra.
Si alguna entrada debe estar siempre en un nivel alto, conectarla a Vcc (tensin
de alimentacin)
Si alguna entrada debe estar siempre en un nivel bajo, conectarla a tierra
Si hay entradas no utilizadas, en compuertas NAND, OR, AND, conectarlas a una
entrada que si se est utilizando
Es mejor que las salidas no utilizadas de las compuertas estn a nivel alto pues
as consumen menos corriente

20

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
17. LISTA DE EQUIPOS Y MATERIALES.
-

01 protoboard.
01 fuente de tensin VDC 5V.
05 diodos Leds.
CI: 7400 74LS00, 7402 74LS02, 7404 74LS04, 7408 74LS08, 7432
74LS32, 7486 74LS86.
01 multimetro digital.
01 manual ECG.
Cables de conexin de telefona.

18. PROCEDIMIENTO.
4.1)

COMPUERTAS BASICAS:
1. COMPUERTA LOGICA AND
a. Dibuje el esquema del C.I. TTL 7408 74LS08:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

A
S = A.B
B

21

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
c. Realice las combinaciones en las entradas
verdad o funcionamiento:

0v

0v

0v

+5v

+5v

0v

y complete la tabla de

S = A.B

+5v +5v

2. COMPUERTA LOGICA OR
a. Dibuje el esquema del C.I. TTL 7432 74LS32:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

A
S = A+B
B

22

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
c. Realice las combinaciones en las entradas
verdad o funcionamiento:
A

0v

0v

0v

+5v

+5v

0v

y complete la tabla de

S = A+B

+5v +5v

3. COMPUERTA LOGICA NOT (INVERSOR)


a. Dibuje el esquema del C.I. TTL 7404 74LS04:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

S = A

c. Realice las combinaciones en las entradas


verdad o funcionamiento:

y complete la tabla de

S= A

0v
+5v

23

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.2)

COMPUERTAS UNIVERSALES:
1. COMPUERTA LOGICA NAND
a. Dibuje el esquema del C.I. TTL 7400 74LS00:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

A
S = A.B
B

c. Realice las combinaciones en las entradas


verdad o funcionamiento:

y complete la tabla de

S = A.B

0v

0v

0v

+5v

+5v

0v

+5v +5v

24

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
2. COMPUERTA LOGICA NOR.
a. Dibuje el esquema del C.I. TTL 7402 74LS02:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

A
S = A+B
B

c. Realice las combinaciones en las entradas


verdad o funcionamiento:

0v

0v

0v

+5v

+5v

0v

+5v

+5v

y complete la tabla de

S = A B

25

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.3)

COMPUERTA ESPECIAL:
1. COMPUERTA LOGICA OR-EXCLUSIVA (XOR)
a. Dibuje el esquema del C.I. TTL 7486 74LS86:

b. Monte el siguiente circuito (no se olvide de conectar el +VCC a la


tensin de +5V y GND a tierra):

A
S = A B
B

c. Realice las combinaciones en las entradas


verdad o funcionamiento:

0v

0v

0v

+5v

+5v

0v

y complete la tabla de

S = A B

+5v +5v

26

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

19. CUESTIONARIO.
1. Dibuje el esquema del C.I. TTL 74LS260, monte el circuito y realice las
combinaciones en las entradas para completar su tabla de verdad o
funcionamiento.
2. Obtener e implementar una compuerta lgica NOT usando solo compuertas
lgicas NAND.
3. Obtener e implementar una compuerta lgica OR usando solo compuertas lgicas
NAND.
4. Obtener e implementar una compuerta lgica XOR usando solo compuertas
lgicas NAND.

27

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 05: Algebra de los Circuitos Lgicos

20. OBJETIVOS.

Definir el lgebra y la funcin booleana, sus aplicaciones reales y tecnolgicas.


Familiarizar y reconocer las compuertas lgicas bsicas.
Conocer las aplicaciones de la electrnica digital.

21. FUNDAMENTO TEORICO.


ALGEBRA DE BOOLE:
El lgebra de Boole se llama as debido a George Boole, quien la desarroll a
mediados del siglo XIX. El lgebra de Boole denominada tambin lgebra de la
lgica, permite prescindir de la intuicin y simplificar deductivamente afirmaciones
lgicas que son todava ms complejas.
Leyes fundamentales:
1. El resultado de aplicar cualquiera de las tres operaciones definidas a
variables del sistema booleano resulta en otra variable del sistema, y este
resultado es nico.
2. Ley de idempotencia: A + A = A | A A = A
3. Ley de involucin: (A')' = A
4. Ley conmutativa: A + B = B + A | A B = B A
5. Ley asociativa: A + (B + C) = (A + B) + C | A (B C) = (A B) C
6. Ley distributiva: A + B C = (A + B) (A + C) | A (B + C) = A B + A C
7. Ley de absorcin: A + A B = A | A (A + B) = A
8. Ley de De Morgan: (A + B)' = A' B' | (A B)' = A' + B'

22. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC 5V.
05 diodos Leds.
CI: 7400 74LS00, 7402 74LS02, 7404 74LS04, 7408 74LS08, 7432
74LS32.
01 multimetro digital.
01 manual ECG.
Cables de conexin de telefona.

28

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

23. PROCEDIMIENTO.
4.1.- Implementar el siguiente circuito lgico:

a.- Elaborar la Tabla de Verdad o Funcionamiento del circuito anterior.

b.- Escriba sus conclusiones y/o observaciones.

29

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

4.2.- Implementar el siguiente circuito lgico:

a.- Elaborar la Tabla de Verdad o Funcionamiento del circuito anterior.

b.- Escriba sus conclusiones y/o observaciones.

30

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

5.

CUESTIONARIO.
1.

Dada la siguiente ecuacin:


X = C + (A + B).C

a.- Elaborar e implementar el Circuito Lgico de la ecuacin anterior.

b.- Elaborar la Tabla de Verdad o Funcionamiento del circuito anterior.

c.- Escriba sus conclusiones y/o observaciones

31

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 06: Minimizacin de Funciones


Lgicas

24. OBJETIVOS.

Definir y minimizar la funcin booleana.


Conocer las aplicaciones de la electrnica digital.

25. FUNDAMENTO TEORICO.


MAPA DE KARNAUGH:
Un mapa de Karnaugh (tambin conocido como tabla de Karnaugh o K-Mapa) es
un diagrama utilizado para la minimizacin de funciones algebraicas booleanas. El
mapa de Karnaugh fue inventado en 1950 por Maurice Karnaugh, un fsico y
matemtico de los laboratorios Bell.
Los mapas de Karnaugh aprovechan la capacidad del cerebro humano de trabajar
mejor con patrones que con ecuaciones y otras formas de expresin analtica.
Externamente, un mapa de Karnaugh consiste de una serie de cuadrados, cada
uno de los cuales representa una lnea de la tabla de verdad. Puesto que la tabla
de verdad de una funcin de N variables posee 2 N filas, el mapa de Karnaugh
correspondiente debe poseer tambin 2 N cuadrados. Cada cuadrado alberga un 0
un 1, dependiendo del valor que toma la funcin en cada fila. Las tablas de
Karnaugh se pueden utilizar para funciones de hasta 6 variables.

26. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC 5V.
05 diodos Leds.
02 x CI: 7400 74LS00, 7402 74LS02, 7404 74LS04, 7408 74LS08, 7432
74LS32.
01 multimetro digital.
01 manual ECG.
Cables de conexin de telefona.

32

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
27. PROCEDIMIENTO.
Montar el circuito lgico que cumpla con la siguiente funcin booleana:

4.1.- Solucin sin minimizar:


a.- Circuito Lgico:

b.- Monte el circuito y verifique la Tabla N1.


Aplique niveles lgicos 0 y 1 en las entradas C,B,A y use el indicador de nivel lgico
(diodo led) para visualizar su valor en todo el recorrido del circuito.

33

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

4.2.- Solucin minimizada usando el Mapa de Karnaugh:


a.- Dibujemos el mapa de Karnaugh para tres variables:

b.- Del mapa obtenemos la funcin minimizada:

F= CB +

34

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

c.- Monte el circuito minimizado y verifique la Tabla N2.


Aplique niveles lgicos 0 y1 y utilice el indicador de nivel lgico (diodo led) en las
entradas C,B,A y en las salida F para visualizar su valor. Verifique la coincidencia entre
la Tabla 1 y la Tabla 2

35

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.3.- Solucin usando la compuerta universal NAND:
a.- Monte el siguiente circuito.

b. Aplique niveles Lgicos 0 y 1 y verifique la coincidencia de la Tabla 3 con la Tabla 1.

36

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.4.- Solucin usando la compuerta universal NOR:
a. Monte el siguiente circuito

b.- Aplique niveles lgicos 0 y 1 y verifique la coincidencia de la Tabla 4 con la Tabla 1

37

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
28. CUESTIONARIO.
5.1.- Monte el circuito lgico que cumpla la siguiente funcin Booleana:

a. Minimizacin aplicando el mapa de Karnaugh:

La funcin minimizada es F =....


b. Desarrolle la tabla de verdad de la funcin original y de la funcin minimizada y
compruebe su identidad.
c. Desarrolle el circuito usando compuertas bsicas y verifique su tabla de verdad.
d. Desarrolle el circuito usando compuertas universales NAND y verifique su tabla
de verdad.

5.2.- Monte el Circuito Lgico que cumpla la siguiente tabla de verdad:


ENTRADAS
C
B
A
0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1

SALIDA
F
0
1
1
1
0
0
1
0

a. Obtenga la Funcin Booleana.


b. Minimice la funcin aplicando el Mapa de Karnaugh.
c. Verifique la tabla de verdad de la funcin minimizada, la cual debe coincidir con la
tabla planteada originalmente.
d. Desarrolle el circuito minimizado empleando la compuerta universal NAND.
e. Verifique la tabla de verdad del circuito montado con compuertas NAND, la cual
debe coincidir con la tabla planteada originalmente.

38

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 07: Proyecto de Aplicacin:


Electrnica Combinacional
29. OBJETIVOS.

Aplicar la Electrnica Combinacional a la Inversin de Giro de un Motor Trifsico.

30. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC variable.
05 diodos Leds.
CI: 7400 74LS00, 7402 74LS02, 7408 74LS08, 7432 74LS32.
01 multimetro digital.
01 manual ECG.
06 Resistencia de 1K.
01 transistor 2N2222.
03 Pulsadores N.C.
01 Relay de 12 VDC.
01 diodo 1N4001
Cables de conexin de telefona.

31. PROCEDIMIENTO.
4.1.

INVERSION DE GIRO DE
COMPUERTAS BASICAS:

UN

MOTOR

TRIFASICO

CON

a.- Implementar el siguiente circuito:

39

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

40

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.2.

CIRCUITO DE MANDO DE LA INVERSION DE GIRO DE UN


MOTOR TRIFASICO:
a- Implementar el siguiente circuito:

4.3.

CIRCUITO DE FUERZA DE LA INVERSION DE GIRO DE UN


MOTOR TRIFASICO:
a. Implementar el siguiente circuito:

41

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

42

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.4.

CIRCUITO DE INTERFASE DE LA INVERSION DE GIRO DE UN


MOTOR TRIFASICO:
a. Implementar el siguiente circuito:

b. Escriba sus conclusiones y observaciones.

43

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 08: Mdulos Combinacionales


Decodificadores y Codificadores

32. OBJETIVOS.

Familiarizar a los alumnos con el uso de los Decodificadores y Codificadores.


Utilizacin de los Display: nodo comn.

33. FUNDAMENTO TEORICO.


EL DECODIFICADOR:

El decodificador es un dispositivo que acepta una entrada digital codificada en binario y


activa una salida. Este dispositivo tiene varias salidas, y se activar aquella que
establezca el cdigo aplicado a la entrada.
Con un cdigo de n bits se pueden encontrar 2n posibles combinaciones. Si se tienen 3
bits (3 entradas) sern posibles 2 3 = 8 combinaciones. Una combinacin en particular
activar slo una salida.
Por ejemplo: Para activar la salida Q2 hay que poner en la entrada el equivalente al
nmero 2 en binario (102).
En un decodificador de 2 a 4 (se tienen 2 pines o patitas de entrada y 4 pines o patitas
de salida). En la entrada se pone el cdigo en binario (00, 01, 10, 11), que har que se
active slo una salida de las cuatro posibles.
Ver en el diagrama anterior una representacin de un decodificador de 2 a 4,
observando con atencin el grfico se puede ver que en la entrada E y en todas las
salidas Q, hay una pequea esfera o bolita. Esta esfera indica que la entrada (en el
caso de E) y las salidas, son activas en bajo. Con esto se quiere decir que cuando se
pone A0 = 0 y A1 = 0 y estamos escogiendo la salida Q0, sta tendr un nivel de
tensin bajo, mientras que todas las otras salidas (Q1, Q2 y Q3) estarn en nivel alto.
De igual manera cuando la entrada E est en nivel bajo (activo en bajo), el
decodificador est habilitado. Si est en nivel alto, el decodificador est inhabilitado y
ninguna entrada en A0 y A1 tendr efecto. Ver la tabla de verdad siguiente:

44

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Tabla de verdad es

E
1
0
0
0
0

Entradas
A0
A1
X
X
0
0
0
1
1
0
1
1

Q0
1
0
1
1
1

Salidas
Q1
Q2
1
1
1
1
0
1
1
0
1
1

Q3
1
1
1
1
0

Tambin existen decodificadores de 3 a 8 (3 entradas a 8 salidas), de 4 a 16 (4


entradas a 16 salidas), etc.
Notas:
- X significa que la entrada puede cualquier cosa (es indiferente)
- 1 = H = High, 0 = L = Low

34. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC - 5v.
10 diodos Leds.
CI: 7400 74LS00, 7404 74LS04, 7408 74LS08, 7432 74LS32
CI: 74LS139.
CI: 74LS193.
01 display nodo comn.
01 multimetro digital.
01 manual ECG.
Resistencias elctricas.
Cables de conexin de telefona.

35. PROCEDIMIENTO.
4.1.- EL DISPLAY DE SIETE SEGMENTOS.
A. El Display de nodo Comn:
a.- El display de ctodo comn tiene el siguiente aspecto fsico y configuracin externa:

45

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

b.- Monte el siguiente circuito (no se olvide de conectar la resistencia de 100 ohmios
para evitar deteriorar el display):

c.- Pruebe cada uno de los segmentos, incluyendo el punto decimal y verifique que se
encuentran en buenas condiciones de operacin.
d.- Habr comprobado que cuando las entradas a, b, c, d, e, f, g, h se les aplica un nivel
lgico1, el segmento correspondiente emite luz y cuando se le aplica un nivel lgico 0, el
segmento correspondiente permanece apagado.
e.- Obtenga la visualizacin del nmero 1, aplicando a las entradas b y c un nivel lgico
1.
f.- Efectu la visualizacin de todos los dgitos (desde 0 hasta 9) colocando niveles
lgicos 0 o 1 segn corresponda y llene la tabla adjunta.

46

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

4.2.- DECODIFICADOR DE BCD A DISPLAY DE 7 SEGMENTOS ANODO


COMUN.
a.- Monte el siguiente circuito:

b.- Manualmente aplique niveles lgicos 0 y 1 en las entradas 8,4, 2 y 1.


c.- Escriba sus observaciones, indicando el numero en binario (BCD) aplicado en las
entradas 8, 4, 2 y 1; el numero en decimal obtenido en el display.
d.- Explique que sucede cuando pulsamos LT.
e.- Escriba sus conclusiones.

47

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.3.- EL CODIFICADOR DECIMAL - BCD.
a.- Monte el siguiente circuito:

b.- Usando el indicador de nivel lgico monitoree las salidas QD, QC, QB y QA
c.- Igualmente coloque un indicador LED en la entrada del C.I. 74193 (pin 5)
d.- Accione el pulsador RESET.
e.- Sucesivamente accione el interruptor S1. Debe verificar la Tabla adjunta
f.- Escriba sus observaciones.

48

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 09: Mdulos Combinacionales


Demultiplexores y Multiplexores
36. OBJETIVOS.

Familiarizar a los alumnos con el uso de los Decodificadores y Codificadores.


Familiarizar a los alumnos con el uso de los Demultiplexores y Multiplexores.
Utilizacin de los Display: nodo comn.

37. FUNDAMENTO TEORICO.


DEMULTIPLEXORES:
En electrnica digital, un desmultiplexor o demultiplexor es un circuito combinacional que
tiene una entrada de informacin de datos d y n entradas de control que sirven para
seleccionar una de las 2n salidas, por la que ha de salir el dato que presente en la
entrada. Esto se consigue aplicando a las entradas de control la combinacin binaria
correspondiente a la salida que se desea seleccionar. Por ejemplo, si queremos que la
informacin que tenemos en la entrada d, salga por la salida S4, en las entrada de
control se ha de poner, de acuerdo con el peso de la misma, el valor 100, que es el 4 en
binario.
En el campo de las telecomunicaciones el desmultiplexor es un dispositivo que puede
recibir a travs de un medio de transmisin compartido una seal compleja multiplexada
y separar las distintas seales integrantes de la misma encaminndolas a las salidas
correspondientes.
La seal compleja puede ser tanto analgica como digital y estar multiplexada en
cualquiera de las distintas formas posibles para cada una de ellas.
El desmultiplexor, es un circuito combinacional que aunque la funcin bsica es la que
hemos explicado, puede utilizarse en muchos casos como descodificador y adoptar
cualquiera de las funciones que un descodificador realiza.

MULTIPLEXORES:
Son circuitos Combinacionales que poseen las siguientes entradas y salidas:
N entradas de informacin o canales de datos.
n entradas de seleccin o control.
Una salida de informacin.
Una entrada de autorizacin.
Los canales de entrada o datos estn relacionados con las entradas de seleccin o
control por la siguiente ecuacin:
Nmero de canales= 2Numero de entradas de control.

49

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
En los esquemas representativos de estos circuitos se suele denominar a dichas
entradas y salidas con los smbolos que se exponen a continuacin:

D0 o I0 a Dn o In a las entradas de informacin.


A, B, C, D, a las entradas de control.
E o G a la entra de autorizacin o strobe.
W, Z o Y a la salida del circuito.
El principio de funcionamiento del multiplexor es el siguiente: cuando una combinacin
binaria aparece en las entradas de control, seleccin o direccionamiento, la informacin
de entrada presente en el canal por ella definido aparece en la salida.
Por tanto, se puede considerar a un multiplexor como un conmutador de mltiples
entradas y cuya nica salida se controla electrnicamente mediante las entradas de
control.

38. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC - 5v.
10 diodos Leds.
CI: 7400 74LS00, 7404 74LS04, 7408 74LS08, 7432 74LS32
CI: 74LS139.
CI: 74LS193.
01 display nodo comn.
01 multimetro digital.
01 manual ECG.
Resistencias elctricas.
Cables de conexin de telefona.

39. PROCEDIMIENTO.
4.1.- DEMULTIPLEXOR DE 2 a 4 LINEAS (74139).
a.- Monte el siguiente circuito:

50

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

b.- Manualmente aplique niveles lgicos 0 y 1 en las entradas G1, B1 y A1.

c.- Completar la correspondiente Tabla de Verdad que define el funcionamiento del


demultiplexor de 2 a 4 lneas:

ENTRADAS
HAB.
G
1
0
0
0
0

SALIDAS

SELECCIN
B
X
0
0
1
1

A
X
0
1
0
1

Y0

Y1

Y2

Y3

d.- Escriba sus observaciones y/o conclusiones.

51

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.2.- EL MULTIPLEXOR
COMVENCIONALES.

DE

CONTRUIDO

CON

PUERTAS

a.- El esquema siguiente muestra un multiplexor de 2 a 1 construido a base de puertas


convencionales: NOT, AND y OR:

b.- Los conmutadores E0 y E1 actan como canales de entrada de informacin. El


conmutador E9 permite seleccionar una de las dos entradas.

c.- Completar la correspondiente Tabla de Verdad que define el funcionamiento del


multiplexor 2x1:

CONTROL
C
0
0
0
0
1
1
1
1

ENTRADAS
E1
0
0
1
1
0
0
1
1

E0
0
1
0
1
0
1
0
1

SALIDA
S0

d.- Escriba sus observaciones y/o conclusiones.

52

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 10: Circuitos Osciladores

40. OBJETIVOS.

Familiarizar con el uso del C.I. 555 como osciladores.


El C.I. 555 como Multivibrador Astable o Clock.
El C.I. 555 como Multivibrador Monoestable o Temporizador.
Otras formas de generar osciladores.
Aplicaciones.

41. FUNDAMENTO TEORICO.


Este excepcional Circuito Integrado muy difundido en nuestros das naci hace 30 aos y
contina utilizndose actualmente, puede ver una
Se puede ver de la figura que independientemente del tipo de encapsulado, la
numeracin de las patillas del temporizador es la misma
El 556 es un Circuito Integrado con 2 temporizadores tipo 555 en una sola unidad de 14
pines y el 558 tiene 4 temporizadores tipo 555 en una sola unidad de 14 pines

Descripcin de las patillas o pines del temporizador 555


1 - Tierra o masa.
2 - Disparo: Es en esta patilla, donde se establece el inicio del tiempo de retardo, si el
555 es configurado como monoestable. Este proceso de disparo ocurre cuando este pin
va por debajo del nivel de 1/3 del voltaje de alimentacin. Este pulso debe ser de corta
duracin, pues si se mantiene bajo por mucho tiempo la salida se quedar en alto hasta
que la entrada de disparo pase a alto otra vez.
3 - Salida: Aqu veremos el resultado de la operacin del temporizador, ya sea que este
conectado como monoestable, astable u otro. Cuando la salida es alta, el voltaje ser el
voltaje de aplicacin (Vcc) menos 1.7 Voltios. Esta salida se puede obligar a estar en
casi 0 voltios con la ayuda de la patilla N 4 (reset).
4 - Reset: Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla de salida N 3
a nivel bajo. Si por algn motivo esta patilla no se utiliza hay que conectarla a Vcc para
evitar que el 555 se "resetee"
5 - Control de voltaje: Cuando el temporizador se utiliza en el modo de controlador de
voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la practica como Vcc -1
voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible modificar los tiempos en que la

53

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
patilla N 3 esta en alto o en bajo independiente del diseo (establecido por las
resistencias y condensadores conectados externamente al 555). El voltaje aplicado a la
patilla N 5 puede variar entre un 45 y un 90 % de Vcc en la configuracin monoestable.
Cuando se utiliza la configuracin astable, el voltaje puede variar desde 1.7 voltios hasta
Vcc. Modificando el voltaje en esta patilla en la configuracin astable causar la
frecuencia original del astable sea modulada en frecuencia (FM). Si esta patilla no se
utiliza, se recomienda ponerle un condensador de 0.01uF para evitar las interferencias
6 - Umbral: Es una entrada a un comparador interno que tiene el 555 y se utiliza para
poner la salida (Pin N 3) a nivel bajo.
7 - Descarga: Utilizado para descargar con efectividad el condensador externo utilizado
por el temporizador para su funcionamiento.
8 - V+: Tambin llamado Vcc, es el pin donde se conecta el voltaje de alimentacin que
va de 4.5 voltios hasta 16 voltios (mximo). Hay versiones militares de este integrado
que llegan hasta 18 Voltios
El temporizador 555 se puede conectar para que funcione de diferentes maneras, entre
los mas importantes estn: como multivibrador astable y como multivibrador
monoestable.

42. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC - 5v.
01 Osciloscopio.
10 diodos Leds.
02 x CI: 555.
01 multimetro digital.
01 manual ECG.
Potencimetros:10 K,100 K, 1M
Resistencias: (3) 10 K, (3) 220 , (3) 1 K, 570 K, 2.7 K, 100 K.
Condensadores Cermicos: 0.1 F, 0.01 F, (2)0.047 F,(2) 0,220 F.
Condensadores Electrolticos: 10 F, 100 F, 100 F.
(1) Diodos 1N4004
Diodos Led.
Cables de conexin de telefona.

54

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
43. PROCEDIMIENTO.
4.1.- OPERACIN MONOESTABLE O DE UN SOLO DISPARO:
a.- Monte el siguiente circuito:

t= 1.1 x Rt x Ct
Para un tiempo de: .. Seg.
Calcular los valores de:
- Rt=.
- Ct=.

b.- Presione el pulsador por una sola vez y determine el tiempo T de duracin del pulso
de salida prctica.
c.- Escriba sus observaciones y/o conclusiones.

55

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.2.- OPERACIN ASTABLE:
a.- Monte el siguiente circuito:

F= 1.44 / ( ( Ra + 2Rb ) C )
Para un tiempo de: .. Seg.
Calcular los valores de:
- Ra=.....
- Rb=.
- C=

b.- Pulse momentneamente el pulsador y mida el tiempo que dura iluminado el diodo
LED.
c.- Escriba sus observaciones y/o conclusiones.

56

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 11: Circuitos Secuenciales Bsicos:


Flip - Flop
44. OBJETIVOS.

Implementar Flip Flops de diferentes tipos.


Obtener dominio en el conocimiento de las Tablas de Verdad o Funcionamiento
de los diferentes Flip Flops.
Verificar en la prctica las Tablas de Verdad o Funcionamiento de los Flip
Flops.

45. FUNDAMENTO TEORICO.

FLIP - FLOPS:
Generalidades
Siendo los Flip-Flops las unidades bsicas de todos los Sistemas Secuenciales, existen
cuatro tipos: el RS, el JK, el T y el D. Y los ltimos tres se implementan del primero
pudindose con posterioridad con cualquiera de los resultados confeccionar cualquiera
de los restantes.
Todos pueden ser de dos tipos, a saber: Flip-Flop activado por nivel (FF-AN) o bien
Flip-Flop maestro-esclavo (FF-ME). El primero recibe su nombre por actuar meramente
con los "niveles" de amplitud 0-1, en cambio el segundo son dos FF-AN combinados de
tal manera que uno "hace caso" al otro.
Un circuito Flip-Flop puede mantener un estado binario indefinidamente (siempre y
cuando se le este suministrando potencia al circuito) hasta que se cambie por una seal
de entrada para cambiar estados. La principal diferencia entre varios tipos de Flip-Flops
es el nmero de entradas que poseen y la manera en la cual las entradas afecten el
estado binario.
Circuito bsico de un Flip-Flop
Se menciono que un circuito Flip-Flop puede estar formado por dos compuertas NAND o
dos compuertas NOR. Estas construcciones se muestran en los diagramas lgicos de las
figuras en el desarrollo de este presente laboratorio. Cada circuito forma un Flip-Flop
bsico del cual se pueden construir uno mas complicado. La conexin de acoplamiento
intercruzado de la salida de una compuerta a la entrada de la otra constituye un camino
de retroalimentacin. Por esta razn, los circuitos se clasifican como Circuitos
Secuenciales Asincrnicos. Cada Flip-Flop tiene dos salidas, Q y Q y dos entradas S
(set) y R (reset). Este tipo de Flip-Flop se llama Flip-Flop RS acoplado directamente o
bloqueador SR (SR latch). Las letras R y S son las iniciales de los nombres en ingles de
las entradas (reset, set).

57

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
46. LISTA DE EQUIPOS Y MATERIALES.
-

01 protoboard.
01 fuente de tensin VDC - 5v.
01 multimetro digital.
01 manual ECG.
C.I.: 7408, 7400, 7402, 7474, 7476.
Resistencias: (3) 10 K, (3) 220 , (3) 1 K, 570 , 2.7 K, 100 K, 330 ,
Condensadores Cermicos: 0.1 F, 0.01 F, (2)0.047 F, (2) 0,220 F.
(2) Mini-switch de 3 golpes.
Cables de conexin de telefona.

47. PROCEDIMIENTO.
4.5.

FLIP FLOP RS ASINCRONO:

a.- Monte el siguiente circuito:

b.- Utilice el indicador de nivel lgico para monitorear las entradas S y R, as como las
salidas Q y Q .
c.- Aplique los niveles lgicos sealados para las entradas S y R, igualmente verifique
las salidas Q y Q . Compruebe y llene la Tabla de funcin del Flip Flop RS:

58

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.6.

FLIP FLOP RS SINCRONO:

a.- Monte el siguiente circuito:

b.- Utilice el indicador de nivel lgico para monitorear las entradas S, R y Ck, as como
las salidas Q y Q .
c.- Aplique los niveles lgicos sealados para las entradas S, R y Ck, igualmente
verifique las salidas Q y Q . Compruebe y llene la Tabla de funcin del Flip Flop RS:

59

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.7.

FLIP FLOP TIPO D:

El Flip Flop tipo D que usaremos ser C.I. 7474, cuya configuracin interna y Tabla de
funcin es la siguiente.

7474

a.- Monte el circuito (No se olvide de conectar el pin 14 a +5v y el pin 7 a GND)

b.- Verifique la Tabla de funcin, teniendo en cuenta la siguiente nomenclatura:


H
L
X
H

Q0
Q0

Significa nivel lgico 1 (+5v).


Significa nivel lgico 0 (GND)
Significa que el nivel lgico de esta entrada es irrelevante; es decir que puede ser
ya sea, un nivel lgico 1 o un nivel lgico 0
Significa que esta configuracin no es estable, es decir que no se mantendrn
cuando las entradas PRESET y CLEAR retornen a su estado inactivo.
Es el valor de Q antes que las condiciones de entrada indicadas fueran
establecidas.
Es el complemento de Q0.

60

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

Representa un filo positivo o un filo delantero de pulso clock de entrada


(transicin de 0 a 1).
Representa un filo negativo o un filo posterior de pulso clock de entrada
(transicin de 1 a 0).

c.- Usando el indicador de nivel lgico monitoree la entrada del clock, la entrada de
DATA y las salidas Q y Q 0 .
d.- Por ejemplo en la primera condicin, debe verificar que, no interesa la condicin del
clock, o DATA, si CLEAR es H y PRESET es L, automticamente la salida Q ira a H o
nivel lgico 1 y Q se ira a L o nivel lgico 0 y ah se mantendr mientras subsista la
condicin de PRESET = L o nivel lgico 0.
e.- Complete la verificacin del resto de la Tabla de funcin del tipo Flip Flop tipo D.
f.- En el cual de las condiciones ensayadas se comprueba la transferencia de la
informacin de la DATA hacia la salida Q0.

4.8.

FLIP FLOP TIPO JK:

El Flip Flop JK que usaremos ser el C.I. 7476, cuya configuracin interna y Tabla de
funcin es la siguiente.

a.- Monte el siguiente circuito. (No se olvide conectar el pin 5 a +5v y el pin 13 a GND).

61

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

b.- Usando el indicador de nivel lgico monitoree la entrada del J, K, CLOCK, y las
salidas Q y Q 0 .
c.- Verifique la Tabla de funcin y recuerde que las salidas Q = Q 0 y Q = Q 0 significan
que tanto Q y Q permanecen en su estado lgico; es decir, el clock no tiene efecto.
Igualmente TOOGLE significa que Q y Q cambia de estado lgico, conmutando entre 0
y 1 con cada pulso de clock.
d.- Por ejemplo, coloque PRESET a L (GND) y CLEAR a H (+5v); las entradas
CLOCK, J y K son irrelevantes, no interesa su condicin; automticamente Q ir a H y

Q ir a L. Verifquelo usando el indicador de nivel lgico.


e.- Complete la verificacin del resto de la Tabla de funcin.
f.- En el cual de las condiciones ensayadas se comprueba la transferencia de la
informacin de las entradas J y K a las salida Q y Q .

4.9.

EL FLIP FLOP: TIPO T (TOGGLE)

a.- Monte el siguiente circuito (No se olvide de conectar el pin 14 a +Vcc y el pin 7 a
GND).

62

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
b.- Usando el indicador de nivel lgico monitoree la entrada del clock, la entrada T y la
salidas Q.
c.- Verifique la Tabla de funcin adjunta y compruebe que, cuando la entrada T esta en
el nivel lgico 1, la salida Q cambia de estado con cada pulso de clock que llega a la
entrada CK.
d.- Desconecte el indicador de nivel lgico. Coloque la entrada T a nivel lgico 1.
f.- Realice algunas aplicaciones y escriba sus conclusiones.

63

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 12: Mdulos Secuenciales


Registros
48. OBJETIVOS.

Observar el movimiento de informacin en un Registro de Desplazamiento.


Medir el tiempo que demora un dato desde su ingreso hasta la salida en el
registro.
Conocer el funcionamiento de los diferentes Registros en C.I.
Usar los contadores como divisores de frecuencia.

49. FUNDAMENTO TEORICO.


REGISTROS:
Se llaman as a un conjunto de Circuitos Biestable o Flip-Flops que tienen como
objetivo almacenar datos binarios o bien realizar un movimiento de los mismos.

TIPOS DE REGISTROS:
1) Registros de Almacenamiento.
2) Registros de Desplazamiento.

REGISTRO DE ALMACENAMIENTO:
En general responden a la estructura de la siguiente figura:

64

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
Por las entradas se introducen los N bits a almacenar en el registro. La seal de reloj
sincroniza la carga de la informacin en los Flip-Flops. Las seales de control
indican la operacin a realizar y por las salidas se obtiene el valor de la informacin
guardada en el registro.
Cada Flip-Flops puede almacenar el estado de un bit. As, al agrupar una serie de
Biestable con una seal de reloj podemos activar a todos juntos, de modo que
capturen el dato que est en sus entradas, lo almacenen y lo muestren en sus
salidas.
Estos registros se llaman de Carga Paralela. Los Flip-Flops que componen el
bloque o modulo pertenecen a alguno de los tipos de Flip-Flops, es decir: R-S, J-K,
D T.
Todos los Flip-Flops que componen el Registro trabajan en forma conjunta y
controlada por el mismo pulso de reloj (Ck). Estos Flip-Flops pueden cargarse con

50. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC - 5v.
01 multimetro digital.
01 Generador de seales.
01 manual ECG.
01 Osciloscopio Digital.
C.I.: 7400 74LS00, 7404 74LS04, 7408 74LS08, (02) 7476 74LS76.
C.I.: 74LS164.
C.I.: 74LS47, 74LS193.
Resistencias: (3) 10 K, (3) 220 , (3) 1 K, 570 , 2.7 K, 100 K, 330 ,
Condensadores Cermicos: 0.1 F, 0.01 F, (2)0.047 F, (2) 0,220 F.
(2) Mini-switch de 3 golpes.
Display nodo Comn.
Resistencias varias.
Diodos leds varios.
Cables de conexin de telefona.

51. PROCEDIMIENTO.
4.10.

REGISTRO DE DESPLAZAMIENTO SERIE CON FLIP-FLOP:

a.- Implementar el siguiente circuito de desplazamiento:

65

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

66

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
b.- Usando el pulsador resetee el circuito.
c.- Usando S1 aplique un pulso de aproximadamente 1 segundo de duracin. Usando el
reloj determine cuanto demora dicho dato (1 lgico) en llegar a la salida serie del
registro.
d.- Explique cmo se est trasladando el dato en el registro.
e.- Escriba sus observaciones y/o conclusiones.

67

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 13: Mdulos Secuenciales


Contadores
52. OBJETIVOS.

Implementar contadores asncronos y verificar sus caractersticas en la prctica.


Implementar los contadores sncronos y verificar sus caractersticas en la
prctica.
Usar los contadores como divisores de frecuencia.

53. FUNDAMENTO TEORICO.


CONTADORES:
Son sistemas de memoria que (recuerdan) cuntos pulsos de reloj le han sido
aplicados en la entrada. En sus salidas muestran en cdigo binario dichos nmeros
de pulsos de reloj. En la prctica hay numerosos tipos de contadores digitales
usados en una gran variedad de aplicaciones, incluyendo conteo de pulsos, divisin
de frecuencia, ordenamiento en secuencia y tiempo de operaciones.

68

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
DIAGRAMA DE ESTADO
000
111

001

010

101

101

011
100
INDICA LA OCURRENCIA DE
UN PULSO DE RELOJ

CARACTERISTICAS DE LOS CONTADORES:


1.- MODULO.- Es el numero de estado que recorre el contador antes de repetir la
secuencia.

MODULO = MOD =: 2n
CAPACIDAD DE CONTAJE =N de Contaje = MODULO 1
Donde:
n

= Numero de Flip Flops

2.- FRECUENCIA MAXIMA DE LOS IMPULSOS DE RELOJ A CONTAR.- Esta


determinado por la tecnologa de los Biestable o Flip-Flops que se utilizan: TTL,
DTL, CMOS, ECL, etc.
3.- PONDERACION.- Un contador es ponderado si se puede asignar un valor a
cada salida del contador.
- OBSERVACIONES:
La mayora de los contadores BCD (Decimal Codificado Binario), tienen la
ponderacin 1-2-4-8. Muchos contadores no tienen ponderacin, por ejemplo el
Contador Tipo Anillo Autmata.
- VENTAJAS DE LA PONDERACION:
Se puede decir inmediatamente en que estado estn los contadores y adems cual
va ser el siguiente estado de la secuencia. Facilita la conversin de las seales
digitales a analgicas.

69

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

4.- MODOS DE OPERACIN.- Hay 2 modos de operacin:


- Asncrona.
- Sncrona.

54. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC - 5v.
01 multimetro digital.
01 Generador de seales.
01 manual ECG.
01 Osciloscopio Digital.
C.I.: 7400 74LS00, 7404 74LS04, 7408 74LS08, (02) 7476 74LS76.
C.I.: 74LS164.
C.I.: 74LS47, 74LS193.
Resistencias: (3) 10 K, (3) 220 , (3) 1 K, 570 , 2.7 K, 100 K, 330 ,
Condensadores Cermicos: 0.1 F, 0.01 F, (2)0.047 F, (2) 0,220 F.
(2) Mini-switch de 3 golpes.
Display nodo Comn.
Resistencias varias.
Diodos leds varios.
Cables de conexin de telefona.

55. PROCEDIMIENTO.
4.11.

CONTADOR ASINCRONO:

a.- Implementar el siguiente circuito contador:

70

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
:

71

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

b.- Resetee el contador, use indicadores lgicos adecuados en las salidas de los FlipFlops y usando el switch S1 llene la siguiente tabla de funciones del contador:

N PULSOS
DE CLOCK
DE
ENTRADAS

SALIDAS
Q3

Q2

Q1

0
1
2
3
4
5
6
7
8
9
10

c.- En el circuito de la figura anterior retire el Circuito Antirrebote y en su lugar aplica


seal desde el generador de funciones. Use el Osciloscopio y grafique la seal der reloj
y las salidas respectivas.

4.2

CONTADOR SINCRONO CON CIRCUITO INTEGRADO:

a.- Monte el siguiente circuito:

72

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

b.- Analice el funcionamiento del circuito.


c.- Escriba sus conclusiones y observaciones.

73

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

LABORATORIO N 14: Proyecto de Aplicacin:


Electrnica Secuencial
56. OBJETIVOS.

Aplicar la Electrnica Secuencial a la Inversin de Giro de un Motor Trifsico

57. LISTA DE EQUIPOS Y MATERIALES.


-

01 protoboard.
01 fuente de tensin VDC variable.
05 diodos Leds.
CI: 7400 74LS00, 7402 74LS02, 7404 74LS04, 7474 74LS74.
01 multimetro digital.
01 manual ECG.
06 Resistencia de 1K.
01 transistor 2N2222.
03 Pulsadores N.A.
01 Relay de 12 VDC.
01 diodo 1N4001
Cables de conexin de telefona.

58. PROCEDIMIENTO.
3.1 INVERSION DE GIRO DE MOTOR UN TRIFASICO CON FLIP-FLOP:
a.- Implementar el siguiente circuito:

74

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

75

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.12. CIRCUITO DE MANDO DE LA INVERSION DE GIRO DE UN
MOTOR TRIFASICO:
b- Implementar el siguiente circuito:

4.13. CIRCUITO DE FUERZA DE LA INVERSION DE GIRO DE UN


MOTOR TRIFASICO:
a. Implementar el siguiente circuito:

76

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales

77

2014-A

Universidad Nacional del Callao


Facultad de Ingeniera Elctrica y Electrnica
Laboratorio de Circuitos Digitales
4.14. CIRCUITO DE INTERFASE DE LA INVERSION DE GIRO DE UN
MOTOR TRIFASICO:
c. Implementar el siguiente circuito:

d. Escriba sus conclusiones y observaciones.

78

2014-A