Вы находитесь на странице: 1из 6

ALARMA CON FLIP FLOPS

INSTITUTO TECNOLOGICO SUPERIOR DE POZA RICA


Laura Susana Fernndez Zavala
David Orellan Loya
Zabdiel Rojas Reyes
Lizeth Alejandra Tirado Paredes
Jesus Arturo Vazquez Cruz

Resumen: Este proyecto tiene por


objetivo mostrar el manejo de una alarma
basada en configuracin flip/flop y un
integrado 4093 de fcil adquisicin.
Tambin tenemos como censor una
fotocelda la cual al recibir la luz es
acoplada a una de las compuertas AND
la cual tiene como referencia las
resistencia de 10k y 1M, a la salida de
estas tenemos un led indicado de estado
mientras que el otro extremo es
conectado a otra NAND a cual mediante
el trimmer preset de 10K ajusta la
respuesta de disparo de la alarma la cual
es emitida por el pizo controlado por el
BC547B.
COMO ALMACENADOR DE BITS
l. INTRODUCCION
En esta figura podemos apreciar la
configuracin de dos censores fotocelda
y censores magnticos con referencia
hacia positivo o negativo de acuerdo al
control que queramos dar al circuito

Un visitable puede usarse para


almacenar un bit. La informacin
contenida en muchos biestables puede
representar
el
estado
de
un
secuenciador, el valor de un contador, un
carcter ASCII en la memoria de un
ordenador, o cualquier otra clase de
informacin. Un registro es un grupo de

celdas de almacenamiento binario


adecuadas para mantener informacin
binaria. Un grupo de flip-flop constituye
un registro, ya que cada flip-flop esuna
celda binaria capaz de almacenar un bit
de informacin. Un registro de n-bit tiene
un grupo de n flip-flop y es capaz de
almacenar cualquier informacin binaria
que contenga n bits. Adems de los flipflop, un registro puede tener compuertas
combi nacional que realicen ciertas
tareas de procesamiento de datos. En su
definicin mas amplia, un registro consta
de un grupo de flip-flop y compuertas que
efectan una transicin. Los flipflopmantienen la informacin binaria y las
compuertas controlan cuando y como se
transfiere informacin nueva al registro.

biestables esel conteo en cdigo binario


del nmero de ciclos en la primera
entrada de reloj hasta un mximo de 2n1
donde nes el nmero de biestables
usados.Uno de los problemas con esta
configuracin de contador (ripple counter
en ingls) es quela salida es
momentneamente invlida mientras los
cambios se propagan por la cadena justo
despus de un flanco de reloj. Hay dos
soluciones a este problema. La primera
es muestrear la salida slo cuando se
sabe que esta es vlida. La segunda,
ms compleja y ampliamente usada, es
utilizar un tipo diferente de contador
sncrono, que tiene una lgica ms
compleja para asegurar que todas las
salidas cambian en el mismo momento
predeterminado, aunque el precio a
pagar es la reduccin de la frecuencia
mxima a la que puede funcionar. Una
cadena de biestables T como la descrita
anteriormente tambin sirve para la
divisin dela frecuencia de entrada entre
en , donde n es el nmero de biestables
entre la entrada y la ltima salida.

Figura:2 ALMACENADOR DE BITS

ll. COMPONENTES.
COMO CONTADOR
El T es til para contar. Una seal
repetitiva en la entrada de reloj hace que
el biestablecambie de estado por cada
transicin alto-bajo si su entrada T est a
nivel 1. La salida de un biestable puede
conectarse a la entrada de reloj de la
siguiente y as sucesivamente. La salida
final del conjunto considerado como una
cadena de salidas de todos los

Integrado 4093:
El 4093 tiene cuatro separada 2-input
NAND Schmitt trigger que se puede
utilizar de forma independiente.

Fotocelda

Figura:3 Configuracin del Integrado 4093

Entradas tpicas CMOS tienen un nico


umbral. Si la tensin aplicada a la
entrada es menor que la mitad de la
tensin de alimentacin, se cuenta como
un '0 ', mientras que si la tensin es ms
de la mitad de la tensin de alimentacin,
se cuenta como un '1'.

Una entrada de disparador Schmitt tiene


dos umbrales diferentes. La mejor
manera de entender cmo funciona este
es investigar el comportamiento de un
dispositivo disparador de Schmitt en un
circuito prctico. Usted va a probar una
de las puertas en el 4093 de la siguiente
manera:

Es un componente electrnico cuya


resistencia disminuye con el aumento de
intensidad de luz incidente. Puede
tambin
ser
llamado
fotorresistor,
fotoconductor, clula fotoelctrica o
resistor dependiente de la luz, cuya
siglas, LDR, se originan de su nombre en
ingls light-dependent resistor. Su cuerpo
est formado por una clula o celda y
dos patillas. En la siguiente imagen se
muestra su smbolo elctrico.

El valor de resistencia elctrica de un


LDR es bajo cuando hay luz incidiendo
en l (puede descender hasta 50 ohms) y
muy alto cuando est a oscuras (varios
megaohmios).

Las clulas de sulfuro del cadmio se


basan en la capacidad del cadmio de
variar su resistencia segn la cantidad de
luz que incide en la clula. Cuanto ms
luz incide, ms baja es la resistencia. Las
clulas son tambin capaces de
reaccionar a una amplia gama de
frecuencias, incluyendo infrarrojo (IR), luz
visible, y ultravioleta (UV).

Fotocelda o fotorresistencia, cambia su


valor resistivo (Ohms) conforme a la
intensidad de luz. Mayor luz, menor
resistencia y viceversa..
Figura:4 Entradas tpicas CMOS

La variacin del valor de la resistencia


tiene cierto retardo, diferente si se pasa
de oscuro a iluminado o de iluminado a

oscuro. Esto limita a no usar los LDR en


aplicaciones en las que la seal luminosa
vara con rapidez. El tiempo de respuesta
tpico de un LDR est en el orden de una
dcima de segundo. Esta lentitud da
ventaja en algunas aplicaciones, ya que
se filtran variaciones rpidas de
iluminacin que podran hacer inestable
un sensor (ej. tubo fluorescente
alimentado por corriente alterna). En
otras aplicaciones (saber si es de da o
es de noche) la lentitud de la deteccin
no es importante.
Se fabrican en diversos tipos y pueden
encontrarse en muchos artculos de
consumo, como por ejemplo en cmaras,
medidores de luz, relojes con radio,
alarmas de seguridad o sistemas de
encendido y apagado del alumbrado de
calles.
Tambin se fabrican fotoconductores de
Ge:Cu que funcionan dentro de la gama
ms baja "radiacin infrarroja".

Compuerta AND

Es una puerta lgica digital que


implementa la conjuncin lgica -se
comporta de acuerdo a la tabla de
verdad mostrada a la derecha. sta
entregar
una
salida
ALTA (1),
dependiendo de los valores de las
entradas, siendo este caso, al recibir solo
valores altos en la puerta AND. Si alguna
de estas entradas no son ALTAS,
entonces se mostrar un valor de salida
BAJA. En otro sentido, la funcin de la
compuerta AND efectivamente encuentra
el mnimo entre dos dgitos binarios, as
como la funcin OR encuentra al
mximo.
Se puede ver claramente que la salida X
solamente es "1" (1 lgico, nivel alto)
cuando la entrada A como la entrada B
estn en "1". En otras palabras la salida
X es igual a 1 cuando la entrada A y la
entrada B son 1
Esta situacin se representa en lgebra
booleana como: X = AB o X = AB

Figura
Figura: 5 Fotocelda

Se puede deducir que el tiempo de


propagacin de la seal de la entrada C
es menor que los de las entradas A y B
(Estas ltimas deben propagarse por dos
compuertas mientras que la entrada C se
propaga slo por una compuerta).
De igual manera, se puede implementar
compuertas AND de 4 o ms entradas.

Figura: 6 configuracion de la Compuerta AND

Una compuerta
AND puede tener
muchas entradas. Una puerta AND de
mltiples entradas puede ser creada
conectando compuertas simples en serie.
El problema de poner compuertas en
cascada, es que el tiempo de
propagacin de la seal desde la entrada
hasta la salida, aumenta. Si se necesita
una compuerta AND de 3 entradas y no
una hay disponible, es fcil crearla con
dos compuertas AND de 2 entradas en
serie o cascada.
Se observa que la tabla de verdad
correspondiente es similar a la mostrada
anteriormente, solo que esta tiene 3
entradas, aunque su salida ALTA se
cumple de la misma forma que la
anterior, siendo A, B y C, con valor 1.

Tabla de Verdad
A

Figura: 7 Tabla de verdad

Compuerta NAND

Una compuerta NAND es un


dispositivo lgico que opera en forma
exactamente
contraria
a,
una
compuerta, AND, entregando una
salida baja cuando todas sus
entradas son altas y una salida alta
mientras exista por lo menos un bajo
a cualquiera de ellas.
Considerar el diagrama de los
smbolos lgicos de la fig. 12, una
puerta AND est conectada a un
inversor. Las entradas A y B realizan
la funcin AND y forma la expresin
booleana A B la puerta NOT invierte
A B a la derecha del inversor se

aade la barra de complementaron a


la
expresin
booleana
obtenindose A B = Y a este circuito
se denomina NOT-AND o NAND.
Figura 9: Smbolo lgico de una compuerta NAND

Figura 8: Circuito equivalente de una compuerta


NAND

El smbolo lgico convencional para la


puerta se muestra en el diagrama de la
fig. 13 observar que el smbolo NAND es
smbolo AND con un pequeo crculo a la
salida. El crculo a veces se denomina
crculo inversor. Esta es una forma
simplificada de representar la puerta
NOT . la tabla de verdad describe la
operacin exacta de la puerta lgica . la
tabla de la verdad para la puerta NAND
se ilustra en la tabla 8, observe como sus
salida son las inversas de las salidas de
la puerta AND .

Figura 10: Tabla de verdad de una compuerta


NAND de dos entradas

PROCEDIMIENTO

Вам также может понравиться