Вы находитесь на странице: 1из 10

INSTITUTO TECNOLGICO DE TUXTLA

GUTIRREZ
Nombre:
Daniel Eduardo Prez Ramrez
Matricula:
12270869
Catedrtico:
ING. Walter Torres Robledo
Materia:
Arquitectura de Computadoras
Fecha:
03 de febrero de 2015
Trabajo:
Sntesis y recopilacin de Unidad 1

NDICE
1.- Arquitecturas de cmputo
1.1 Modelos de arquitectura de cmputo
1.1.1 Clsicas.
1.1.2 Segmentadas.
1.1.3 De multiprocesamiento.
1.2 Anlisis de los componentes.
1.2.1 CPU.
1.2.1.1 Arquitecturas.
1.2.1.2 Tipos.
1.2.1.3 Caractersticas.
1.2.1.4 Funcionamiento (ALU, unidad de control,
Registros y buses internos)
1.2.2 Memoria.
1.2.2.1 Conceptos bsicos del manejo de la memoria.
1.2.2.3 Memoria Cache
1.2.3 Manejo de la entrada/salida.
1.2.4 Buses
1.2.4.1 Tipos de buses
1.2.4.2 Estructura de los buses
1.2.4.3 Jerarquas de buses
1.2.5. Interrupciones

Unidad 1.- Arquitecturas


de cmputo

1.1.2Arquitecturas
Segmentadas.

1.1
Modelos
arquitecturas
cmputo.

Las arquitecturas segmentadas o con


segmentacin del cauce buscan mejorar el
desempeo realizando paralelamente varias
etapas del ciclo de instruccin al mismo
tiempo. El procesador se divide en varias
unidades funcionales independientes y se
dividen entre ellas el procesamiento de las
instrucciones

de
de

1.1.1 Arquitecturas

1.1.3 Arquitecturas de
multiprocesamiento.

Clsicas.
Estas arquitecturas se desarrollaron en
las
primeras
computadoras
electromecnicas y de tubos de vaco.
Aun son usadas en procesadores
empotrados de gama baja y son la base
de la mayora de las arquitecturas
modernas
Arquitectura
Newman)

Mauchly-Eckert

Cuando se desea incrementar el desempeo


ms aya de lo que permite la tcnica de
segmentacin del cauce (limite terico de una
instruccin por ciclo de reloj), se requiere
utilizar ms de un procesador para la
ejecucin del programa de aplicacin.

(Von
Las

CPU de multiprocesamiento :

SISO (Single Instruction, Single Operand )


computadoras independientes
SIMO (Single Instruction, Multiple Operand
) procesadores vectoriales
MISO (Multiple Instruction, Single Operand
) No implementado
MIMO
(Multiple
Instruction,
Multiple
Operand ) sistemas SMP, Clusters

La principal desventaja de esta


arquitectura, es que el bus de datos y
direcciones nico se convierte en un
cuello de botella por el cual debe pasar
toda la informacin que se lee de o se
escribe a la memoria, obligando a que
todos los accesos a esta sean
secuenciales. Esto limita el grado de
paralelismo (acciones que se pueden
realizar al mismo tiempo) y por lo tanto, el
desempeo
de
la
computadora.
Este efecto se conoce como el cuello de
botella
de
Von
Newman

Procesadores
vectoriales

Son
computadoras pensadas para aplicar un
mismo algoritmo numrico a una serie de
datos matriciales, en especial en la simulacin
de sistemas fsicos complejos, tales
como simuladores para predecir el clima,
explosiones atmicas, reacciones qumicas
complejas, etc., donde los datos son
representados como grandes nmeros de
datos en forma matricial sobr los que se

deben se aplicar el mismo algoritmo


numrico.
En los sistemas SMP (Simetric
Multiprocesesors), varios procesadores
comparten la misma memoria principal y
perifricos
de
I/O,
Normalmente
conectados por un bus comn. Se
conocen como simtricos, ya que ningn
procesador toma el papel de maestro y
los dems de esclavos, sino que todos
tienen derechos similares en cuanto al
acceso a la memoria y perifricos y
ambos son administrados por el sistema
operativo. [1]

trmino "CPU" es aplicado usualmente a

1.2 Anlisis de los


componentes.

mismo y su acrnimo han estado en uso en la

todos los microprocesadores.


La expresin "unidad central de proceso" es,
en trminos generales, una descripcin de
una cierta clase de mquinas de lgica que
pueden ejecutar complejos programas de
computadora. Esta amplia definicin puede
fcilmente ser aplicada a muchos de los
primeros computadores que existieron mucho
antes que el trmino "CPU" estuviera en
amplio uso. Sin embargo, el trmino en s
industria de la informtica por lo menos desde
el principio de los aos 1960. La forma, el
diseo y la implementacin de los CPU ha

1.2.1 CPU.

cambiado drsticamente desde los primeros

La unidad central de procesamiento, UCP

ejemplos, pero su operacin fundamental ha

o CPU (por el acrnimo en ingls de

permanecido bastante similar.

central processing unit), o simplemente el

Los primeros CPU fueron diseados a la

procesador o microprocesador, es el

medida como parte de una computadora ms

componente del computador y otros

grande,

dispositivos programables, que interpreta

nica en su especie. Sin embargo, este

las

en los

costoso mtodo de disear los CPU a la

programas y procesa los datos. Los CPU

medida, para una aplicacin particular, ha

proporcionan

caracterstica

desaparecido en gran parte y se ha sustituido

fundamental de la computadora digital (la

por el desarrollo de clases de procesadores

programabilidad) y son uno de los

baratos y estandarizados adaptados para uno

componentes necesarios encontrados en

o muchos propsitos. Esta tendencia de

las computadoras de cualquier tiempo,

estandarizacin comenz generalmente en la

junto con el almacenamiento primario y

era

los dispositivos de entrada/salida. Se

computadoras

centrales,

conoce como microprocesador el CPU

microcomputadoras,

que es manufacturado con circuitos

rpidamente con la popularizacin del circuito

integrados. Desde mediados de los aos

integrado (IC), ste ha permitido que sean

1970, los microprocesadores de un solo

diseados y fabricados CPU ms complejos

chip han reemplazado casi totalmente

en espacios pequeos (en la orden de

instrucciones

contenidas
la

todos los tipos de CPU, y hoy en da, el

de

generalmente

los

una

computadora

transistores
fue

discretos,
y
acelerada

milmetros).

Tanto

miniaturizacin

el de datos. Para introducir en la memoria, una

como la estandarizacin de los CPU han

instruccin especfica, la CPU enva a dicha

aumentado

estos

memoria la direccin de la instruccin por el canal

dispositivos digitales en la vida moderna

de direcciones y recibe por el mismo medio la

mucho ms all de las aplicaciones

instruccin que est en esa direccin. [2]

limitadas de mquinas de computacin

1.2.1.2 Tipos

dedicadas.

microprocesadores

Supercomputadoras: Una supercomputadora es el

modernos aparecen en todo, desde

tipo de computadora ms potente y ms rpida que

automviles,

neveras,

existe en un momento dado. Estas mquinas estn

calculadoras, aviones, hasta telfonos

diseadas para procesar enormes cantidades de

mviles o celulares, juguetes, entre otros.

informacin en poco tiempo y son dedicadas a una

[1]

tarea especfica. As mismo son las ms caras, sus

1.2.1.1 Arquitecturas.

precios alcanzan los 30 MILLONES de dlares y

Existen dos tipos ms comunes:

ms; y cuentan con un control de temperatura

CISC:

especial, estopara disipar el calor que algunos

Su sistema de trabajo se basa en la

componentes alcanzan a tener. Unos ejemplos de

microprogramacin. Consiste en hacer que

tareas

cada instruccin sea interpretada por un mini-

supercomputadoras son los siguientes:

Programa.

1. Bsqueda y estudio de la energa y armas

RISC:

nucleares

la

presencia

Los

de

televisores,

Microprocesador
instrucciones

la

con

un

conjunto

muy reducidas

en

las

que

son

expuestas

las

2. Bsqueda de yacimientos petrolferos con

de

grandes bases de datos ssmicos

contra

posicin. Se basan en estructuras simples y

3. El estudio y prediccin de tornados.

por lo tanto su complejidad total de la CPU es

4. El estudio y prediccin del clima de cualquier

menor.

parte del mundo

ORGANIZACIN

ARQUITECTURA INTERNA DE LA CPU

5. La elaboracin de maquetas y proyectos de la

Diagrama de bloques Los bloques funcionales

creacin de aviones, simuladores de vuelo. [2]

bsicos son: la unidad de procesamiento


central (CPU),la memoria principal, y el

1.2.1.3 Caractersticas.

procesador de Entrada - Salida. Unidad de

Dentro de las caractersticas ms importantes se

proceso central: esta es la responsable de la

encuentran las siguientes: Memoria Unidad

interpretacin y ejecucin de instrucciones

aritmtica lgica Unidad o procesador de control.

contenidas en la memoria principal, las

Memoria principal (interna o central)Se almacenan

comunicaciones entre la CPU y la memoria

datos y programas, hay dos operaciones que se

principal se realizan a travs de 2canales

hacen en la memoria (lee y escribe) entonces se

funcionalmente distintos: el de direcciones y

dice que es donde almacena, se lee y se escribe. Es

El microprocesador de la CPU est formado por


una unidad aritmtico lgica que realiza clculos y
comparaciones, y toma decisiones lgicas
(determina si una afirmacin es cierta o falsa
mediante las reglas del lgebra de Boole); por una
serie de registros donde se almacena informacin
temporalmente, y por una unidad de control que
interpreta y ejecuta las instrucciones.
Para aceptar rdenes del usuario, acceder a los
datos y presentar los resultados, la CPU se
comunica a travs de un conjunto de circuitos o
conexiones llamado bus. El bus conecta la CPU a
los dispositivos de almacenamiento (por ejemplo,
un disco duro), los dispositivos de entrada (por
ejemplo, un teclado o un ratn) y los dispositivos
de salida (por ejemplo, un monitor o una
impresora).

un conjunto de clulas numeradas y dos


registros especiales con los que realiza las
transacciones. El registro de direccin que
indica el nmero de la clula afectada y el de
intercambio que contiene la informacin leda
o la que hay que escribir en la clula de
cuestin. La memoria central o simplemente
memoria (interna o principal) se utiliza para
almacenar

informacin.

En

general,

la

informacin almacenada en memoria puede


ser de dos tipos: las instrucciones de un
programa y los datos con los que se operan las
instrucciones. Por ejemplo: Para que un
programa se pueda ejecutar (correr, rodar,

1.2.2 Memoria.

funcionar,), debe ser situado en la memoria,

En informtica, la memoria (tambin llamada

en una operacin denominada carga (load) del

almacenamiento) se refiere a parte de los

programa. La memoria central de una

componentes que forman parte de una

computadora es una zona de almacenamiento

computadora. Son dispositivos que retienen

organizada en centenares o millares de


unidades

de

almacenamiento

datos informticos durante algn intervalo de

individual

tiempo. Las memorias de computadora

celdas. La unidad elemental de memoria se

proporcionan una de las principales funciones

llama byte (octeto). Un byte tiene la capacidad

de la computacin moderna, la retencin o

de almacenar un carcter de informacin, y

almacenamiento de informacin. Es uno de

esta formado por un conjunto de unidades ms

los componentes fundamentales de todas las

pequeas de almacenamiento denominadas

computadoras modernas que, acoplados a

bits, que son dgitos binarios (0 1).

una unidad central de procesamiento (CPU

Generalmente se acepta que un byte contiene

por su sigla en ingls, central processing unit),

ocho bits. [2]

implementa lo fundamental del modelo de

1.2.1.4 Funcionamiento

computadora

Funciones que realiza: La Unidad central de


proceso o CPU, se puede definir como
Un circuito microscpico que interpreta y
ejecuta instrucciones.
La CPU se ocupa del control y el proceso de
datos en los ordenadores. Habitualmente, la
CPU es un microprocesador fabricado en un
chip, un nico trozo de silicio que contiene
millones de componentes electrnicos.

de

Arquitectura

de

von

Neumann, usado desde los aos 1940.


Dispositivo basado en circuitos que posibilitan
el almacenamiento limitado de informacin y
su posterior recuperacin.
Las memorias suelen ser de rpido acceso, y
pueden ser voltiles o no voltiles.

La clasificacin principal de memorias

Decodificadores de direcciones. El
cdigo de direccin aplicado A3, A2, A1,
A0, determina que registro ser
habilitado para colocar su palabra de
datos en 8 bits en el canal. Los bits de
direccin A1, A0, se alimentan de un
decodificador uno de 4 que activa una
lnea de seleccin de rengln, y los bits
de direccin A3, A2, se alimentan de un
segundo decodificador uno de cuatro
que activa una lnea de seleccin de
columna. Solamente un registro estar
en
el
rengln
y
la
columna
seleccionados por las entradas de
difraccin, y estar habilitado.

son RAM y ROM. Estas memorias son


utilizadas para almacenamiento primario.
[1]

1.2.2.1 Conceptos
bsicos del manejo de la
memoria.
ARQUITECTURA DE LA MEMORIA
(ROM)

La arquitectura (estructura) interna


de un CI-ROM es muy compleja y no
necesitamos conocer todos sus
detalles.
Sin
embargo
es
constructivo observar un diagrama
simplificado
de
la
estructura
interna. Existen cuatro partes
bsicas: decodificador de renglones,
arreglo de registros y buffer de
salida

Buffer de salida El registro habilitado


por las entradas de seleccin coloca el
dato que tiene sobre el canal de datos.
Estos datos entraran en los buffers de
salida mismos que se encargan de
trasmitirlos hacia las salidas externas
siempre y cuando C Seste en bajo. Si CS
est en alto, los buffers de salida se
encuentran en el estado de alta
impedancia, con lo que D7 hasta D0
estarn flotando.

Arreglo de registros El arreglo de


registros almacena los datos que
han sido programados en la ROM.
Cada registro contiene un nmero
de celdas de memoria que es igual al
tamao de la palabra. En este caso,
cada registro almacena una palabra
de 8bits. Los registros se disponen
en un arreglo de matriz< cuadrada
que es comn a muchos circuitos de
semiconductor.
Podemos
especificar la posicin de cada
registro como una ubicada en un
regln y una columna especficos.
Las 8 salidas de datos de cada
registro se conectan a un canal de
datos interno que corre atreves de
todo el circuito. Cada registro tiene
dos entradas de habilitacin (E);
ambas tienen que ser altas a fin de
que los datos del registro sean
colocados en el canal.

ARQUITECTURA DE LA MEMORIA (RAM)


Como sucede con la ROM, es til pensar que
la RAM consta de varios registros, cada uno
de los cuales almacenan una sola palabra de
datos y tiene una direccin nica. Las RAMS
comnmente vienen con capacidades de
palabras de1K, 4K, 8K, 16K, 64K, 128K,
256K, y 1024K, y tamaos de palabras de 1,
4, u 8
Bits. Como veremos mas adelante, la
capacidad de las palabras y el tamao de
estas puede extenderse combinando circuos
integrados de memoria.
Operacin de lectura. El cdigo de direccin
selecciona un registro del circuito de memoria
para leer o escribir. A fin de leer el contenido
de registro seleccionado, la entrada
lectura/escritura (R/-W)* debe ser un 1.
Adems, la entrada (CS) seleccin de CI debe

ser activada (un 0 de este caso). La


combinacin de R/-W es igual a 1 y CS es
igual a 0 habilita los buffers de salida de
manera que el contenido de registro
seleccionado aparecer en las cuatro
salidas de datos. R/-W igual a 1tambin
deshabilita los buffers de entrada de
manera que las entradas de datos no
afecten la memoria durante la operacin
de lectura
Operacin de escritura Para escribir
una nueva palabra de cuatro bits en el
registro seleccionado ser quiere que R/W igual a 0 y CS igual 0. Esta
combinacin habilita los buffers de
entrada de manera que la palabra de
cuatro bits aplicada a las entradas de
datos se cargara en el registro
seccionado. R/-W igual a 0 tambin
deshabilita los buffers de salida que son
de tres estados, de manera que las
salidas de datos se encuentran en el
estado de alta-z, durante una operacin
de escritura. La operacin de escritura,
desde luego, destruye la palabra que
antes estaba almacenada en la direccin.
Seleccin de CI. Muchos circuitos de
memoria tienen una o mas entradas CS
que se usan para habilitar o deshabilitar
el circuito en su totalidad. En el modo
deshabilitado todas las salidas y entradas
de datos se deshabilitas (alta-z) de
manera que no puede tener lugar no la
operacin de lectura ni de escritura. En
este modo en contenido de la memoria no
se afecta. La razn para tener entradas
CS ser mas clara cuando se combinen
CI de memoria para tener mayores
memorias.
Observe
que
muchos
fabricantes llaman a estas entradas CE
(habilitacin de circuito). Cuando las
entradas CS o CE se encuentran en un
estado activo, sedice que el CI de
memoria a sido seleccionado; de otro
modo se dice que no esta seleccionado.
Muchos CI de memoria estn diseados
para consumir una potencia mucho
menor cuando estn seleccionados. En
sistemas de memoria grandes, para una
operacin dada de memoria, sern

seleccionados una o ms CI de memoria


mientras que los dems no.

Terminales comunes de entrada/ salida A fin


de conservar terminales en un encapsulado
de CI, los fabricantes a menudo combinan los
funciones de entradas y salida de datos
utilizando
terminales
comunes
de
entrada/salida. La entrada R/-W controla la
funcin de estas terminales E/S. Durante una
operacin de lectura, las terminales de
entrada y salida actan como salida de datos
que reproducen el contenido dela localidad de
direccin
seleccionada.
Durante
una
operacin de escritura, las terminales de S/E
actan como entrada de datos. A las cuales
se aplican los datos al ser escritos. [2]

1.2.2.3 Memoria cache


Se refiere a la RAM que ha sido configurada
para simular un disco duro. Se puede acceder
a los ficheros de un RAM disk de la misma
forma en la que se acceden a los de un disco
duro. Sin embargo, los RAM disk son
aproximadamente miles de veces ms
rpidos que los discos duros, y son
particularmente tiles para aplicaciones que
precisan de frecuentes accesos a disco. Dado
que estn constituidos por RAM normal. los
RAM disk pierden su contenido una vez que
la computadora es apagada. Para usar los
RAM Disk se precisa copiar los ficheros desde
un disco duro real al inicio de la sesin y
copiarlos de nuevo al disco duro antes de
apagar la mquina. Observe que en el caso
de fallo de alimentacin elctrica, se perdern
los datos que hubiera en el RAM disk. [2]

1.2.3
manejo
entrada/salida.

de

LOS DISPOSITIVOS DE ENTRADA/SALIDA:


Son aquellos que permiten la comunicacin
entre la computadora y el usuario:
DISPOSITIVOS DE ENTRADA: Son aquellos
que sirven para introducir datos a la
computadora para su proceso. Los datos se

se propuso el definir estndares en el mbito de


las tarjetas grficas y as por primera vez y
realmente tuviera poco que ver con el diseo del
bus del PC. Fueron y son todava las tarjetas
grficas quienes sufren la menor velocidad del bus
AT. Por eso surgi, en el Comit VESA, la
propuesta para un bus ms rpido que fue el VESA
Local Bus.

leen de los dispositivos de entrada y se


almacenan en la memoria central o
interna. Los dispositivos de entrada
convierten la informacin en seales
elctricas que se almacenan en la
memoria central. Los dispositivos de
entrada tpicos son los teclados, otros
son: lpices pticos, palancas de mando
(joystick), CD-ROM, discos compactos
(CD), etc. Hoy en da es muy frecuente
que el usuario utilice un dispositivo de
entrada llamado ratn que mueve un
puntero electrnico sobre una pantalla
que facilita la interaccin usuariomquina
DISPOSITIVOS DE SALIDA: Son los que
permiten representar los resultados
(salida) del proceso de datos. El
dispositivo de salida tpico es la pantalla o
monitor. Otros dispositivos de salida son:
impresoras (imprimen resultados en
papel), trazadores grficos(plotters),
bocinas, entre otros. [2]

2. Bus De Datos
Mueve los datos entre los dispositivos del
hardware de Entrada como el teclado, el ratn,
etc.; de salida como la Impresora, el Monitor; y de
Almacenamiento como el Disco Duro, el Disquete
o la Memoria-Flash. Estas transferencias que se
dan a travs del Bus de Datos son gobernadas por
varios
dispositivos y mtodos, de los cuales el
Controlador PCI, "Peripheral Component
Interconnect", Interconexin de componentes
Perifricos, es uno delos principales. Su trabajo
equivale, simplificando mucho el asunto, a una
central de semforos para el trfico en las calles
de una ciudad.

1.2.4 Buses
El bus es un sistema digital que transfiere
datos entre los componentes de un
computador o entre computadores. Estn
formados por cables o pistas en un circuito
impreso, dispositivos como resistencias y
condensadores
adems
de
circuitos
integrados.[2]

3. Bus De Direcciones
El Bus de Direcciones, por otra parte, est
vinculado al bloque de Control de la CPU para
tomar y colocar datos en el Sub-sistema de
Memoria durante la ejecucin de los procesos de
cmputo. Para el Bus de Direcciones, el "ancho de
canal" explica as mismo la cantidad de
ubicaciones o Direcciones diferentes que el
microprocesador puede alcanzar. Esa cantidad de
ubicaciones resulta de elevar el 2 a la 32
potencia."2" porque son dos las seales binarias,
los bits 1 y 0; y "32 potencia" porque las 32 pistas
del Bus de Direcciones son, en un instante dado,
un conjunto de32 bits. Nos sirve para calcular la
capacidad de memoria en el CPU.

1.2.4.1 Tipos de buses


1. bus Local
Bus local. Bus entre la CPU, la memoria y
dispositivos perifricos que corre a la
velocidad de la CPU. En un computador
personal, el bus VL y el PCI suministran una
transferencia de datos ms rpida que el bus
ISA tradicional Teniendo en cuenta las
mencionadas limitaciones del bus AT y la
infalibilidad delos buses EISA y MCA para
asentarse en el mercado, en estos aos se
han ideado otros conceptos de bus. Se inici
con el llamado Vesa Local Bus (VL-Bus), que
fue
concebido
y
propagado
independientemente por el comit VESA, que

4. Bus De Control
Este bus transporta seales de estado de las
operaciones efectuadas por la CPU. El mtodo
utilizado por el ordenador para sincronizar las
distintas operaciones es por medio de un reloj
interno que posee el ordenador y facilita la
sincronizacin y evita las colisiones de

operaciones (unidad de control).Estas


operaciones se transmiten en un modo
bidireccional

Las peticiones hardware de interrupcin del


PC son manejadas por un chip, conocido
como PIC
#1 ("Programmable Interrupt Controller").
Originariamente era un 8259A, que puede
manejar 8 peticiones (IRQ0 / IRQ7
), pero pronto se hizo evidente que eran un
nmero excesivamente corto, por lo que en
1984IBM aadi un segundo controlador PIC
#2 en el modelo AT, que poda manejarlas
peticiones IRQ8 a IRQ15, aunque las
interrupciones utilizables resultantes no
fuesen de 16 como cabra suponer, por las
razones apuntadas en el prrafo anterior.
El PIC dispone de 16 niveles de prioridad,
numerados del 0 al 15, de forma que los de
nmero ms bajo se atienden antes que los
de nmero ms alto. La asignacin a cada
nivel es como sigue. [2]

5. Buses Normalizados
Bus: Conjunto de lneas elctricas (tiras de
metal sobre una placa de circuito impreso)
Medio compartido

1.2.4.2 Estructura de los


buses
1.2.4.3 Jerarquas de buses
Modos DMA. Evidentemente el modo
anterior queda obsoleto desde el momento
en que las tecnologas de las placas madre y
de los buses de las placas madre, permiten la
tcnica del bus mastering. Esta tcnica
consiste en que el dispositivo puede tomar el
control del bus desconectando del bus a la
CPU y durante esa fraccin de tiempo hacer
llegar datos a la memoria del ordenador de
una manera masiva. En ese momento el
procesador est inoperativo, pero la
velocidad de transferencia conseguida por la
electrnica del disco y de la controladora
supera con creces la parada de la CPU.
Dispositivos ATA/ATAPI Windows XP habilita
por defecto el modo DMA en la mayora de
los dispositivos ATA / ATAPI, pero para
asegurar la estabilidad del sistema cuando
encuentra un nmero grande de errores (ms
de seis) durante la transferencia de datos,
seleccionar el modo PIO. Dispositivos en
modo DMA

Bibliografa:
[1]
http://ticsarquitectura.blogspot.mx/2012/0
3/modelos-de-arquitecturas-decomputo.html
[2]
http://es.scribd.com/doc/190835
98/ARQUITECTURA-DECOMPUTADORAS#scribd

En dispositivos ATAPI, excepto DVD y CD-RW


Windows XP habilita por defecto el modo PIO
en CD-ROM y dispositivos removibles como
los magnetopticas. Podemos habilitar el
DMA a travs del administrador de
dispositivos. Windows XP habilita por defecto
el DMA en ATAPI DVD y CD-RW/CD-R.

1.2.5. Interrupciones

10

Вам также может понравиться