Академический Документы
Профессиональный Документы
Культура Документы
GUTIRREZ
Nombre:
Daniel Eduardo Prez Ramrez
Matricula:
12270869
Catedrtico:
ING. Walter Torres Robledo
Materia:
Arquitectura de Computadoras
Fecha:
03 de febrero de 2015
Trabajo:
Sntesis y recopilacin de Unidad 1
NDICE
1.- Arquitecturas de cmputo
1.1 Modelos de arquitectura de cmputo
1.1.1 Clsicas.
1.1.2 Segmentadas.
1.1.3 De multiprocesamiento.
1.2 Anlisis de los componentes.
1.2.1 CPU.
1.2.1.1 Arquitecturas.
1.2.1.2 Tipos.
1.2.1.3 Caractersticas.
1.2.1.4 Funcionamiento (ALU, unidad de control,
Registros y buses internos)
1.2.2 Memoria.
1.2.2.1 Conceptos bsicos del manejo de la memoria.
1.2.2.3 Memoria Cache
1.2.3 Manejo de la entrada/salida.
1.2.4 Buses
1.2.4.1 Tipos de buses
1.2.4.2 Estructura de los buses
1.2.4.3 Jerarquas de buses
1.2.5. Interrupciones
1.1.2Arquitecturas
Segmentadas.
1.1
Modelos
arquitecturas
cmputo.
de
de
1.1.1 Arquitecturas
1.1.3 Arquitecturas de
multiprocesamiento.
Clsicas.
Estas arquitecturas se desarrollaron en
las
primeras
computadoras
electromecnicas y de tubos de vaco.
Aun son usadas en procesadores
empotrados de gama baja y son la base
de la mayora de las arquitecturas
modernas
Arquitectura
Newman)
Mauchly-Eckert
(Von
Las
CPU de multiprocesamiento :
Procesadores
vectoriales
Son
computadoras pensadas para aplicar un
mismo algoritmo numrico a una serie de
datos matriciales, en especial en la simulacin
de sistemas fsicos complejos, tales
como simuladores para predecir el clima,
explosiones atmicas, reacciones qumicas
complejas, etc., donde los datos son
representados como grandes nmeros de
datos en forma matricial sobr los que se
1.2.1 CPU.
procesador o microprocesador, es el
grande,
las
en los
proporcionan
caracterstica
era
computadoras
centrales,
microcomputadoras,
instrucciones
contenidas
la
de
generalmente
los
una
computadora
transistores
fue
discretos,
y
acelerada
milmetros).
Tanto
miniaturizacin
aumentado
estos
1.2.1.2 Tipos
dedicadas.
microprocesadores
automviles,
neveras,
[1]
1.2.1.1 Arquitecturas.
CISC:
tareas
Programa.
RISC:
nucleares
la
presencia
Los
de
televisores,
Microprocesador
instrucciones
la
con
un
conjunto
muy reducidas
en
las
que
son
expuestas
las
de
contra
menor.
ORGANIZACIN
1.2.1.3 Caractersticas.
informacin.
En
general,
la
1.2.2 Memoria.
de
almacenamiento
individual
1.2.1.4 Funcionamiento
computadora
de
Arquitectura
de
von
Decodificadores de direcciones. El
cdigo de direccin aplicado A3, A2, A1,
A0, determina que registro ser
habilitado para colocar su palabra de
datos en 8 bits en el canal. Los bits de
direccin A1, A0, se alimentan de un
decodificador uno de 4 que activa una
lnea de seleccin de rengln, y los bits
de direccin A3, A2, se alimentan de un
segundo decodificador uno de cuatro
que activa una lnea de seleccin de
columna. Solamente un registro estar
en
el
rengln
y
la
columna
seleccionados por las entradas de
difraccin, y estar habilitado.
1.2.2.1 Conceptos
bsicos del manejo de la
memoria.
ARQUITECTURA DE LA MEMORIA
(ROM)
1.2.3
manejo
entrada/salida.
de
2. Bus De Datos
Mueve los datos entre los dispositivos del
hardware de Entrada como el teclado, el ratn,
etc.; de salida como la Impresora, el Monitor; y de
Almacenamiento como el Disco Duro, el Disquete
o la Memoria-Flash. Estas transferencias que se
dan a travs del Bus de Datos son gobernadas por
varios
dispositivos y mtodos, de los cuales el
Controlador PCI, "Peripheral Component
Interconnect", Interconexin de componentes
Perifricos, es uno delos principales. Su trabajo
equivale, simplificando mucho el asunto, a una
central de semforos para el trfico en las calles
de una ciudad.
1.2.4 Buses
El bus es un sistema digital que transfiere
datos entre los componentes de un
computador o entre computadores. Estn
formados por cables o pistas en un circuito
impreso, dispositivos como resistencias y
condensadores
adems
de
circuitos
integrados.[2]
3. Bus De Direcciones
El Bus de Direcciones, por otra parte, est
vinculado al bloque de Control de la CPU para
tomar y colocar datos en el Sub-sistema de
Memoria durante la ejecucin de los procesos de
cmputo. Para el Bus de Direcciones, el "ancho de
canal" explica as mismo la cantidad de
ubicaciones o Direcciones diferentes que el
microprocesador puede alcanzar. Esa cantidad de
ubicaciones resulta de elevar el 2 a la 32
potencia."2" porque son dos las seales binarias,
los bits 1 y 0; y "32 potencia" porque las 32 pistas
del Bus de Direcciones son, en un instante dado,
un conjunto de32 bits. Nos sirve para calcular la
capacidad de memoria en el CPU.
4. Bus De Control
Este bus transporta seales de estado de las
operaciones efectuadas por la CPU. El mtodo
utilizado por el ordenador para sincronizar las
distintas operaciones es por medio de un reloj
interno que posee el ordenador y facilita la
sincronizacin y evita las colisiones de
5. Buses Normalizados
Bus: Conjunto de lneas elctricas (tiras de
metal sobre una placa de circuito impreso)
Medio compartido
Bibliografa:
[1]
http://ticsarquitectura.blogspot.mx/2012/0
3/modelos-de-arquitecturas-decomputo.html
[2]
http://es.scribd.com/doc/190835
98/ARQUITECTURA-DECOMPUTADORAS#scribd
1.2.5. Interrupciones
10