Вы находитесь на странице: 1из 3

Estudiante: Jimmy De los ros Cervantes

Cdigo: 72292964

B. Explique la utilidad, funcionalidad y relacin


entre los niveles de cache implementada en la
arquitectura de diseo de los
microprocesadores actuales.
La memoria cache que se encuentra en el interior del procesador esta
ideada para acelerar el acceso a la memoria RAM. Su importancia es
mayscula ya que de la velocidad para llevar datos e instrucciones al
procesador dependen todas las prestaciones del sistema.
Si el micro no tiene instrucciones para trabajar sencillamente se para a
la espera de ellas y eso no debera de suceder nunca ya que es tiempo
perdido.
La memoria cache est situada en la misma oblea de silicio que el
procesador. Es de tipo SRAM, acrnimo de Static Read Aleatory Memory,
es decir no necesita refrescarse frente a las DRAM, acrnimo de Dinamyc
Read Aleatory Memory que es la que tienes en las memorias RAM
DDR que cada cierto tiempo se refrescan.
La memoria cache es sobre todo til cuando se hacen muchas
operaciones sobre los mismos datos, pero incluso si esto no se cumple
tiene la capacidad de aumentar el rendimiento de cualquier tipo de
aplicaciones. Ten en cuenta que existen diferencias de precio de varias
veces entre micros donde la mayor diferencia es la memoria cache.

Memoria Cache L1
La L es de level o en castellano nivel. En este caso se divide la
memoria en varios bloques. Existe un controlador el cual se encarga de
poner la informacin que ms se usa ms cerca del procesador. Esto es
debido a que el tiempo que tarda el procesador en acceder a la memoria
de nivel uno siempre es menor que a la de nivel dos y as

sucesivamente. Normalmente este primer nivel se divide en dos partes


una para datos y otra para instrucciones. De esta forma se intenta
conseguir que el procesador este alimentado al menos con instrucciones
sin ningn problema.
Memoria Cache L2
Normalmente es por ncleo y no distingue entre datos e instrucciones.
Se tarda ms en acceder a la cache de L1 pero es mucho ms grande.
El tiempo que tardas en encontrar un determinado dato en estas
memorias es proporcional al tamao de estas. Debido a esto las caches
aumentan de tamao segn subimos a la jerarqua.
Memoria Cache L3
Se tarda ms en acceder a la cache de L2 pero es mucho ms grande.
Normalmente los fabricantes slo te dan el tamao de la ltima memoria
la que se llama Last Level Cache que suele ser la de nivel dos o tres.
Suele tener varios un tamao de varios megas es decir miles de veces
ms pequea que la memoria RAM.
Futuro, Qu veremos en pocos aos?
Existen ya procesadores con un tipo de memoria de nivel cuatro la cual
es compartida por el procesador y la tarjeta grfica integrada. Pensada
sobre todo para alimentar de datos a la grfica. Esta memoria no
necesita ser tan rpida como las anteriores pero si muy grande. En todo
caso es una memoria DRAM y no RAM. Como siempre tendemos a la
integracin veremos cada vez tamaos mayores y consumos ms
pequeos en todos estos dispositivos.
Ejemplo de cmo sera la arquitectura usada en un procesador
AMD de ultima generacin utilizando los 3 niveles de memoria
cach

Bibliografa

Tomado del sitio web:


http://computadoras.about.com/od/memorias/fl/Memorias-cacheL1-L2-y-L3-en-el-procesador-iquestQueacute-son-y-coacutemofuncionan.htm
Tomado del sitio web:
https://sciatel.wikispaces.com/Memoria+cache

Вам также может понравиться