Вы находитесь на странице: 1из 81

BSICO SDH

TREINATEL

NDICE
1. Introduo......................................................................................................

03

2. Limitaes da rede PDH................................................................................

04

3. Vantagens da rede SDH................................................................................

06

4. Modelo da Rede de Transporte.....................................................................

06

5. Taxas de transmisso da rede SDH..............................................................

08

6. Estrutura bsica do sinal SDH.......................................................................

08

6.1. Container: C-12 / C-3 / C-4...............................................................

09

6.2. Virtual Container de Ordem Inferior: VC-12 / VC-3............................

09

6.3. Tributary Unit: TU-12 / TU-3...............................................................

09

6.4. Virtual Container de Ordem Superior: VC-4.......................................

10

6.5. Administrative Unit: AU-3 / AU-4........................................................

10

6.6. Tributary Unit Group: TUG-2 / TUG-3...............................................

10

6.7. Administrative Unit Group: AUG........................................................

11

6.8. Synchronous Transport Module - STM-N..........................................

11

7. Estrutura de Quadro STM-1...........................................................................

12

8. Superviso das Camadas da SDH................................................................

16

8.1. Segmentos da rede SDH...................................................................

16

8.2. Descrio dos bytes do SOH.............................................................

19

8.3. Descrio da Superviso de via (POH) dos VCs..............................

24

8.4. Descrio dos bytes de POH dos Containers de alta ordem.............

27

8.5. Descrio dos bytes de POH dos Containers de baixa ordem..........

30

9. Processamento de Ponteiros.........................................................................

34

9.1. Ponteiro de Au-n (quadro STM-1).....................................................

34

9.1.1. Justificao de frequncia....................................................

40

9.1.2.New Data Flag (NDF)............................................................

42

9.2. Ponteiro de TU-3...............................................................................

43

9.2.1. Justificao de frequncia...................................................

43

FOLHA 1

BSICO SDH

TREINATEL

9.2.2. New Data Flag (NDF)..........................................................

44

9.3. Ponteiro de TU-n...............................................................................

44

9.3.1. Justificao de frequncia....................................................

46

9.3.2. New Data Flag (NDF)...........................................................

47

10. Mapeamento e Alinhamento dos Tributrios................................................

47

10.1. Estrutura de multiplexao da rede SDH no Brasil.........................

51

10.2. Mapeamento e alinhamento de 140 Mbit/s.....................................

51

10.3. Mapeamento e alinhamento de 34 Mbit/s.......................................

56

10.4. Mapeamento e alinhamento de 2 Mbit/s.........................................

59

10.4.1. Mapeamento assncrono...................................................

62

10.4.2. Mapeamento sncrono a nvel de bit.................................

65

10.4.3. Mapeamento sncrono a nvel de byte..............................

65

11. Multiplexao Sncrona................................................................................

70

11.1. Entrelaamento de bytes.................................................................

70

11.2. Formao de Grupos de Unidades Tributrias (TUG).....................

72

11.2.1. Formao do TUG-2 a partir de 2.048 Kbit/s.....................

72

11.2.2. Formao do TUG-3 a partir de TU-3 ou TUG-2................

73

11.3. Formao do Grupo de Unidades Administrativas (AUG)................

75

11.4. Formao do AU-4 a partir de TUG-3 ou de 139.264 Kbit/s............

76

11.5. Formao do AU-3 a partir de TUG-2 ou de 34.368 Kbit/s...............

77

11.6. Formao dos STM-N......................................................................

79

11.7. Recuperao de relgio...................................................................

80

FOLHA 2

BSICO SDH

TREINATEL

1 - INTRODUO
A Hierarquia Digital Sncrona (SDH) vem alcanando uma grande aceitao no mercado de
telecomunicaes, mais precisamente na rea de transmisso, pois esto contribuindo para
um desafogamento das redes.
Os equipamentos de geraes mais antigas para transmisso utilizam padres especficos
para cada fabricante, resultando na incapacidade de comunicao entre os mesmos.
Atualmente, intercomunicaes dentro de uma rede se referem a uma completa terminao
e demultiplexao do sinal ptico e da componente de 140Mbit/s at 2 Mbit/s, podendo ser
cabeados a outros sistemas de transmisso em fibra ptica.
O sistema SDH evita terminais, multiplexadores e cabeaes adicionais, permitindo os
interfaceamentos pticos diretos com os equipamentos da rede, cujos nveis podem ser 2 ,
34 e 140Mbit/s.
Uma das principais razes para a criao da SDH foi proporcionar uma soluo a longo
prazo para uma padronizao dos acessos s redes pticas entre fabricantes, ou seja,
permitir que equipamentos de diferentes fabricantes possam comunicar-se, permitindo assim
que os elementos da rede SDH comuniquem-se.
Uma segunda vantagem da SDH justamente o fato da mesma ser sncrona. Atualmente a
maioria das fibras e sistemas de multiplexao so plesicronos, cuja temporizao pode
variar de um equipamento para outro. Para a multiplexao destes sinais torna-se
necessrio um processo de realinhamento de bits ou comumente denominado mecanismo
de justificao.
A rede SDH sncrona, evitando com isto vrias etapas de multiplexao no sendo
necessrias etapas de conexes e interconexes dos multiplexadores.
Nas redes plesicronas um sinal completo necessitaria sofrer demultiplexaes para a
ocupao de um canal particular, e os canais vagos seriam multiplexados novamente para
seu envio a rede para o seu destino.
Na rede SDH somente os canais requeridos em um ponto particular so demultiplexados,
evitando-se com isto uma multiplexao atrs da outra.
Portanto a SDH cria canais individuais visveis, os quais podem ser facilmente inseridos ou
retirados, permitindo a transmisso e interconexo a 2 , 34 e 140Mbit/s, respeitando as
hierarquias dos sinais digitais existentes.
A maioria dos sistemas plesicronos utilizam configuraes ponto-a-ponto. A SDH permite
configuraes ponto-a-multiponto, sendo que cada ponto pode se comunicar com outro
ponto da rede, reduzindo assim a quantidade de elementos fsicos da rede e facilitando a
sua superviso.
A rede SDH mantm canais de carga de informaes, permitindo a comunicao entre os
pontos da rede, bem como a administrao, vigilncia e controle de um ponto centralizado.
O padro para a rede SDH o desenvolvido pela CCITT (Consultive Committe for
International Telephone and Telegraph) sendo baseado no trabalho desenvolvido por ESCA
(Exchange Carries Standar Association) e por ANSI (American National Standards Institute)
para a rede ptica sncrona, SONET (Syncronous Optical Network).

FOLHA 3

BSICO SDH

TREINATEL

A rede SDH simplifica muito o processo de multiplexao, principalmente pelo fato da


mesma estar organizada em forma de bytes, e no em bits, isto ; os espaos de cargas
para os tributrios so intercalados byte a byte.
Uma outra caracterstica fundamental que o Quadro se repete a cada 8000 vezes por
segundo, semelhante ao Quadro primrio de 2 Mbit/s da rede PDH.
O incio de cada quadro dos tributrios, ao contrrio da rede PDH, no indicado por uma
palavra de alinhamento, e sim por ponteiros.
Os quadros tributrios (chamados Containers Virtuais) tm a posio de seu incio no
espao de carga indicada pelos ponteiros, existindo um ponteiro para cada espao de carga.
Os ponteiros, formados por 10 bits cada um, designam em qual dos bytes do espao de
carga encontra-se o primeiro byte do quadro container virtual.
Os ponteiros servem tambm para resolver eventuais diferenas de velocidade entre os
sinais tributrios (VC) e os respectivos espaos de carga TU (unidades tributrias) ou AU
(unidades administrativas).
Outra importante caracterstica da rede SDH que a mesma possui um cabealho
(overhead) muito grande, permitindo designar vrios canais de grande capacidade para
funes de superviso, operao, manuteno e gerenciados elementos da rede de
transporte.
2- LIMITAES DA REDE PDH
O avano das fibras pticas e a reduo de custos de fabricao dos circuitos integrados
tem levado as atuais redes plesicronas a terem altos custos no transporte de um grande
nmero de circuitos telefnicos.
A possibilidade de uma maior largura de banda, atravs da fibra, e transmisso mais barata
levou a proliferao de novos servios. Estes servios tem sofrido uma demanda crescente,
exigindo qualidade de transmisso e flexibilidade nos padres de conexes. A PDH tem
dificuldades para atender esta demanda.
O problema da flexibilidade dentro de uma rede plesicrona est justamente na necessidade
de uma rede de 2Mbit/s. Esta rede no est disponvel diretamente num sinal de 140 Mbit/s.
Portanto para a localizao ou mesmo extrao deste feixe de 2 Mbit/s deve-se
demultiplexar para 34 Mbit/s; 8 Mbit/s e finalmente 2 Mbit/s. Aps a retirada do sinal
requerido, a linha deve ser novamente multiplexada at 140 Mbit/s.

FOLHA 4

BSICO SDH

TREINATEL

Sem dvida o problema de insero e retirada de feixes torna-se o grande problema das
redes PDH, como mostram as figuras seguintes:

2048Kbit/s 8448Kbit/s 34368Kbit/s 139264Kbit/s

1
1

1
2

1
3

1
4

Figura 1 - Aplicaes da Rede PDH (Ponto-a-Ponto)

FOLHA 5

BSICO SDH

TREINATEL

140M

EQUIP.
DE
LINHA

140M

34M

PCM DE
ORDEM 4

PCM DE
ORDEM 4
34M

EQUIP.
DE
LINHA

34M

8M

PCM DE
ORDEM 3

8M

8M

PCM DE
ORDEM 3

2M

PCM DE
ORDEM 2

PCM DE
ORDEM 2

2M

Figura 2 - Derivao/Insero de Tributrios na PDH

3 - VANTAGENS DA REDE SDH


A rede SDH possui muitas vantagens sobre as demais, destacando-se:
Permite compatibilizao das hierarquias existentes (plesicronas e sncronas);
Existncia de capacidade de transmisso suficiente em cada estgio de multiplexao
para as futuras necessidades de operao e manuteno da rede;
Acesso direto aos tributrios de baixa taxa sem passagem pelos estgios superiores;
Compatibilidade com as tcnicas ATM (modo de transferncia assncrona);
Projeto visando a obteno de redes flexveis e com reduo de custos;
Aproximadamente 5% da estrutura do sinal para Gerncia e Manuteno;
Compatibilidade entre fornecedores de equipamentos terminais;
Facilidades para aumento das taxas de transmisso com a evoluo tecnolgica (Tcnica
de multiplexao mais simples sem a necessidade de justificao);
Facilidades para mistura de sinais de hierarquias diferentes em um mdulo STM-1;
Compatibilidade eltrica e ptica entre os equipamentos dos vrios fornecedores.
4- MODELO DA REDE DE TRANSPORTE
A Rede de Transportes necessria para garantia da comunicao entre dois ou mais
usurios do Sistema. Portanto, uma Rede de Transportes leva a efeitos uma seqncia de
tarefas de forma organizada, originando o conceito de arquiteturas de comunicaes em
Camadas. Existe uma relao servidor/cliente as camadas, isto , a camada inferior cliente
da camada imediatamente superior e esta servidora da camada imediatamente inferior.
Cada camada tem seus prprios procedimentos de operao e manuteno.

FOLHA 6

BSICO SDH

TREINATEL

A Rede de Transportes SDH subdividida em trs camadas:


Camada de Circuito (Circuit Layer Network); fornece aos usurios servios de
telecomunicaes, tais como comutao de servios e comutao de pacotes. Diferentes
camadas de circuito podem ser identificadas de acordo com os servios fornecidos.
Camada de Via (Path Layer Network); utilizada para dar suporte aos diferentes tipos
de camadas do circuito. Na rede SDH existem dois tipos:
- Camada de Via de Ordem Inferior (lower-Order Path Layer Network);
- Camada de Via de Ordem Superior (Higher-Order Path Layer Network) .
A monitorao desta rede de Camada realizada atravs do POH ( Ordem Superior ou
Ordem Inferior).
Camada do Meio de Transmisso, tambm subdividida em:
- Camada de Seo (Section Layer Network), responsvel pelas funes de
transferncias de informaes entre dois ns na Camada de Via.
Na rede SDH existem dois tipos de Camada de Seo, isto , Camada de Seo de
Multiplexao, que se ocupa da transmisso fim-a-fim das informaes entre locais que
acessem a Via e a Camada de Seo de Regenerao , a qual se ocupa da transmisso de
informaes entre Regeneradores, como tambm entre Regeneradores e locais que
acessam as vias. A monitorao desta Rede de Camada realizada pelo SOH.
- Camada do Meio Fsico (Phisical Media Layer Network), responsvel pelo meio de
transmisso (fibra ptica, rdio ou par metlico) a qual serve a Camada de Seo.
A figura a seguir mostra em detalhes as Camadas de uma Rede SDH:

CAMADA DE CIRCUITO
2Mbit/s

34Mbit/s

VC - 12

Camada de
circuito

140Mbit/s

Camada de
via de ordem
inferior

VC - 3

VC - 3

VC - 4

CAMADA DE CONEXO
TANDEM (Opcional)

Camada de
via de ordem
superior

Camada
de via

Camada de
transporte SDH

TANDEM

CAMADA DA SEO
DE MULTIPLEXAO
Camada de
seo

CAMADA DA SEO
DE REGENERAO

Camada do meio
de transmisso

CAMADA DO MEIO FSICO


Fibra ptica, Rdio e Satlite

Figura 3 - Modelo da Rede de Transporte SDH

FOLHA 7

BSICO SDH

TREINATEL

5 - TAXAS DE TRANSMISSO DA REDE SDH


Atualmente so implantadas redes digitais baseadas em quadros sncronos de 125 s e
canais a 64 kbit/s em funo da taxa de amostragem de 8000 amostras/s e da utilizao de 8
bits para a codificao de cada amostra. A rede SDH tambm utiliza o mesmo princpio,
definindo 125s como o perodo.
Na SDH definida uma estrutura bsica de transporte de informao denominada Mdulo
de Transporte Sncrono-1 (Syncronous Transport Module-1) com taxa de transmisso a
155.520 Kbit/s. Esta estrutura define o primeiro nvel da hierarquia SDH. As taxas de bits
dos nveis superiores so mltiplos inteiros do STM-1.
Esto padronizados trs mdulos de transportes: STM-1, STM-4 e STM-16:

NVEL DA SDH

TAXAS (Mbit/s)

DESIGNAO

1
4
16

155,52
622,08
2488,32

STM-1
STM-4
STM-16

Tabela 1 - Taxas da SDH


Surgiu a necessidade de se definir uma estrutura de quadro com capacidade de transmisso
mais baixa eu a do STM-1, com o objetivo de utilizao somente para sistemas de rdioenlace e satlite. Esta estrutura possui taxa de transmisso de 51.840Mbit/s e denominada
STM-0, no sendo considerada um nvel hierrquico da SDH.
6 - ESTRUTURA DE MULTIPLEXAO DA SDH
Na rede SDH, a informao est organizada em mdulos sncronos de transporte (STM), os
quais contm trs elementos bsicos:
SOH (cabealho de seo), cujas funes so de sincronismo de quadro, canais de
servio, funes de controle, etc.
AU-POINTER (ponteiro da unidade administrativa), indica como est estruturada a
informao na rea da carga til e indica como localizar os virtuais containers, ou seja,
onde est a informao dos tributrios.
PAYLOAD (rea de carga til), o qual composta de containers virtuais, os quais
recebem e acomodam organizadamente as informaes dos tributrios.
Dentro da rea de carga til, cada container virtual possui um cabealho prprio
encapsulando os dados do usurio (POH = cabealho de via).
Os NNIs ou ns da rede (terminais com capacidade de derivao e insero) interpretam os
ponteiros para localizao dos containers virtuais, os quais contm os dados para
derivao/insero.

FOLHA 8

BSICO SDH

TREINATEL

6.1 - CONTAINER: C-12, C-3 ou C-4


Container (C) uma estrutura que constituir no payload de informao de um virtual
container (VC). a estrutura de informao que contm a carga til de informao da rede
sncrona para formar um virtual container (VC). Para cada container existe um virtual
container correspondente. Os containers comportam informaes para o usurio final,
possuindo capacidades diferentes, tornando-se compatveis com as vrias taxas de bits do
sistema plesicrono. Sua funo adaptar os tributrios para transporte atravs da rede.
A funo de adaptao de um tributrio na rede SDH realizada atravs de mapeamento do
sinal tributrio no container sncrono. Se o sinal tributrio plesicrono ou assncrono, o
processo de mapeamento inclui justificao de bit. Portanto, o tributrio de 2048kbit/s
mapeado no C-12; o tributrio de 34368kbit/s mapeado no C-3, enquanto que o tributrio
de 139264kbit/s mapeado no C-4.
Dependendo da taxa a ser transportada nos tributrios, os containers podem ser agrupados
em:

NVEL
NVEL
NVEL
NVEL
NVEL

CONTAINER

FEIXE

C -11
C-12
C- 2
C -3
C -4

1,5 Mbit/s
2,0 Mbit/s
6,0 Mbit/s
34 Mbit/s
140 Mbit/s

1
1
2
3
4

Tabela 2 - Tipos de Containers


6.2 - VIRTUAL CONTAINER DE ORDEM INFERIOR: VC-12 ou VC-3
uma estrutura de informao utilizada para permitir as conexes entre as camadas de via
de ordem inferior atravs da Hierarquia Digital Sncrona(SDH).
Um VC-12 uma estrutura que se repete a cada 500s constituda por um payload de
informao (C-12) e um (overhead) de via (1 byte) adequado. O incio de quadro de um
VC-12 o seu byte de overhead de via (POH).
Um VC-3 uma estrutura que se repete a cada 125s, constituda por um payload de
informao (C-3) e um (overhead) de via (9 bytes) adequado. O incio de quadro de um
VC-3 o primeiro byte de overhead de via. A informao frame offset que permite
identificar o incio de quadro de um virtual container de ordem inferior dentro de sua
entidade de transporte (VC-3 ou VC-4), fornecida pela camada de via de ordem inferior.
Dentro da estrutura SDH, o Virtual Container (VC-12 e VC-3) no mantm posio fixa de
incio, sendo este definido pelo ponteiro, sendo sua localizao flutuante, podendo iniciar em
um quadro e terminar em outro.
6.3 - TRIBUTARY UNIT: TU-12 ou TU-3
Tributary Unit ou Unidade Tributria uma estrutura de informao que proporciona
adaptao entre a camada de via de ordem inferior e a camada de via de ordem superior.
Um TU-12 uma estrutura que se repete a cada 500s (a cada 125s constitudo um
subconjunto do VC-12), constituda por um payload de informao (VC-12) e um TU
Pointer (ponteiro de TU). Atravs do frame offset, obtm-se a diferena em bytes entre a
posio ocupada pelo overhead de via do VC-12 e o incio do Virtual Container de ordem
superior (VC-3 ou VC-4). O frame offset incorporado na estrutura de informao TU12 (mais precisamente no TU-12 Pointer) quando da adaptao do Virtual Container de

FOLHA 9

BSICO SDH

TREINATEL

ordem inferior (VC-12) em um Virtual Container de ordem superior (VC-3 ou VC-4),


constituindo um TUG-2.
Um TU-3 uma estrutura que se repete a cada 125s, constituda por um payload de
informao (VC-3) e um TU Pointer. Atravs do frame offset, obtm-se a diferena em
bytes entre a posio ocupada pelo primeiro do overhead de via do VC-3 e o incio do VC4. O frame offset incorporado estrutura de informao TU-3 (mais precisamente no
TU-3 Pointer) quando da adaptao do Virtual Container de ordem superior (VC-4).
6.4 - VIRTUAL CONTAINER DE ORDEM SUPERIOR: VC-3 ou VC-4
uma estrutura de informao utilizada para permitir as conexes entre as camadas de via
de ordem superior atravs da Hierarquia Digital Sncrona (SDH).
Um VC-3 uma estrutura que se repete a cada 125s constituda por um payload de
informao (C-3 ou 7 x TUG-2s) e um overhead de via (9 bytes) adequado.
Um VC-4 uma estrutura que se repete a cada 125 s constituda por um payload de
informao (C-4 ou 3 x TUG-3s entrelaados byte a byte) e um overhead de via
adequado.
O incio de quadro de um VC-3 ou VC-4 o primeiro byte do seu overhead de via (POH). A
informao frame offset que permite identificar o incio de quadro de um Virtual Container
de ordem superior, dentro de sua entidade de transporte(STM-N), fornecida pela camada
de seo de multiplex.
Um VC-3 pode ser de ordem inferior ou superior dependendo de sua aplicao. Um VC-3
de ordem inferior quando o seu alinhamento fornecido pela camada de via de ordem
superior, quando seu alinhamento fornecido pela camada de seo de multiplex.
6.5 - ADMINISTRATIVE UNIT: AU-3 ou AU-4
Administrative Unit uma estrutura de informao que proporciona adaptao entre a
camada de via de ordem superior e a camada de seo de multiplex.
AU-3 uma estrutura que se repete a cada 125s, constituda por um payload de
informao (VC-3) e um AU-Pointer. Atravs do frame offset, obtm-se a diferena em
bytes, entre a posio ocupada pelo primeiro byte do overhead de via do VC-4 e o incio do
quadro do STM-N. O frame offset incorporado estrutura de informao AU-4 (mais
precisamente no AU-4 Pointer) quando da adaptao do Virtual Container de ordem
superior (VC-4) num STM-N.
6.6 - TRIBUTARY UNIT GROUP: TUG-2 e TUG-3
O entrelaamento byte a byte de trs TU-12s, os quais ocupam posies fixas em relao ao
incio do Virtual Container de ordem superior (VC-3 ou VC-4), constitui um Tributary Unit
Group - 2 (TUG-2).
Um Tributary Unit Group-3 (TUG-3) obtido a partir do entrelaamento byte a byte do
TUG-2, ou a partir de um nico TU-3.

FOLHA 10

BSICO SDH

TREINATEL

6.7 - ADMINISTRATIVE UNIT GROUP: AUG


O entrelaamento byte a byte de trs AU-3, os quais ocupam posies fixas em relao ao
incio do quadro STM-N, constitui um Administrative Unit Group (AUG). Um nico AU-4
tambm se constitui num AUG.
6.8 - SYNCHRONOUS TRANSPORT MODULE: STM-N
O STM-N uma estrutura de informao utilizada para permitir conexes entre camadas de
seo, atravs da Hierarquia Digital Sncrona (SDH). Um STM-N uma estrutura que se
repete a cada 125s, constituda por um payload de informao (um AUG que resultar em
um STM-1 ou quatro AUG entrelaados byte a byte, que resultar em um STM-4, ou
dezesseis AUGs entrelaados byte a byte, resultar em um STM-16) e um overhead de
seo (SOH). Esta informao condicionada para transmisso serial atravs do meio
selecionado (fibra ptica, rdio, etc.).
A estrutura de multiplexao da SDH padronizada pelo ITU-T, atravs da norma G.709 est
ilustrada a seguir:

x1
xN
STM-N

Camada de via
de ordem inferior

Camada de via
de ordem superior

Camada de Seo
AU-4

C-4

VC-4

139.264 M bit/s

x3
x1

AUG

TUG-3

x3

Camada de Circuito

TU-3

VC-3
44.736 M bit/s

AU-3

C-3

VC-3

34.368 M bit/s

x7
x1

LEG EN D A

x7
TUG-2

CO N T AIN ER

x3

TU-2

VC-2

C-2
6.312 M bit/s

TU-12

VC-12

C-12
2.048 M bit/s

VIR T U AL CO N T AIN ER

x4

T R IBU T AR Y U N IT

TU-11

VC-11

C-11

T R IBU T AR Y U N IT G R O U P

1.544 M bit/s

AD M IN IST R AT IVE U N IT
AD M IN IST R AT IVE U N IT G R O U P
SYN CH O N O U S T R AN SPO R T M O D U LE

M A PEA EN T O
A LIN H A M EN T O
PR O CESSA M EN T O
D E PO N T EIR O
M U LT IPLEXA O

Figura 4 - Estrutura de multiplexao ITU-T


Os espaos de carga para os tributrios so constitudos por vrios bytes intercalados no
quadro, em subdivises sucessivas, de forma muito ordenada.
Na metodologia adotada em nosso pas, por exemplo, tomando todos os bytes da rea de
carga do quadro STM-1, temos uma unidade administrativa de quarta ordem (AU-4), a qual
suficientemente grande para o transporte de um quadro tributrio de quarta ordem,
denominado container virtual de quarta ordem (VC-4).

FOLHA 11

BSICO SDH

TREINATEL

O container virtual de quarta ordem (VC-4) contm um cabealho de via


Overhead) com canais de servio e superviso ponta-a-ponta.

(POH, Path

Os demais bytes desse quadro de quarta ordem (VC-4) podem constituir um grande espao
de carga definido como C-4 (container de quarta ordem),o qual contm um sinal PDH de
140Mbit/s, ou podem estar subdivididos em trs espaos iguais de carga (intercalados byte a
byte), chamados TUG-3s (grupo de unidades tributrias de terceira ordem).
Cada TUG-3 pode ser designado como uma unidade tributria de terceira ordem (TU-3). A
diferena entre uma TU-3 e o TUG-3 que uma TU-3 tem todos os seus bytes considerados
como um espao de carga slido, capaz de transportar um quadro tributrio (container virtual)
de terceira ordem (VC-3), acomodando um sinal PDH de 34 ou 45Mbit/s. A TU-3 possui um
ponteiro associado a ela, indicando em qual dos seus bytes inicia-se o VC-3.
A TUG-3 que subdividida em unidades tributrias (TUs) menores e no possui um ponteiro
associado, e sim uma indicao da sua ausncia. O grupo de unidade tributria de terceira
ordem (TUG-3) subdivide-se primeiramente em 7 TUG-2s, que por sua vez se subdividem em
3 TU-12s cada uma. Ou seja, neste caso, em nosso pas a TUG-3 se subdivide em 21
unidades tributrias de 1 ordem/ 2velocidade,
intercaladas byte a byte, e chamadas TU-12s. Cada uma das 21 TU-12s possui um ponteiro
individual associado a ela; este ponteiro indica em qual posio dentro dela comea o quadro
tributrio (virtual container) de 1ordem/ 2velocidade(VC-12).
O VC-12 , um quadro contendo um espao com capacidade de receber um sinal PDH a
2048kbit/s (C-12). A este container C-12 agregado um pequeno cabealho de via (byte V5)
para alarmes, controle de erros ponta a ponta, bits de servios, etc.
Resumindo, nos pases de hierarquia compatvel com a CEPT, o quadro STM-1 conter
sempre um VC-4, o qual pode subdividir-se ou no, de acordo com a arquitetura da rede e a
velocidade til das vias a implementar.
Nos Estados Unidos, devido existncia de redes SONET (Synchronous Optical Network),
que sempre trabalham com VC-3, ao invs de considerar que a rea de carga do quadro
bsico STM-1 nica, divide-se essa rea em trs unidades administrativas chamadas AU3s. Essas unidades administrativas, a cada uma das quais est associado um ponteiro, so
tambm intercaladas byte a byte.
Cada AU-3 transporta um container virtual de 3ordem (VC-3). Esse quadro denominado VC-3
consiste em uma rea de carga e um cabealho de via (POH; similar ao do VC-4). A rea de
carga pode ser considerada indivisvel (C-3, com capacidade para transportar um sinal PDH
de 34 ou 45Mbit/s) ou pode, de forma anloga j discutida, subdividir-se. Neste ltimo caso,
subdivide-se em sete TUG-2s. Estes TUG-2 podem constituir uma TU-2 para transporte de
um quadro container virtual de segunda ordem VC-2, contendo um sinal de 6Mbit/s com o
respectivo ponteiro; ou, por outro lado, os TUG-2s podem subdividir-se em quatro unidades
tributrias de 1ordem/ 1 velocidade (TU-11), a cada qual est associado um ponteiro. As
TU-11 transportam os containers virtuais VC-11s, capazes de conter um sinal PDH de
1544kbit/s (velocidade primria da PDH norte-americana).
7 - ESTRUTURA DO QUADRO STM-1
Cada elemento da rede SDH localiza o incio do quadro STM-1 atravs de uma sequncia
repetitiva no quadro, ou seja, por um sinal de alinhamento de quadro. Essa seqncia
transmitida nos seis primeiros bytes do quadro. Uma vez que esteja alinhado com o quadro

FOLHA 12

BSICO SDH

TREINATEL

de linha, o elemento de rede sabe ento onde encontrar os canais de servio do cabealho,
os bytes do ponteiro de AU e os bytes de carga til.
Na figura abaixo temos a diviso do sinal digital em quadros de 125s(que correspondem a
8000 amostras/s). Cada um destes quadros esto subdivididos em 9 sub-quadros. Cada um
destes sub-quadros possui 270 bytes, onde os primeiros 9 bytes pertencem ao cabealho de
seo (SOH) e os outros 261 bytes pertencem a carga til (payload).

2430 Bytes/Quadro

9
Cabealho

261 Bytes
Dados

261 Bytes

Cabealho

Dados

Figura 5 - Modelo de transmisso sequencial SDH (STM-1)


Na figura 6 temos o agrupamento dos 9 sub-quadros matricial, gerando um quadro STM-1.

rea de
carga til

Figura 6 - Representao matricial SDH (STM-1)

FOLHA 13

BSICO SDH

TREINATEL

Para uma melhor viso, um nico quadro de um feixe de sinal serial pode ser representado
por um mapa bi-dimensional. O mapa bi-dimensional consiste de 9 linhas e 270 colunas de
caixas, sendo que cada caixa representa um byte de 8 bits dentro de um sinal sncrono. Seis
bytes de quadros (3 x A1 seguidos por 3 x A2) aparecem no extremo superior esquerdo do
mapa bidirecional. Os bytes de quadro atuam como um marcador, permitindo que qualquer
byte dentro do quadro seja facilmente localizado.
Os bits de sinal so transmitidos em uma sequncia que se inicia na primeira linha, da
esquerda para a direita, sendo que aps a transmisso do ltimo byte do quadro (linha 9,
coluna 270), toda a sequncia se repete, iniciando com os 6 bytes do quadro seguinte.
A capacidade do sinal colocada do lado de dentro de um quadro de transporte sncrono
para suportar as capacidades de transporte da rede. Um quadro de transporte sncrono
compreende trs reas distintas, facilmente acessveis dentro da estrutura de quadro,
subdivididas em:
Payload ou carga til
Section Overhead (SOH) ou seo de cabealho
Pointer ou ponteiro
A seguir temos uma representao da estrutura de quadro STM-1.

155,52Mbit/s

Q1

Q2

9 LINHAS

Q3

Q4

Q5

Q6

261

PAYLOAD

270 COLUNAS
2430bytes x 8bits / byte x 8000 quadros/ seg = 155,52 Mbit/s
Figura 7 - Quadro de transporte sncrono (STM-1)

FOLHA 14

BSICO SDH

TREINATEL

A estrutura bsica do quadro STM-1, representada na figura anterior consiste de 9 linhas e


270 bytes, lidos da esquerda para a direita e de cima para baixo. Esse quadro possui as
seguintes caractersticas:

comprimento total: 2430 bytes


durao: 125s (frequncia de repetio: 8000 amostras / s)
taxa de bit: 155,520 Mbit/s
capacidade efetiva: [ (2430 - 81) / 2430 ] x 155,520 Mbit/s =150,336 Mbit/s.

O SOH subdividido em duas partes:


RSOH (Regenerator Section Overhead)
MSOH (Multiplex Section Overhead)
Sendo o SOH distribudo na estrutura STM-1 da seguinte forma:
linhas 1 a 3 e colunas 1 a 9 tem-se o Overhead da Seo de
Regenerao (RSOH).
linhas 5 a 9 e colunas 1 a 9 tem-se o Overhead da Seo de
Multiplexao (MSOH).
Os ponteiros de AU esto localizados na linha 4 e colunas 1 a 9.
A seguir temos a figura com a distribuio do SOH, ponteiros de AU e Payload.
9 bytes
1

261 bytes

Cabealho da seo
regeneradora
(RSOH)

3 linhas
3

rea de Ponteiros de
AU

Cabealho da seo
multiplexadora
(MSOH)

5 linhas

Payload
rea de carga til

9
125 s

Taxa: 155,520 Mbit/s


nmero de bytes: 2430
Perodo: 125 s
Nmero de bits: 19440
Quadro: 9 linhas x 270 colunas
Figura 8 - Estrutura de quadro do STM-1

FOLHA 15

BSICO SDH

TREINATEL

Os primeiros nove bytes da quarta linha, a rigor, fazem parte da rea de carga: ou seja, a
rea onde localiza-se o ponteiro da AU-4 (caso europeu) ou os trs ponteiros intercalados
byte a byte das trs AU-3 (caso norte americano).
Os primeiros nove bytes das trs primeiras linhas so denominados de cabealho de seo
de Regeneradores (RSOH), isto , seu contedo pode ser examinado e modificado no
somente pelos terminais de uma seo mux, mas tambm pelos regeneradores de linha.
Contm, entre outras coisas, o sinal de alinhamento de quadro, etiquetas, informaes de
gerncia, superviso de erros no sinal de linha (seo de regenerao) e canais de servio
digitais.
Os primeiros nove bytes das linhas 5 a 9 s so acessveis nos ns da rede (terminais da
seo mux). Estes bytes contm superviso de erros da seo multiplex, canais de controle
da comutao de proteo, canais de servios digitais e canais reservados para utilizaes
futuras.
Cada elemento de rede SDH representa um ponto terminal de uma seo multiplex, isto , o
quadro STM-1 montado em um mux e desmontado no mux seguinte. Os nicos elementos
transparentes ao quadro na rede so os regeneradores de linha, que somente lem e
escrevem nos canais do cabealho da seo de regeneradores (RSOH). Um mux recebe o
sinal de linha, recupera o relgio de bits, alinha-se com o quadro e processa-o, derivando as
informaes contidas no cabealho para os processamentos internos correspondentes.
O mux recupera ento o VC-4, ou seja, vai copiando sequencialmente cada byte a uma
memria FIFO. Ao faz-lo, o mux processa o ponteiro de AU-4 devido justificao e
identificao do incio do quadro de VC-4.
Aps a obteno do VC-4, o mux volta a gerar um novo quadro em AU-4, indicando um novo
valor de ponteiro de AU-4 para marcao do incio deste VC-4 dentro de AU-4. Caso seja
necessrio, o mux processa uma justificao peridica do VC-4 para obter-se a mesma
velocidade deste VC-4 com a nova estrutura AU-4, na qual est processando.
Porm, caso este mux seja o ponto terminal de uma via de VC-4, h uma extrao e
processamento do cabealho de VC-4. Este processamento do VC-4 se d segundo sua
composio, por exemplo, caso este seja um C-4, contendo um sinal de 140 Mbit/s, o mux
extrai os bits deste sinal e os encaminha para uma interface PDH.

8 - SUPERVISO DAS CAMADAS DA SDH


8.1 - SEGMENTOS DA REDE SDH
Para fins de gerenciamento de rede e manuteno, uma rede SDH pode ser descrita em
quatro segmentos:
Via de Ordem Inferior, a qual permite o desempenho da rede ponta-a-ponta para um TU
mapeado.
Via de Ordem Superior, a qual permite o desempenho da rede para VC-3 ou o VC-4.

FOLHA 16

BSICO SDH

TREINATEL

Seo de Multiplexao, a qual permite o desempenho da rede entre os seus ns,


fornecendo a maioria das informaes de gerenciamento de rede.

Seo de Regenerao, que permite o desempenho da rede entre os regeneradores ou


entre um regenerador e qualquer outro elemento da rede, possibilitando a localizao de
falhas.
A figura a seguir ilustra os diferentes segmentos de rede.
SEO
M U LTIPLEXAD O RA

SEO
M U LT IPLEXAD O R A

SEO
SEO
SEO
REGENERADORA REGENERADORA REGENERADORA

M U LT IPLEXAD O R
T ER M IN AL
D E SD H

M U LT IPLEXAD O R
T ER M IN AL
D E SD H

SIN AIS D E
T RIBU T R IO
SISTEM A D E CO N EXO
CRU ZAD A D IG IT AL SD H
(SD XC) ou AD M

R EG EN ERAD O R
SD H

R EG EN ERAD O R
SD H

SIN AIS D E
T RIBU T R IO

VIA DE ORDEM SUPERIOR (NVEL AU)


M O N T AG EM
D O VC

VIA DE ORDEM INFERIOR (NVEL TU)

D ESM O N T AG EM
D O VC

Figura 9 - Segmentos da rede SDH


As vias de ordem superior e inferior pertencem camada de via e as sees de multiplexao
e regenerao pertencem camada de meio de transmisso.
A seo de Multiplexao de uma rede SDH compreende o meio de transmisso e o
equipamento de de transmisso associado o qual fornece os meios de transporte da
informao entre dois elementos de rede consecutivos. Um dos elementos origina o
cabealho do multiplex (MSOH) e o outro recebe e elimina este cabealho. Esta seo
multiplexadora tem importncia especial, j que protegida contra falhas do equipamento e
deteriorao do desempenho. Esta proteo cobre a funcionalidade do SDH a partir do ponto
onde o MSOH inserido at o ponto onde extrado. Portanto, o transporte de informaes
atravs da seo multiplexadora da rede ser mantido mudando-se o servio de comutao
para inativo em caso de falha.
A seo Regeneradora de uma rede SDH consiste em um meio de transmisso e
equipamento associado entre o elemento de rede e o regenerador ou dois regeneradores.
Estes equipamentos incluem interface ptica e processador SDH, originam ou terminam o
cabealho da seo regeneradora (RSOH).
Os quadros STM-N so supervisionados atravs do MSOH e do RSOH, onde a MSOH
controla a qualidade do sinal entre dois ns da rede e a superviso RSOH controla a
qualidade do sinal entre dois regeneradores ou entre um regenerador e um n da rede.
As sees RSOH so montadas/desmontadas em todos os equipamentos, e as sees
MSOH so montadas/desmontadas nos ns do enlace; j as vias de POH so

FOLHA 17

BSICO SDH

TREINATEL

montadas/desmontadas nos pontos de insero/retirada ou conexo cruzada de tributrios,


como mostra a figura a seguir.

TERMINAL
DE LINHA

REGENERADOR

ADD/DROP MUX
(ADM) ou SDXC

REGENERADOR

TERMINAL
DE LINHA

RSOH
MSOH
POH

( TRIBUTRIOS SEM DERIVAO)

Figura 10 - Funes dos overhead

Descrio da Superviso de Seo(RSOH,MSOH) do STM-1


A transmisso dos bytes serial , linha por linha, da esquerda para a direita, sendo que em
cada byte o bit mais significativo transmitido primeiro.
A informao do overheadde seo (SOH) adicionada ao payload e informao (N x
AUG) para criar um STM-N. O SOH inclui informaes de alinhamento de quadro,
informaes para manuteno, monitoramento de desempenho, como outras funes
operacionais. A informao do RSOH terminada nos regeneradores. A informao do
MSOH passa transparente pelos regeneradores, e terminada onde os AUGs so montados
e desmontados.

FOLHA 18

BSICO SDH

TREINATEL

8.2 - DESCRIO DOS BYTES DO SOH

A1 A1 A1 A2 A2 A2 J0

RSOH

MSOH

B1

E1

F1

D1

D2

D3

B2 B2 B2 K1

K2

D4

D5

D6

D7

D8

D9

D10

D11

D12
M1 E2

S1
BYTES RESERVADOS
PARA USO FUTURO

BYTES RESERVADOS
PARA USO NACIONAL

Figura 11 - SOH do STM-1

MSB

LSB

primeiro bit transmitido


ltimo bit transmitido

MSB = bit mais significativo


LSB = bit menos significativo
Figura 12 - Numerao do byte

FOLHA 19

BSICO SDH

TREINATEL

ALINHAMENTO DE QUADRO: bytes A1A1A1A2A2A2


Estes bytes so reservados para a transmisso da informao do incio de quadro,
denominada palavra de alinhamento de quadro (PAQ). Atravs de um algoritmo de
identificao e confirmao da PAQ, o receptor pode identificar o incio de quadro. Dois tipos
de bytes so definidos para este alinhamento:
- A1: 11110110
- A2: 00101000
TRILHA DA SEO DE REGENERAO - RASTREADOR: byte J0 / byte C1
Este byte utilizado para transmitir repetitivamente um identificador de ponto de acesso
seo para que um receptor possa identificar a continuidade da conexo ao transmissor
pretendido. Um quadro de 16 bytes definido para a transmisso do identificador de ponto de
acesso seo. O primeiro byte um marcador de incio de quadro, incluindo o resultado de
um clculo CRC-7 sobre o quadro anterior. Os 15 bytes seguintes so utilizados para o
transporte de 15 caracteres ASCII necessrios para o formato de numerao E.164
(recomendao ITU-T).
O byte C1 (identificador de STM-N) utilizado para identificao do nvel (1, 4 ou 16) da
hierarquia SDH. O byte C1 setado para o nmero binrio de acordo com a ordem em que
aparece no quadro STM-N.
CANAL DE COMUNICAO DE DADOS - DCC - bytes D1-D12
Um canal de 192 kbit/s definido utilizando-se os bytes D1, D2 e D3 como um DCC para a
comunicao dentro da seo de regenerao.
Um canal de 576 kbit/s definido utilizando-se os bytes D4 a D12 como um DCC para a
comunicao dentro da seo de multiplexao.
Esses bytes no se repetem N vezes dentro do quadro STM-N.
CANAL DE SERVIO: bytes E1 / E2
Um canal de 64 kbit/s definido utilizando-se o byte E1 como canal de servio para a
comunicao de voz dentro da seo de regenerao.
Um canal de 64 kbit/s definido utilizando-se o byte E2 como canal de servio para a
comunicao de voz dentro da seo de multiplexao.
Estes bytes no se repetem N vezes dentro da estrutura de quadro do STM-N
CANAL DE USURIO: byte F1
Um canal de 64 kbit/s definido utilizando-se o byte F1. Este byte reservado para propsito
do usurio ( por exemplo operadoras de rede ).
Este byte no se repete n vezes no quadro STM-N.
BIT INTERLEAVED PARITY - 8 (BIP-8): byte B1
O byte B1 corresponde a um cdigo de 8 bits, gerado pelo equipamento de transmisso, cuja
funo o monitoramento de erros na seo de regenerao.
O quadro STM-1 anterior, aps o processo de embaralhamento, dividido em seqncia de 8
bits, numerados de 1 a 8. O primeiro bit do cdigo BIP-8 torna a par a paridade sobre todos
os bits 1 de todas as seqncias de 8 bits, o segundo bit do cdigo BIP-8 torna par a
paridade sobre todos os bits 2 de todas as sequencias de 8 bits, e assim sucessivamente at
o ltimo bit do cdigo. O cdigo BIP-8 obtido colocado no byte B1 do STM-N atual antes do
embaralhamento, de forma que o byte B1 recebido na recepo sempre se refira ao quadro
anterior. Este byte no se repete N vezes dentro do quadro STM-N.

FOLHA 20

BSICO SDH

TREINATEL

BIT INTERLEAVED PARITY - 24 (BIP-24): byte B2


Estes bytes correspondem a um cdigo de N x 24 bits, gerado pelo equipamento de
transmisso, cuja funo a monitorao de erros na seo de multiplexao. Com exceo
das trs primeiras linhas do SOH, o quadro STM-N anterior, antes do processo de
embaralhamento, dividido em seqncias de N x 24. O primeiro bit de cdigo BIP-N x 24
torna par a paridade sobre todos os bits 1 de todas as seqncias de N x 24 bits, o segundo
bit de cdigo BIP-N x 24 torna par a paridade sobre todos os bits 2 de todas as seqncias
de N x 24 bits, e assim sucessivamente at o ltimo bit do cdigo N x 24. Este cdigo BIP-N x
24 obtido colocado nos bytes B2 do STM-N atual antes do embaralhamento.
CANAL DE COMUTAO DE PROTEO AUTOMTICA (APS): bytes K1, K2
Atravs desses bytes de sinalizao, pode se comutar as partes do equipamento SDH
responsveis pelas funes atribudas a camadas de meio de transmisso. Estes bytes no
se repetem N vezes no quadro STM-N.
RDI DE SEO DE MULTIPLEXAO (MS-RDI): byte K2 (bits 6, 7, 8)
Os bits 6, 7, 8 do byte K2 so alocados para a indicao de RDI (Remote Defect Indication)
da seo de multiplexao para o STM-1 e STM-N. Estes bits so utilizados para retornar ao
transmissor uma indicao de que o receptor final detectou um defeito de seo na entrada
ou est recebendo MS-AIS. A indicao MS-RDI gerada atravs da insero de um cdigo
110 nas posies 6, 7 e 8 do byte K2 antes do embaralhamento.
STATUS DE SINCRONIZAO: byte S1 (bits 5, 6, 8)
Estes bits so alocados para Mensagem de Status de Sincronizao estabelecidos pelo ITUT. Dois padres de bits so definidos, um indicando que a qualidade de sincronizao
desconhecida e outro para sinalizar que a seo no deve ser utilizada para sincronizao.
Os cdigos restantes so reservados para nveis de qualidade definidos pelas operadoras de
telecomunicaes.

BYTE S1 ( bits 5, 6, 7,8 )


0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111

Nvel de sincronizao SDH


qualidade desconhecida
reservado
G.811
reservado
G.812 trnsito
reservado
reservado
reservado
G.812 local
reservado
reservado
SETS (*)
reservado
reservado
reservado
no use para sincronizao

(*) Syncronization Equipment Timing Source


Tabela 3 - Status do byte S1

FOLHA 21

BSICO SDH

TREINATEL

REI DE SEO DE MULTIPLEXAO (MS-REI): byte M1


Este byte alocado para indicao de REI (Remote Error Indication) de Seo de
Multiplexao para o STM-1 e STM-N. Este byte transporta a contagem dos blocos errados
detectados pelo BIP-N x 24 (B2).
O resumo e os significados dos bytes da Seo de Regenerao (RSOH) pode ser disposto
como mostra a tabela a seguir:
BYTE
A1
A2
J0
C1
B1
E1
F1
D1-D3

1
1
0
x
x
x
x
x
x

2
1
0
x
x
x
x
x
x

3
1
1
x
x
x
x
x
x

4
1
0
x
x
x
x
x
x

5
0
1
x
x
x
x
x
x

6
1
0
x
x
x
x
x
x

7
1
0
x
x
x
x
x
x

8
0
0
x
x
x
x
x
x

STM
1...N
1...N
1
1...N
1
1
1
1

FUNO
alinhamento
alinhamento
trilha
identificador
erros
canal/ servio
canal/usurio
DCC

UTILIZAO
repete 3 vezes (SONET)
repete 3 vezes (SONET)
verificao de continuidade
identificador do tipo STM-N
controle de erros entre RSOH
canal de servio digital da rede SDH
canais disponveis para operadora
comunicao de dados entre rede

Tabela 4 - Funes dos bytes do RSOH


O cabealho da Seo de Regeneradores (RSOH) possui 27 bytes, posicionados nas trs
primeiras linhas do quadro STM-1. Dentre estes 27 bytes, somente os seis primeiros e a partir
do stimo os primeiros bytes possuem uma padronizao. A razo da existncia de tantos
bytes em branco devido necessidade de compatibilizar a SDH com a SONET norteamericana. Portanto um quadro STM-1 perfeitamente compatvel com o quadro de segundo
nvel hierrquico das redes SONET.
Os bytes A1 e A2 so fixos. O byte C1 designa individualmente cada um dos N quadros
bsicos STM-1 multiplexados em um sinal de linha STM-N. Um sinal STM-N obtido a partir
da multiplexao sncrona de N processos STM-1 locais por intercalao de bytes. Portanto o
aspecto de um sinal de linha STM-N o de N quadros STM-1 intercalados, isto , cada byte
aparece N vezes. Por exemplo, em um quadro STM-4, aparecem 12 bytes A1, 12 bytes A2, 4
bytes C1, etc.

FOLHA 22

BSICO SDH

TREINATEL

O byte B1 muito importante, pois nele depositado o resultado do clculo de paridade


efetuado pelo transmissor para o quadro anterior; todos os bytes do quadro de linha passam
por um registro, que ao final calcula uma palavra de 8 bits, fazendo com que o nmero de bits
na primeira posio seja par, e idem para as demais 7 posies.
BYTE

1 2 3 4 5 6 7 8 STM

B2

x x x x x x x x

K1

x x x x x x x x

K2

x x x x x y y y

K2 (MS-RDI) x x x x x 1 1 0
K2 (MS-AIS) x x x x x 1 1 1
E2

x x x x x x x x

D4-D12

x x x x x x x x

S1

x x x x x x x x

M1 (MS-REI) x x x x x x x x

FUNO

UTILIZAO

1...N erros

controle de erros entre sees


de multiplex
1 comutao
sinalizao p/ sistema de
proteo
1 comutao
bits 1...5 = status APS
bits 6,7,8 = 110 = MS-RDI
bits 6,7,8 = 111 = MS-AIS
1 alarme remoto ( bits 6, 7, 8 = 110
MS-RDI )
1 alarme
remoto bits 6, 7, 8 = 111
( MS-AIS )
1 canal / servio
circuito entre os terminais de
seo
1 DCC
comunic. dados na seo
multiplex
1 sincronizao
verificar
qualidade
do
sincronismo
1 , 4 monitorao
retorno do controle de erros da
seo MUX
( REI-MUX )

Tabela 5 - Funes dos bytes do RSOH

Os canais de servio, embora sua posio esteja prevista no cabealho de cada um dos
processos STM-1, no se repetem N vezes em um sinal STM-N, apenas ocupa-se o
respectivo canal do primeiro dos n quadros multiplexados, ficando livres as posies
respectivas dos demais quadros multiplexados.
O cabealho de seo multiplex (MSOH) no acessvel aos regeneradores, tendo acesso
aos mesmos apenas nas pontas de uma seo de multiplex (ns).
O MSOH contm os canais de servio (D4 a D12) normalmente serializados para formar um
canal de servio de 576 kbit/s acessvel mediante uma interface V.11 nos mux. Contm
tambm os canais K1 e K2 para o controle da comutao de proteo e E2( canal de servio
digital ponta a ponta para a seo mux).
No MSOH tambm esto os bytes B2, de paridade, cujo clculo difere de B1. Como o
contedo das trs primeiras linhas do cabealho podem ser alterados pelos regeneradores
intermedirios, e B2 somente analisado nas pontas da seo mux, ao calcular B2, o
processador STM-1 respectivo pula as trs primeiras linhas do cabealho, sendo B2 calculado
somente para toda a rea de carga, inclusive ponteiros, mais as linhas 5 a 9 do cabealho da
seo.

FOLHA 23

BSICO SDH

TREINATEL

8.3 - DESCRIO DA SUPERVISO DE VIA (POH) DOS VCs


O POH do VC-3 est localizado na primeira coluna de 9 linhas por 85 colunas que compem
o VC-3. O POH do VC-4 est localizado na primeira coluna da estrutura de 9 linhas por 261
colunas que compem o VC-4.
O POH do VC-3 / VC-4 atribudo carga til (payload) de informao e permanece com a
carga til at que o mesmo seja desmapeado. O POH utilizado para funes que so
necessrias no transporte dos VC-3 / VC-4, o qual prov a integridade de comunicao entre
o ponto de montagem e desmontagem de um VC. Tambm adicionado ao container quando
o VC criado.
O POH adicionado a um conjunto de TUG-2s ou a um C-3 para a formao de um VC-3, e
a um conjunto de TUG-3s ou a um C-4 para a formao de um VC-4.
Portanto o POH tem as seguintes funes:
- Identificao de acesso (origem dos VCs)
- Monitorao de desempenho da via
- Informao para manuteno
- Indicao de status de alarme
- Indicao do tipo de mapeamento ou da estrutura de multiplexao
- Canais para propsitos de comunicao
- Proteo automtica de via
- Monitorao de desempenho de vrias sees multiplex
O POH do VC-3 / VC-4 constitudo de 9 bytes : J1, B3, C2, G1, F2, H4, F3, K3, N1
A figura a seguir mostra a localizao destes bytes dentro da estrutura de um VC-4.

VC-4 ( 261 colunas )

9 linhas

J1
B3
C2
G1
F2
H4
F3
K3
N1

C-4 ou 3 TUG-3
F3

Figura 13 - Localizao do POH no VC-4

FOLHA 24

BSICO SDH

TREINATEL

A figura a seguir mostra a localizao dos bytes de POH no VC-3

VC-3 ( 85 colunas )

9 linhas

J1
B3
C2
G1
F2
H4
F3
K3
N1

C-3 ou 7 TUG-2

Figura 14 - Localizao do POH no VC-3


O POH do VC-12 constitudo de 4 bytes ( V5, J2, N2, K4 ).
O V5 o primeiro byte da carga til do VC-12. Este byte determinado atravs dos bytes V1
e V2, que so determinados atravs do byte H4 do POH do VC-3 / VC-4. Existe s um POH
de VC-12 para cada multiquadro de 500s (ou 4 quadros de 125s ). Este POH foi
implementado desta forma para diminuir os bytes gastos com cabealhos para containers de
baixa ordem.

FOLHA 25

BSICO SDH

TREINATEL

A figura a seguir mostra a localizao do POH de VC-12.

VC-3 / VC-4
85 / 261 COLUNAS

TU PTR (V4)
H4 (00)

VC-3 VC-4
PAYLOAD

0
0

TU PTR (V1)
H4 (01)

VC-3 VC-4
PAYLOAD
TU PTR (V3)

H4 (10)

125 s

TU-POH (V5)
VC-3 VC-4
PAYLOAD
250 s

TU PTR (V4)
H4 (11)

VC-3 VC-4
PAYLOAD
375 s

TU PTR (V4)
H4 (00)

VC-3 VC-4
PAYLOAD
500 s

Figura 15 - Localizao do POH de VC-12

FOLHA 26

BSICO SDH

TREINATEL

8.4 - DESCRIO DOS BYTES DE POH DOS CONTAINERS DE ALTA ORDEM


(VC-3/VC-4)
Como j vimos anteriormente, o POH de alta ordem subdividido em: J1, B3, C2, G1, F2, H4,
F3, K3, N1, como mostra a figura a seguir:

J1
B3
RE
I
REI

C2

RDI
NO
USADO

G1
F2
H4

P1

P0 SL2 SL1 C3

C2

C1

F3
K3
N1

Figura 16 - Overhead de via do VC-3 e VC-4


J1: Path Trace do VC-3 / VC-4
Este o primeiro byte do VC e sua localizao indicada pelo ponteiro de Au-n ou TU-n
associado. Serve para transmitir repetitivamente um identificador de acesso da via de ordem
superior tal que o terminal receptor pode verificar a sua conexo com o transmissor. Este
identificador do ponto de acesso da via utiliza o formato da numerao E.164. O primeiro byte
da seqncia um marcador do comeo do quadro e inclui o resultado do clculo do CRC-7
sobre o quadro anterior. Os 15 bytes seguintes so utilizados para o transporte de 15
caracteres ASCII necessrios para o formato de numerao E.164.
B3: Bit Interleaved Parity - 8 (BIP-8)
Corresponde a um cdigo de 8 bits, gerado pelo equipamento de transmisso, cuja funo a
monitorao de erros compreendidos entre camadas de via que esto se comunicando.
O primeiro bit de cdigo BIP-8 torna par a paridade sobre todos os bits 1 de todas as
seqncias de 8 bits, o segundo bit de cdigo BIP-8 torna par a paridade sobre todos os bits
2 de todas as seqncias de 8 bits, e assim sucessivamente at o ltimo bit do cdigo BIP8. Este cdigo BIP-8 obtido colocado no byte B3 do atual VC-3/VC-4 antes do
embaralhamento. O cdigo BIP-8 inclui o POH do VC-3/VC-4, mas exclui os bytes do AU3/AU-4 Pointer:H1 H2 e H3 (exceto quando usado para justificao negativa).

FOLHA 27

BSICO SDH

TREINATEL

C2: Signal Label


Este byte utilizado para indicar o contedo do payload do VC-3/VC-4.
BITS
+SIGNIFICATIVOS
1
2
3
4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0

BITS
-SIGNIFICATIVOS
5
6
7
8
0
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0

CDIGO
HEX

12

0
0
0
1
1

0
0
0
1
1

0
0
0
1
1

1
1
1
1
1

0
0
0
1
1

0
1
1
1
1

1
0
0
1
1

1
0
1
0
1

13
14
15
FE
FF

00
01
02
03
04

INTERPRETAO

no equipado
equipado no especificado
indicao de estrutura de TUG
modo amarradolocked TU
mapeamento assncrono de
34368 kbit/s no C-3
mapeamento assncrono de
139264 kbit/s no C-4
mapeamento ATM
mapeamento MAN (DQDB)
mapeamento FDDI
mapeamento de sinal de teste
VC-AIS para conexo tandem

Tabela 6 - Definio do byte C2


G1- Path Status
Este byte utilizado para retorno camada de via local o status e a performance do sinal
transmitido quando recebido na camada de via distante. No receptor calcula-se o BIP-8 sobre
o VC-3 / VC-4 recebido e o valor obtido comparado com o BIP-8 (byte B3) contido no VC3/VC-4 recebido no quadro seguinte.
O nmero de erros recebidos obtidos ( 0 a 8 ) so colocados nos bits de 1 a 4 do byte G1 (
REI-remote error indication ), permitindo que o terminal distante conhea a performance do
sinal transmitido. Nmeros de erros diferentes de 0 a 8 sero interpretados como 0 erros.
Na nova padronizao, os bits 5, 6 e 7 do byte G1 fornecem cdigos para indicar verses
velha e nova de indicao de defeito remoto. A verso nova de RDI permite diferenciao
entre carga til, conectividade e defeitos de servidor. Para a nova verso de RDI, o bit 7 por
definio fixado como o inverso do bit 6 para fornecer o controle da verso, permitindo assim
completa compatibilidade com equipamentos antigos. A tabela a seguir detalha os cdigos
dos defeitos RDI. Se forem recebidos os bits 6 e 7 fixados em (0,0) ou (1,1), ento somente o
bit 5 deve ser interpretado como RDI. Portanto, se forem recebidos os bits 6 e 7 fixados em
(0,1) ou (1,0), ento os bits 5 e 6 devem ser interpretados como RDI.

FOLHA 28

BSICO SDH

b5
0
0
0
0
1
1
1
1

b6
0
0
1
1
0
0
1
1

TREINATEL

b7
0
1
0
1
0
1
0
1

SIGNIFICADO
nenhum defeito remoto
nenhum defeito remoto
defeito remoto de carga til
nenhum defeito remoto
defeito remoto
defeito remoto do servidor
defeito remoto de conectividade
defeito remoto

INDICAO
sem defeito
sem defeito
LCD, PLM
sem defeito
AIS, LOP, TIM, UNEQ (ou SLM)
AIS, LOP
TIM, UNEQ
AIS, LOP, TIM, UNEQ (ou SLM)

Tabela 7 - Codificao e interpretao do byte G1 (bits 5, 6, 7, 8)


F2 e F3: Path User Channel
Estes bytes so alocados para comunicao de usurio entre camadas de via. Os acessos
aos bytes F2 e F3 so obrigatrios.
H4: Indicador de Multiquadro

P1 P0

SL2

SL1

C3

C2

C1

Figura 17 - Byte indicativo de multiquadro H4


No caso de um TU-12 no modo floating, possvel identificar o nmero do quadro
transmitido atravs dos bits P1,P0. Cabe ao VC-3 / VC-4 fornecer uma identificao de
multiquadro (2ms - 16 quadros) dentro da qual se encaixa o conjunto de TU-12s no modo
locked. O contedo do byte H4 lido do overhead de via do VC-3 ou VC-4 identifica a fase
do prximo payload do VC-3 ou VC-4. Uma vez que a indicao nica, os TU-12s no modo
locked devem ser alinhados em multiquadro de 2 ms.
O virtual container de ordem superior VC-3 ou VC-4 quando transportado TU-12 no modo
floating deve fornecer uma indicao de multiquadro (500 s - 4 quadros) dentro do qual se
encaixa o quadro TU-12 no modo floating. O contedo do byte H4, lido do overhead de
via do VC-3 ou VC-4, identifica a fase do prximo payload do VC-3 ou VC-4. Uma vez que
a indicao nica , os TU-12s no modo floating devem ser alinhados em multiquadro (500
s).
K3 - bits 1, 2, 3, 4: Canal de Comutao de Proteo Automtica (APS)
Estes bits so alocados para a sinalizao APS, para proteo nos nveis de via VC-3 / VC-4.

FOLHA 29

BSICO SDH

TREINATEL

N1: Network Operator Byte


Este byte alocado para fins de gerenciamento, para manuteno de conexes tandem. O
byte N1, localizado em cada container de alta ordem, definido como cabealho da conexo
tandem, a fim de assegurar continuamente a qualidade do sinal, o byte B3 do VC-n
utilizado para determinar o nmero de erros acumulados na conexo. Estes erros detectados
na entrada de um VC-n so escritos nos bits 1 a 4 do byte N1 do prximo quadro. A diferena
entre este nmero de erros calculados e o nmero de erros escritos na origem, utilizado
para determinar o desempenho da conexo tandem.

8.5 - DESCRIO DOS BYTES DOS CONTAINERS DE BAIXA ORDEM (VC-12)


Os containers de baixa ordem so contitudos por um conjunto de 4 bytes: V5, J2, N2 e K4,
sendo que cada um destes bytes descreve uma funo especfica dentro do POH de VC-12,
como segue.
Byte V5
A disposio dos bits do byte V5 dentro de VC-12 mostrada na figura a seguir:

BIP-2
1
2

REI RFI
3
4

SIGNAL LABEL
5
6
7

RDI
8

Figura 18 - Overhead de via do VC-12 (byte V5)


O primeiro byte do VC-12, indicado pelo ponteiro TU-12 Pointer o overhead de via do
VC-12 (POH do VC-12). O POH do VC-12 constitudo de um byte por quadro, atribudo ao
payload de informao, permanece com o payload at que o mesmo seja desmapeado.
Este byte de POH atribudo apenas ao VC-12 transmitido no modo floating. No VC-12
transmitido no modo locked o byte de POH substitudo por um byte de enchimento (R).
O POH utilizado para funes necessrias ao transporte do VC-12, como:
- Bits 1 e 2 ( BIP-2 Bit Interleaved Parity - 2)
Correspondente a um cdigo de 2 bits gerado pelo equipamento de transmisso, cuja funo
o monitoramento de erros no trecho compreendido entre camadas de via que esto se
comunicando.
- Bit 3 (REI Remote Error Indication)
No receptor calculado o BIP-2 sobre o VC-12 recebido e o valor obtido comparado com o
BIP-2 contido no VC-12 recebido no quadro seguinte. Caso o valor recebido e o valor
calculado sejam iguais (condio normal) o bit 3 setado em 0; porm se os valores forem
diferentes (condio de alarme) o bit 3 setado em 1.

FOLHA 30

BSICO SDH

TREINATEL

- Bit 4 (RFI Remote Failure Indication)


Este bit indica falha remota da via do VC-12, sendo o mesmo fixado em 1 caso uma falha
seja detectada, porm caso no seja detectada nenhuma falha, o mesmo fixado em 0. A
indicao de falha remota da via do VC-12 (RFI) enviada de volta pelo gerador de VC-12.
Deve-se observar que uma falha um defeito que persiste por um tempo superior ao alocado
para os mecanismos de proteo do sistema de transmisso.
- Bits 5, 6 ,7 (Signal Label)
A combinao destes trs bits fornece o contedo do VC-12, como mostra a tabela a seguir:
L1
0
0
0
0
1
1
1
1

L2
O
0
1
1
0
0
1
1

L3
O
1
0
1
0
1
0
1

SIGNIFICADO
no equipado
equipado no especificado
assncrono floating
sncrono a nvel de bit, floating
sncrono a nvel de byte, floating
reservado para utilizao futura
reservado para utilizao futura
reservado para utilizao futura

Tabela 8 - Codificao do Signal Label- bits 5,6,7 do byte V5


- Bit 8 (RDI - Remote Defect Indication)
Caso o sinal de chegada no receptor seja SIA, o RDI setado em 1; caso o sinal VC-12 no
esteja sendo recebido, o RDI setado em 1. Porm caso no exista nenhuma destas
condies anteriores, o RDI setado em 0. O RDI enviado de volta pelo gerador do VC12. As funes adicionais de RDI so fornecidas pelo byte K4 (bits 5, 6, 7, 8).
Byte J2 - Identificador do Ponto de Acesso de Via
Este byte usado para transmitir repetitivamente um identificador do ponto de acesso de via
de baixa ordem. Atravs deste byte, o terminal receptor pode verificar a continuidade da
conexo com relao ao transmissor. Este identificador utiliza o formato de numerao
E.164, sendo um quadro de 16 bytes definido para a transmisso da numerao E.164.
ESTADO DO BYTE H4
TU
XXXXXX00

V1

XXXXXX01

V2

VC

V5
125 us

N2

XXXXXX10
XXXXXX10

V3

J2

250 us

K4
XXXXXX11

V4

375 us

500 us
Figura 19 - Localizao dos bytes V5, J2, N2 e K4 do VC-12

FOLHA 31

BSICO SDH

TREINATEL

Byte N2
Este byte foi definido para prover uma funo de monitorao de conexo tipo Tandem da
mesma forma que o byte N1 no POH de ordem superior. Este byte no deve afetar a
facilidade de monitorao de desempenho fim a fim do BIP-2 no byte V5.
Byte K4 - bits 1, 2, 3, 4
Canal de Comutao de Proteo Automtica (APS). Estes bits so utilizados para
sinalizao APS para proteo no nvel de via VC-12.
Byte K4 - bits 5, 6, 7 - Indicao de Defeito Remoto Adicional
O RDI de via do VC-12 retornado pela terminao do VC-12 se um SIA de VC-12 ou uma
condio de defeito recebida. Os bits 5, 6, 7 do byte K4 so alocados para fornecer uma
indicao de defeito remoto adicional o qual permite diferenciao entre carga til,
conectividade e defeitos do servidor. Para RDSI adicional, o bit 7 fixado como inverso do bit
6 para fornecimento do controle da verso, permitindo completa compatibilidade com
equipamentos antigos com a verso prvia de um bit (bit 8 do V5) do RDI. A tabela a seguir
mostra os bits 5, 6, 7 do byte K4.

bit 5

bit 6

bit 7

SIMPLIFICADO

INDICAO

( nota )

Nenhum defeito remoto

Sem defeito

Defeito remoto de carga til

LCD, PLM

( nota )

( nota )

Defeito remoto do servidor

AIS, LOP

Defeito remoto de conectividade

TIM, UNEQ

( nota )

Nota: Este cdigo somente transmitido por velhos equipamentos. Novos equipamentos
identificam a interligao com velhos equipamentos; ento somente o bit 8 do V5 deve ser
interpretado.
Tabela 9 - Codificao e interpretao do byte K4 (bits 5, 6, 7)

FOLHA 32

BSICO SDH

TREINATEL

A seguir temos a tabela com os bytes do cabealho de via dos Containers de alta e baixa
ordem:

BYTE

1 2 3 4 5 6 7 8

LOCAL

FUNO

UTILIZAO

J1

X X X X X X X X VC-3,VC-4

Identificador de via

B3

X X X X X X X X VC-3,VC-4

Monitorao de erros
de bits

C2

X X X X X X X X VC-3,VC-4

Identificador de carga 00H = no equipado


do VC
01H = equipado, etc.

G1

X X X X Y Y Y Z VC-3,VC-4

indica estado de via

Indicao:
RDI / REI

F2,F3

X X X X X X X X VC-3,VC-4

Canais de usurio

Para a monitorao pontaa-ponta

H4

X X Y Y Z Z Z T VC-3,VC-4

Indicador de
multiquadro

Bit 1,2,3,4,8 = Q 155 M


Bit 5,6,7,8 = Q 2 M

K3

X X X X X X X X VC-3,VC-4

APS de via de alta


ordem

N1

X X X X Y Y Y Y VC-3,VC-4

Operao da rede

Bit 1,2,3,4 = comutao de


proteo automtica
(APS)
Bit 1,2,3,4 = I E C
Bit 5,6,7,8 = outros

V5

V V W X Y Y Y Z

J2

X X X X X X X X

VC-12

Identificador de via

N2

X X X X Y Y Y Y

VC-12

Operao da rede

K4

X X X X Y Y Y Z

VC-12

APS de via de baixa


Bit 1,2,3,4 = comutao de
ordem e RDI adicional proteo automtica
Bit 5,6,7 = RDI adicional
Bit 8 = no utilizado

VC-12

Cadeia de 16 bytes
(comprovao de SDXC
por exemplo)
Calculado sobre os bits dos
VC-3/VC-4 prvios

Bit 1,2=paridade do VC
prvio
Bit 3 = REI
Bit 4 = RFI
Bit 5,6,7 =etiqueta/sinal
verificar a continuidade da
conexo
Bit 1,2,3,4 = IEC
Bit 5,8 = outros

Tabela 10 - Funes dos bytes dos POHs

FOLHA 33

BSICO SDH

TREINATEL

9 - PROCESSAMENTO DE PONTEIROS
9.1 - PONTEIROS DE AU-n ( QUADRO STM-1 )
O processamento de ponteiros possibilita um alinhamento dinmico e flexvel dos containers
virtuais dentro da estrutura de transporte. Alinhamento dinmico e flexvel indica que o VC
pode flutuar (no mantm uma posio fixa) dentro da estrutura de transporte. Estes
ponteiros podem e devem acomodar diferenas de fase entre a carga til e o quadro STM,
como tambm diferenas de taxas de quadro. Tais diferenas so oriundas, basicamente de
variaes de temperatura da fibra ptica ( ou outro meio), variaes no comprimento do laser
e principalmente em irregularidades nos relgios.
Quando se fala em movimento de carga til, pode-se fazer uma analogia com transporte de
carga por caminho; onde o caminho representa um quadro STM e a nota caracterstica da
carga, o section overhead (SOH). Esta carga til pode ser separada em dois ou mais
caminhes, evidentemente dependendo do volume de carga. Na rede SDH, como se trata de
uma rede sncrona, torna-se obrigatria a entrada e sada de acordo com uma certa
padronizao ou ordem, assim como os caminhes so obrigados a sair e chegar de acordo
com uma agenda. A posio de incio da carga dada por uma nota de embarque;
analogamente na rede SDH, pelo ponteiro contido no SOH. Cada caminho (quadro STM)
est carregado com sua prpria carga (VC-4) e com parte da carga restante do caminho
anterior. A posio de colocao desta nova carga dada pelo valor dos ponteiros
apresentados na nota de embarque (SOH).
As diferenas de temporizao, simplificao da multiplexao e roteamentos dos sinais
dentro de uma rede sncrona, permitem que o VC-4 no mantenha uma posio fixa dentro do
quadro STM-1, ou seja, o VC-4 pode comear em um quadro e terminar no seguinte.
Na montagem de um VC-4 dentro do quadro de transporte, bytes adicionais denominados
Administrative Unit (AU) Pointer so colocados disposio no SOH. Estes bytes que
indicam a localizao do primeiro byte do VC-4.

Figura 20 - Carga til no quadro STM-1


O VC-4 pode flutuar livremente dentro do espao disponvel para ele no quadro de transporte
de modo que os ajustes de temporizao de fase possam, se necessrio, ser realizados entre

FOLHA 34

BSICO SDH

TREINATEL

o VC-4 e o quadro de transporte. O ponteiro AU propcia o acesso ao VC-4 identificando a


localizao do primeiro byte do VC-4, como mostra a figura a seguir:

POINTER
BYTES
SECTION
OVERHEAD
FRAME N

FRAME N

J1

FRAME N+1

VIRT U AL
CO N T AIN ER

POINTER
BYTES
SECTION
OVERHEAD
FRAME N+1

Figura 21 - Posicionamento do VC-4 dentro de um Quadro STM-1


O quadro do container virtual de 4a ordem (VC-4) contm 9 linhas e 261 colunas, o qual cabe
exatamente na rea de carga til da AU-4. Convenciona-se representar o quadro do VC-4,
independente do quadro STM-1, como uma caixa de 9 linhas por 261 colunas, sendo que a
primeira coluna contm os bytes do cabealho de via (POH).
Os ponteiros permitem operao assncrona, ou seja, alinhamento e justificao de
containers; minimizao do atraso na rede e introduzem uma nova perturbao no sinal, ou
seja, um jitter de ajuste de carga til.
Para acomodar possveis desvios de relgios, o VC-4 pode ser movimentado, ou seja,
justificado, positivamente ou negativamente trs bytes de cada vez em relao ao quadro de
transporte. Isto possvel atravs da atualizao do ponteiro de AU em cada n da rede SDH.
Trs bytes do Section Overhead (SOH), os bytes H3, so utilizados como bytes de
enchimento, carregando dados do VC-4 durante ajustes negativos.
A utilizao de buffers de escorregamento de VC-4 com 125 s nas entradas do
equipamento de multiplexao SDH corrigem a diferena de freqncia, descontando ou
repetindo um quadro VC-4 de informao quando necessrio; porm, os mesmos introduzem
um atraso no sinal, causando perturbaes no sinal devido aos escorregamentos (slips).
Estes escorregamentos so evitados com a utilizao de ponteiros.
O processamento de ponteiros introduzem uma nova perturbao do sinal, conhecida como
jitter de ajuste de ponteiros, na recepo de um tributrio aps sua recuperao um VC-4, o
qual tenha sido submetido mudanas de ponteiro.

FOLHA 35

BSICO SDH

TREINATEL

Os ponteiros so indicadores, cujos valores definem o frame offset, ou seja, a diferena em


bytes entre o incio da rea de um VC-n e o incio do quadro da entidade de transporte (TU ou
AU).
A figura a seguir mostra a localizao dos ponteiros de AU-n e TU-n.

270 COLUNAS
1
3
4

RSOH

pppo PONTEIROS-TU

PONTEIROS -AU

9 LINHAS
5

P
O
H

PAYLOAD

MSOH

Figura 22 - Quadro STM-1 com ponteiros de AU e TU


O payload de informao de um quadro STM-1 contm um AUG, sendo este constitudo por
uma AU-4 ou por trs AU-3. Uma AU-4 formada por um VC-4 mais um ponteiro de AU-4.
Uma AU-3 composta por um VC-3 mais o ponteiro de AU-3.
As figuras a seguir, mostram estes dois tipos de mapeamentos.

STM-1

VC-4

P
O
H
VC-3
VC-3
VC-3

TU POINTER
Figura 23 - STM-1 com 1 AU-4 e 1 VC-4 com 3 TU-3 (VC-3 + TU PTR)

FOLHA 36

BSICO SDH

TREINATEL

STM-1
XXX
VC-3
VC-3
VC-3

X AU POINTER

Figura 24 - STM-1 com 3 AU-3 (VC-3 + AU PTR)


O virtual container de ordem superior (VC-3 ou VC-4) associado a uma Administrative Unit
(AU-3 ou AU-4) pode no ter fase fixa em relao ao quadro STM-1, isto , o incio do virtual
container de ordem superior pode variar em relao ao incio do quadro STM-1; porm, o
AU pointer (ponteiro de AU) ocupa uma posio fixa dentro do quadro, sendo o mesmo
responsvel pela localizao do primeiro byte do virtual container de ordem superior. A
quarta linha do quadro STM-1 contm o ponteiro da AU-4 ou os trs ponteiros da AU-3, no
caso do quadro norte-americano.
Os ponteiros da AU-4 so compostos por dois bytes, H1 e H2, juntos formam uma palavra de
16 bits. Os dez ltimos bits dessa palavra formam um nmero binrio, o qual fornece o
endereo na rea AU-4 que inicia o VC-4. As posies so contadas a cada trs bytes, ou
seja, a posio 0 corresponde ao primeiro byte que segue o ponteiro, a posio 1
corresponde ao quarto byte que segue o ponteiro, e assim sucessivamente at 783 posies
(261 x 9 = 2349 / 3 = 783 ), numeradas de 0 a 782.
Na STM-1 norte-americana existem trs ponteiros, sendo um para cada AU, sendo cada H3 a
oportunidade de justificao negativa de uma das trs AU-3, sendo esta justificao de
apenas um byte.
A diferena em bytes entre a fase da rea de um VC e a fase do quadro medida e
quantizada em um nmero inteiro de bytes, sendo este nmero colocado na linha 4 do SOH.
A combinao do VC e sua diferena de fase codificada denominada Unidade
Administrativa (AU) e o nmero de bytes codificado denominado ponteiro de AU. AS
Unidades Administrativas AU-3 e AU-4 transportam os containers virtuais VC-3 e VC-4,
respectivamente juntamente com os ponteiros de AU. A carga til de um STM-1, denominada
Grupo de Unidades Administrativas (AUG) podem ser compostas por trs AU-3 ou uma AU4.

FOLHA 37

BSICO SDH

TREINATEL

A seguir, temos as duas estruturas AUG e os formatos dos ponteiros.


1 3 4 5 6 7 8 9 10
1
2
A
B
3
4 H1 Y Y H2 1# 1# H3 H3 H3
5
6
75
8
9
1
2
3
4 H1 Y Y .. H2 1# 1#.. H3 H3 H3
5
6
7
8
9
1# :
Y :
A :
B :
C :

270

C
0 87

- 1
- -

86

521
522 522

- -

125s

782

250s

byte tudo 1
1001SS11 (S = no especificados)
ponteiros
oportunidade de justificao negativa (3 bytes)
oportunidade de justificao positiva (3 bytes)
Figura 25 - Ponteiro de AU-4 e Payload

1 3 4 5 6 7 8 9 10
1
2
A
B
C
3
4 H1 Y Y H2 1# 1# H3 H3 H3 0 0 0 1
...................
5
87 - 6
75
8
9
522 522
........................
1
2
.....................
3
4 H1 Y Y H2 1# 1# H3 H3 H3 0
............. .............
5
6
7
8
9
1# : byte tudo 1
Y : 1001SS11 (S = no especificados)
A : ponteiros
B : oportunidade de justificao negativa (3 bytes)
C : oportunidade de justificao positiva (3 bytes)
Figura 26 - Ponteiro de AU-3 e Payload

270

86

521

- -

125s

782 782
86 86

250s

FOLHA 38

BSICO SDH

TREINATEL

O Ponteiro de AU-4 est contido nos bytes H1YY, H2XX e H3H3H3, conforme demonstra a
figura a seguir.
BYTE 1 BYTE 2

H1

BYTE 3 BYTE 4 BYTE 5 BYTE 6 BYTE 7 BYTE 8 BYTE 9

H2

H3

H3

H3

VC-4 POH

H1: N N N N S S I D
H2: I D I D I D I D
H3: OPORTUNIDADE DE
JUSTIFICAO
NEGATIVA

J1
B3
C2
G1
F2
H4
F3
K3
N1

C- 4

Figura 27 - Ponteiro da AU-4


Os trs Ponteiros individuais das AU-3 esto contidos em trs conjuntos de bytes H1,H2 e H3,
com mostra a figura a seguir.
BYTE 1 BYTE 2

H1

BYTE 3 BYTE 4 BYTE 5 BYTE 6 BYTE 7 BYTE 8 BYTE 9

H1

H1

H1: N N N N S S I D
H2: I D I D I D I D
H3: OPORTUNIDADE DE
JUSTIFICAO
NEGATIVA

H2

H2

H2

J1
B3
C2
F2
G1
C2
F2
H4
F3
K3
N1

H3

H3

H3

C- 3

Figura 28 - Ponteiro da AU-3

FOLHA 39

BSICO SDH

TREINATEL

Os bytes H1 e H2 (uma palavra de 16 bits) do ponteiro indicam a posio do incio do VC


dentro do quadro STM-1.
O valor do ponteiro transportado nos ltimos dez bits, isto , nos bit 7 at bit 16 da palavra,
e pode variar de 0 a 782. Este valor representa o nmero de bytes entre o incio da rea do
VC e o ltimo byte H3 da AU. A cada variao de uma unidade no valor do ponteiro, o incio
do VC deslocado de 3 bytes, para a AU-4; e deslocado de 1 byte para AU-3.
A figura a seguir mostra o formato do ponteiro de AU-3 e AU-4.

H1

H2

N N N N S S

I D

AU-3

1 0

Ponteiro de 10 bits: valores de 0 a 782

AU-4

1 0

Ponteiro de 10 bits: valores de 0 a 782

NDF = New Data Flag inverter bits N


Justificao Negativa inverter bits D
Justificao Positiva inverter bits I

Figura 29 - Formato do ponteiro AU


9.1.1 - JUSTIFICAO DE FREQNCIA
Caso haja uma diferena de freqncia entre a taxa do quadro AUG e a taxa do VC, o valor
do ponteiro ser aumentado ou diminudo de acordo com a necessidade, seguido de uma
correspondente justificao de bytes positiva ou negativa.
Estas operaes de ponteiros devem ser separadas de, no mnimo trs quadros, ou seja, tais
operaes com ponteiros devem ocorrer no mximo a cada quatro quadros, permanecendo
constante, neste perodo, o valor do ponteiro.
No receptor, qualquer alterao no valor de ponteiro ignorada, a menos que o valor seja
recebido trs vezes consecutivas.

FOLHA 40

BSICO SDH

TREINATEL

H1
1 2 3

H2

4 5 6 7 8

H3

9 10 11 12 13 14 15 16

N N N N S S I D I D I D I D I D
10 bits de valor de ponteiro

oportunidade
de justificao
negativa

oportunidade
de justificao
positiva

I = Bit de incremento
D = Bit de decremento
N = Bit de New Data Flag
New Data Flag: ativado = 1001
desativado = 0110
JUSTIFICAO NEGATIVA:
Inverso de 5 bits D

JUSTIFICAO POSITIVA:
Inverso de 5 bits I

VALOR DO PONTEIRO (bits 7-16):


AU-4 AU-3 : 0 - 782
TU-3
: 0 - 764

Figura 30 - Codificao de Ponteiro de AU/TU (H1,H2,H3)


Quando a taxa de quadro do VC menor que a do AUG, indica que o VC sofre atrasos
peridicos no tempo, devendo o valor do ponteiro ser incrementado de um. Tal operao
indicada pela inverso dos bits 7, 9, 11, 13 e 15 (bits I) da palavra do ponteiro. Imediatamente
aps o ltimo byte H3, trs bytes de justificao aparecem no quadro de AU-4. A esta
operao do ponteiro denominamos de justificao positiva. Os ponteiros subsequentes
iro conter o novo valor de offset, como podemos observar na figura seguinte.

incio do VC
H1 Y
Y Y
Y H2
H2 1#
1# 1#
1# H3
H3 H3
H3 H3
H3
H1
(valor do ponteiro = N)

QUADRO 1

N-1 N N N N+1

125 s

QUADRO 2
H1 Y Y H2 1# 1# H3 H3 H3
(necessidade de justificao)

N-1 N N N N+1

250 s

incio do VC QUADRO 3
H1 Y Y H2 1# 1# H3 H3 H3
(bits invertidos)
H1 Y Y H2 1# 1# H3 H3 H3
(valor do ponteiro = N+1)

N-1 N N N N+1

375 s

3 bytes de justificao positiva


QUADRO 4
N-1 N N N N+1

500 s

Figura 31 - Justificao Positiva de AU-4


Caso a taxa do quadro de VC for maior que a do AUG, sinal de que o alinhamento de VC
sofreu avanos peridicos no tempo, sendo necessrio que o valor do ponteiro seja

FOLHA 41

BSICO SDH

TREINATEL

decrementado de um. Esta operao indicada pela inverso dos bits 8,10,12,14 e 16 (bits
D) da palavra do ponteiro. Trs bytes de justificao negativa aparecem nos bytes H3 no
quadro AU-4, contendo os bits D invertidos. A esta operao do ponteiro denominamos de
justificao negativa. Os ponteiros subsequentes iro conter o novo valor de offset, como
podemos observar na figura seguinte.

QUADRO 1
H1 Y
Y Y
Y H2
H2 1#
1# 1#
1# H3
H3 H3
H3 H3
H3
H1
(valor do ponteiro = N)

incio do VC

N-2 N-1 N-1 N-1 N

125 s

QUADRO 2
H1 Y Y H2 1# 1# H3 H3 H3
(necessidade de justificao)
byte de justificao negativa de dados
H1 Y Y H2 1# 1#
(bits D invertidos)

N-2 N-1 N-1 N-1 N

incio do VC

250 s

QUADRO 3

N-2 N-1 N-1 N-1 N

375 s

QUADRO 4
H1 Y Y H2 1# 1# H3 H3 H3
(valor do ponteiro = N-1)

N-2 N-1 N-1 N-1 N

500 s

Figura 32 - Justificao Negativa de AU-4


Em circunstncias em que o relgio do VC-4 mais lento que o relgio do n local, ou seja, o
relgio de AU-4, vai acumulando uma defasagem negativa na memria elstica do
transmissor. Esta defasagem ao atingir 24 bits, o transmissor deixa de transmitir bytes do VC4 nos trs bytes da posio 0 da AU-4, comunicando a outra ponta que estes bytes no
contm carga til. A este processo de incremento de ponteiro, o qual o incio do VC-4 no
quadro seguinte dever estar deslocado de uma posio (3 bytes) frente, denominamos de
Justificao positiva.
Analogamente, o VC-4 pode estar com o relgio mais rpido que o do n local, o qual gera o
AU-4. Quando ocorre isto, haver uma acumulao de defasagem positiva na memria
elstica do transmissor desse n. A partir do momento em que esta defasagem chegar a 24
bits, o transmissor deve incluir 3 bytes do VC-4 na rea extra (bytes H3), comunicando a
outra ponta que os bytes H3 contm carga til, atravs de um decremento do ponteiro. No
quadro seguinte, o incio do VC-4 estar na posio imediatamente anterior que vinha
ocupando. Este processo de decremento do ponteiro denomina-se de justificao negativa.
Aps uma justificao positiva ou negativa, o incio do VC-4 permanecer na mesma posio
at haver uma nova justificao positiva ou negativa.
A justificao positiva realizada a partir da inverso dos bits mpares do ponteiro ( 5 bits
designados por I); enquanto que a justificao negativa ocorre a partir da inverso dos 5 bits
D.
9.1.2 - NEW DATA FLAG (NDF)
Os bits 1 a 4 ou bits N da palavra do ponteiro transportam o NDF, o qual permite uma
mudana no valor do ponteiro, quando a mesma for causada por uma modificao no
payload.

FOLHA 42

BSICO SDH

TREINATEL

Normalmente estes bits esto codificados como 0110, sendo que suas inverses para
1001 indicam um NDF. Quando ocorrer um NDF, o novo alinhamento deve ser indicado
pelo valor do ponteiro que acompanha o NDF, sendo este novo alinhamento realmente efetivo
na posio do quadro indicado pelo novo valor do ponteiro.
9.2 - PONTEIRO DE TU-3
Um TU-3 uma estrutura de informao constituda por um payload de informao (VC-3),
por um ponteiro de TU e por bytes de enchimento. A estrutura do TUG-3 idntica do TU-3.
A multiplexao de 3 TUG-3 possibilita a formao de um VC-4. O TUG-3 tambm pode ser
constitudo por 7 TUG-2 e bytes de enchimento.
O ponteiro de TU-3 indica em que byte da estrutura de TU-3 est o primeiro byte do POH do
VC-3. Caso haja uma diferena de freqncia entre a taxa do quadro do VC-3 e a taxa de
quadro da TU-3, este ponteiro de TU ser incrementado ou decrementado, quando
necessrio.
No TUG-3 ( 7 x TUG-2 + bytes de enchimento) a funo de ponteiro de TU-3 no
necessria, j que as taxas de quadro dos TUG-2 so derivadas da taxa de quadro do VC-4.
O ponteiro de TU-3, faz um alinhamento dinmico do VC-3 dentro do quadro de TU-3, isto , o
VC-3 fica em fase flutuante dentro da estrutura de quadro da TU-3, independente do
contedo existente em VC-3.
Trs ponteiros esto contidos em trs bytes distintos, H1,H2 e H3. O valor do ponteiro de TU3 contido em H1 e H2 define a localizao do byte de incio do VC-3 e os ltimos dez bits (bits
7 a 16) da palavra do ponteiro transportam o valor do mesmo. Este valor do ponteiro de TU-3
um nmero binrio de 0 a 764, o qual indica o offset entre o ponteiro e o primeiro byte de
POH (J1) do VC-3.
VC-4 (261 colunas)

Ponteiro de AU-4

Ponteiro de AU-4

J1
B3
C2
G1
F2
H4
F3
K3
N1
J1
C2
B3
G1

enchimento

H1 H1H1
1
H2 H2 H2
H3 H3 H3 0 0 0 1
85 85 85 86

84 84 84

125s
594 594 594
H1 H1 H1 595
H2 H2 H2
H3 H3 H3 0

84

Figura 33 - Ponteiro de TU-3 (H1,H2,H3) e Payload


9.2.1 - JUSTIFICAO DE FREQNCIA
Se a taxa de quadro do VC-3 menor que a do quadro de TU-3, ento o alinhamento de VC
deve peridicamente sofrer atrasos no tempo e o valor de ponteiro deve ser incrementado de

FOLHA 43

BSICO SDH

TREINATEL

um. Esta operao realizada atravs da inverso dos bits 7, 9 , 11, 13 e 15 (bits I) da
palavra de ponteiro, aparecendo imediatamente aps o ltimo byte H3 do quadro de TU-3, um
byte de justificao positiva.
Se a taxa de quadro do VC-3 maior que a do quadro de TU-3, ento o alinhamento de VC
deve peridicamente sofrer avanos no tempo e o valor de ponteiro deve ser decrementado
de um. Esta operao realizada atravs da inverso dos bits 8, 10, 12, 14 e 16 (bits D) da
palavra de ponteiro, aparecendo imediatamente aps o ltimo byte H3 do quadro de TU-3, um
byte de justificao negativa.
9.2.2 - NEW DATA FLAG (NDF)
Os bits 1 a 4 ou bits N da palavra do ponteiro transportam o NDF, o qual permite uma
mudana no valor do ponteiro, quando a mesma for causada por uma modificao no
payload.
Normalmente estes bits esto codificados como 0110, sendo que suas inverses para
1001 indicam um NDF. Quando ocorrer um NDF, o novo alinhamento deve ser indicado
pelo valor do ponteiro que acompanha o NDF, sendo este novo alinhamento realmente efetivo
na posio do quadro indicado pelo novo valor do ponteiro.
9.3 - PONTEIRO DE TU-n
Uma TU-12 uma estrutura composta por um VC-12 e um ponteiro de TU-12. O Virtual
Container de ordem inferior (VC-12 ou VC-3) associado a um Tributary Unit pode no ter
fase fixa em relao ao Virtual Container de ordem superior (VC-3 ou VC-4), ou seja, o incio
do Virtual Container de ordem inferior pode variar em relao ao incio do Virtual Container
de ordem superior; porm o TU Pointer ocupa uma posio fixa dentro do Virtual Container
de ordem superior, sendo este o responsvel pela localizao do primeiro byte do Virtual
Container de ordem inferior.
O ponteiro de AU do quadro STM-1 indica o incio do VC-4 (POH do VC-4). O byte H4 do
POH do VC-4 um indicador de multiquadro (4 quadros de 125s = 500s). Os ponteiros de
TU-12 esto localizados aps a coluna de POH mais oito colunas de enchimento, como
mostra a figura a seguir.

STM-1
RSOH
VC-4
63xTU-PTR

AU-PTR
MSOH
H4

PAYLOAD

POH
enchimento

Figura 34 - Ponteiros de TU-12


Os ponteiros de TU-12 so dados pelos bytes V1, V2, V3 e V4, sendo cada byte Vn localizado
em um quadro do multiquadro identificado pelo H4, ou seja, para H4=00 temos V1, para
H4=01 temos o V2 e assim sucessivamente. Estes bytes V1 e V2 tm a mesma funo dos
bytes H1 e H2 do ponteiro de AU, isto , fazem o apontamento do incio do container VC-12

FOLHA 44

BSICO SDH

TREINATEL

(POH do VC-12 = byte V5). O byte V3 tem funo idntica ao byte H3 do ponteiro de AU, ou
seja, oportunidade de justificao negativa.
A TU-12 completa a cada 4 quadros do VC-4, ou seja, 2000 vezes por segundo, pois o
ponteiro associado TU-12 demora 4 quadros para completar-se. O nmero codificado no
ponteiro designa a posio ocupada pelo byte V5 (cabealho de via de VC-12, na rea de
carga). A faixa de variao do ponteiro 0 a 139.
A TU-12 possui 36 bytes (4x9) por quadro de VC-4. Quando completa possui 144 (4x36)
bytes, sendo 4 posies ocupadas por ponteiros (Vn); as demais (140) sendo ocupadas por
carga no VC-12. A estrutura do TU-12 mostrada na figura a seguir.
V1
108
112
116
120
124
128
132
136
V2
3
7
11
15
19
23
27
31
V3
38
42
46
50
54
58
62
66
V4
73
77
81
85
89
93
97
101

105
109
113
117
121
125
129
133
137
0
4
8
12
V5
20
24
28
32
35
39
43
47
51
55
59
63
67
70
74
78
82
86
90
94
98
102

106
110
114
118
122
126
130
134
138
1
5
9
13
17
21
25
29
33
36
40
44
48
52
56
60
64
68
71
75
79
83
87
91
95
99
103

107
111
115
119
123
127
131
135
139
2
6
10
14
18
22
26
30
34
37
41
45
49
53
57
61
65
69
72
76
80
84
88
92
96
100
104

V1 e V2 = valor do ponteiro

estrutura completa=4 quadros

125s
V5: cabealho do container
virtual (POH)
Pode ocupar qualquer uma
das 140 posies

250s
V3: oportunidade justificao
negativa

375s
V4: reservado

500s

Figura 35 - Estrutura do TU-12 e Payload


A TU-12 uma estrutura de informao constituda por um payload VC-12 e um ponteiro da
TU-12. A TU-12 possui posio definida dentro do VC-n (VC-3 ou VC-4) e sua taxa de

FOLHA 45

BSICO SDH

TREINATEL

quadro derivada da taxa de quadro do VC-n (VC-3 ou VC-4). O valor do ponteiro de TU-12
indica o nmero de bytes entre o POH e o byte V2, que faz parte do ponteiro. Este nmero
indica a diferena em bytes entre a posio ocupada pelo POH do VC-12 e o incio do VCn.Caso haja uma diferena entre a taxa de quadro de VC-12 e a taxa do TU-12, o valor do
ponteiro ser incrementado ou decrementado, conforme necessrio (justificao positiva ou
negativa).
A palavra que contm o valor do ponteiro de TU-12 composta pelos bytes V1 e V2. O valor
deste ponteiro um nmero binrio, contido nos bits 7 a 16 desta palavra, indicando o offset
entre o byte 0 e o byte que contm o POH do VC-12 (V5). Estes valores que podem ser
assumidos esto na faixa de 0 a 139.
O VC-n que transporta a TU-12 tem perodo de 125 s; a TU-12 500s, ento, o VC-n
fornece uma indicao do incio de multiquadro (500s, equivalente a 4 quadros) dentro do
qual se encaixa o quadro de TU-12. A indicao dos multiquadros dada pelo byte H4 do
POH do VC-n.
Para o TU-12 h dois tipos de multiquadros:
- multiquadro de 500s (4 quadros), que no modo floating identifica o quadro contendo o
ponteiro de TU-12 e no modo locked identifica o quadro, sendo que na posio que
corresponderia ao ponteiro de TU-12 (modo floating) contm byte de enchimento.
- multiquadro de 2 ms (16 quadros) no modo locked para mapeamento sncrono nvel de
byte de 2048 Kbit/s, utilizando sinalizao por canal associado. O byte H4 identifica o quadro,
sendo que na posio que corresponderia ao ponteiro de TU-12 (modo floating) contm
byte de enchimento.
9.3.1 - JUSTIFICAO DE FREQNCIA
Se a taxa de quadro do VC-12 menor que a do quadro de TU-12, ento o alinhamento de
VC-12 deve peridicamente sofrer atrasos no tempo e o valor de ponteiro deve ser
incrementado de um. Esta operao realizada atravs da inverso dos bits 7, 9 , 11, 13 e
15 (bits I) da palavra de ponteiro de TU-12, aparecendo imediatamente aps o ltimo byte V3
do quadro de TU-12, um byte de justificao positiva. No quadro subseqente, o ponteiro de
TU-12 conter o offset atualizado.
Se a taxa de quadro do VC-12 maior que a do quadro de TU-12, ento o alinhamento de VC
deve peridicamente sofrer avanos no tempo e o valor de ponteiro deve ser decrementado
de um. Esta operao realizada atravs da inverso dos bits 8, 10, 12, 14 e 16 (bits D) da
palavra de ponteiro de TU-12, aparecendo imediatamente aps o ltimo byte V3 do quadro de
TU-12, um byte de justificao negativa.

byte 35 (imediatamente sucessor ao byte V3) normalmente utilizado para transmitir a


informao do VC-12, devendo ser utilizado como enchimento quando ocorrer justificao
positiva. O byte V3 normalmente usado como enchimento, porm quando ocorrer
justificao negativa, o mesmo deve carregar informao til (VC-12).

FOLHA 46

BSICO SDH

TREINATEL
V1

V2

N N N N S S

I D

TU-2

1 0

Ponteiro de 10 bits: valores de 0 a 427

TU-12

1 0

Ponteiro de 10 bits: valores de 0 a 139

TU-11

1 0

Ponteiro de 10 bits: valores de 0 a 103

NDF = New Data Flag inverter bits N


Justificao Negativa inverter bits D
Justificao Positiva inverter bits I

Figura 36 - Formato do ponteiro TU


9.3.2 - NEW DATA FLAG ( NDF )
Os bits 1 a 4 ou bits N da palavra do ponteiro de TU-12 transportam o NDF, o qual permite
uma mudana no valor do ponteiro, quando a mesma for causada por uma modificao no
payload.
Normalmente estes bits esto codificados como 0110, sendo que suas inverses para
1001 indicam um NDF. Quando ocorrer um NDF, o novo alinhamento deve ser indicado
pelo valor do ponteiro que acompanha o NDF, sendo este novo alinhamento realmente efetivo
na posio do quadro indicado pelo novo valor do ponteiro.
10 - MAPEAMENTO E ALINHAMENTO DOS TRIBUTRIOS
Mapeamento o nome usualmente dado ao processo de alocao dos tributrios em
containers virtuais (VCs) para o transporte na de SDH. Caso este tributrio seja plesicrono,
este processo de mapeamento tambm inclui justificao de bit.
Para o transporte dos sinais em rede SDH h a necessidade de um mapeamento dos
mesmos em containers sncronos: C-11, C-12, C-2, C-3 ou C-4. Estes containers so
estruturas que tm como funes o transporte dos sinais, existindo um container para cada
carga til de informao a ser transportada.

FOLHA 47

BSICO SDH
CONTAINER
C - 11
C - 12
C-2
C-3
C-4

TREINATEL
TAXA DE CARGA TIL
TRANSPORTADA (Mbit/s)
1,544
2,048
6,312
34,368 / 44,736
139,264

NOMENCLATURA
DS1
E1
DS2
DS3 / E3
E4

Tabela 11 - Containers definidos pelo ITU-T


Adicionando aos containers bytes de superviso de via ou caminho percorrido, denominados
Carga de Superviso de Via (Path Overhead - POH) obtm-se estruturas denominadas
Containers Virtuais (VC).
O POH utilizado para superviso da via a qual ele corresponde. Aps a obteno dos VCs,
a prxima etapa a adio dos ponteiros para marcao da posio do primeiro byte do VC
dentro do quadro, possibilitando um ajuste de freqncia entre os VCs e as estruturas de
ordem superior.
A adio deste ponteiro, d origem a Unidade Tributria (Tributary Unit -TU). Este ponteiro
denominado ponteiro de TU, sendo definidos pelo ITU-T, os seguintes TUs: TU-11, TU-12,
TU-2 e TU-3.
A adio de um ponteiro a um VC de ordem superior denominada de Unidade
Administrativa (Administrative Unit- AU), sendo este ponteiro denominado de ponteiro de
AU. Pelo ITU-T esto definidos os seguintes AUs: AU-3 e AU-4.
A carga til de um STM-1 pode ser atravs de uma AU-4, trs AU-3 ou vinte e um TU-12, ou
ainda uma combinao entre ambos.
Alinhamento o processo de enquadramento dos containers virtuais nos espaos de carga
dos quadros (TU ou AU). Podemos verificar os processos de mapeamento e alinhamento na
figura seguinte.

MAPEAMENTO

MAPEAMENTO

VC
POH

ALINHAMENTO

TU / AU
PONTEIRO

STM-1
SOH

Figura 37 - Mapeamento e Alinhamento dos sinais plesicronos


As Unidades Tributrias apresentam-se em formas e tamanhos distintos, dependendo do tipo
de sinais que as mesmas transportam. Normalmente as mesmas so ligeiramente maiores
que os tributrios que transportam, devido aos ponteiros, cabealho de via e processos de
justificao na formao dos containers.

FOLHA 48

BSICO SDH

TREINATEL

Na rede SDH as padronizaes para os TUs so descritas a seguir:


TU- 11
Formado de 27 bytes (3 colunas de 9 bytes). Para uma taxa de repetio de 8000 Hz, tem
capacidade para o transporte de 1,728 Mbit/s, podendo acomodar o mapeamento de um sinal
de 1,544 Mbit/s (DS1). Oitenta e quatro TU-11 podem ser multiplexados para a formao do
VC-4 no STM-1.
TU- 12
Formado de 36 bytes (4 colunas de 9 bytes). Para uma taxa de repetio de 8000 Hz, tem
capacidade para o transporte de 2,304 Mbit/s, podendo acomodar o mapeamento de um sinal
de 2,048 Mbit/s (CEPT). Sessenta e trs TU-12 podem ser multiplexados para a formao do
VC-4 no STM-1.
TU- 2
Formado de 108 bytes (12 colunas de 9 bytes). Para uma taxa de repetio de 8000 Hz, tem
capacidade para o transporte de 6,912 Mbit/s, podendo acomodar o mapeamento de um sinal
de 6,312 Mbit/s (DS2). Vinte e um TU- 2 podem ser multiplexados para a formao do VC-4
no STM-1.
TU- 3
Formado de 774 bytes (86 colunas de 9 bytes). Para uma taxa de repetio de 8000 Hz, tem
capacidade para o transporte de 49,54 Mbit/s, podendo acomodar o mapeamento de um sinal
de 44,736 Mbit/s (DS-3 norte-americana) ou 34,368Mbit/s (CEPT). Trs TU- 3 podem ser
multiplexados para a formao do VC-4 no STM-1.

3 colunas

4 colunas

12 colunas

86 colunas

9 linhas

TU- 11
TU- 12
TU- 2
(1,728 Mbit/s) (2,304 Mbit/s) (6,912 Mbit/s)

TU-3

TU- 3
(49,54 Mbit/s)

Figura 38 - Quadros de TUs


Para o transporte de tributrios com velocidades menores fornecido uma estrutura
denominada de Unidade Tributria TU. A estrutura de quadro TU encaixa perfeitamente no
VC-4, simplificando a multiplexao dos TUs. Um nmero fixo de TUs podem ser montados
dentro do C-4 de um VC-4.

FOLHA 49

BSICO SDH

TREINATEL

STM-1 (155,52 Mbit/s)

F
STM-1

CABEALHO
DE
SEO

VC-4
P
O
H

C-4

CABEALHO DE VIA
QUADRO DE UNIDADE TRIBUTRIA

Figura 39 - Unidade Tributria (TU)


A rea de container de cada VC-4 responsvel pelo suporte de transporte de um sinal
tributrio especfico. O container C-4 do VC-4 contm 2340 bytes (260 colunas de 9 bytes),
atingindo uma velocidade de transporte de 149,76 Mbit/s com taxa de repetio de quadro de
8000 Hz; capacidade especificada para acomodar o transporte de sinais tributrios de 140
Mbit/s.
Uma rea de cada VC-4 tambm reservada para Path Overhead de alta ordem,
proporcionando facilidades como a monitorao de alarmes e monitorao de desempenho.

STM-1 (155,52 Mbit/s)

9 linhas

P capacidade do payload
O
( 149,76 Mbit/s )
H
transporte de 140 Mbit/s

cabealho de via (9 bytes)


1 coluna

260 colunas

Figura 40 - Container Virtual VC-4 do STM-1

FOLHA 50

BSICO SDH

TREINATEL

10.1 - ESTRUTURA DE MULTIPLEXAO DA REDE SDH ADOTADA NO BRASIL


No Brasil adotado um sistema de formao dos sinais para a rede SDH diferente do
sistema americano, devido s taxas referentes aos tributrios serem diferenciadas. O
sistema trabalha com trs taxas de tributrios, divididas da seguinte maneira:
2,048 Mbit/s
34,368 Mbit/s
139,264 Mbit/s
139.264 M bit/s

x1

AU-4

VC-4

x3

xN
STM-N

C-4

x1

AUG

TU-3

TUG-3

x3 AU-3

VC-3
C-3

VC-3

34.368 M bit/s

x7

LEG EN D A

x7

x3
TUG-2

CO N TAIN ER

TU-12

VC-12

C-12

2.048 M bit/s
VIRTU AL CO N TAIN ER
TRIBU TARY UN IT
TRIBU TARY U N IT G RO U P
AD M IN ISTRATIVE U N IT

M APEAEN TO

AD M IN ISTRATIVE U N IT G RO UP

ALIN H AM EN TO
PRO CESSAM EN TO
D E PO N TEIRO

SYN CH O N O U S TRAN SPO RT M O D ULE

M U LTIPLEXAO

Figura 41 - Estrutura da multiplexao SDH para o Brasil


10.2 - MAPEAMENTO E ALINHAMENTO DE 140 Mbit/s
As etapas de formao de um sinal STM-1 a partir de um feixe de 140 Mbit/s inicia com a
formao de um container (C-4), passando por um virtual container (VC-4). Este processo de
montagem de um sinal tributrio em um VC conhecido com mapeamento. Na etapa
seguinte montada uma nova estrutura, denominada Unidade Administrativa (AU-4). Esta
Unidade Administrativa sofre uma multiplexao de um para um, pois tem o mesmo tamanho
da estrutura em seguida montada, um Grupo de Unidade Administrativa (AUG), formando
assim um feixe STM-1, como mostra a figura a seguir.

FOLHA 51

BSICO SDH

TREINATEL

STM-4
RSOH

AU- 4
VC- 4
P
O
H

MSOH

C- 4
140 Mbit/s

Figura 42 - STM-1 a partir de 140 Mbit/s


A seguir temos uma figura que ilustra a formao de um STM-1 a partir de um C-4

139,264 Mbit/s

260 bytes
9 bytes

C-4
associando o POH
261 bytes

P
O
H

9 bytes

associando o ponteiro
261 bytes
9 bytes
9 bytes

PTR de AU

associando o SOH
270 bytes
STM-1

RSOH
PTR de AU
AUG

9 bytes

MSOH
Figura 43 - Formao do STM-1 a partir de um C-4

FOLHA 52

BSICO SDH

TREINATEL

Para manter uma uniformidade na rede, a capacidade de carga til fornecida para cada sinal
de tributrio individual sempre um pouco maior que a necessria para o sinal tributrio,
porm torna-se necessria a sincronizao do sinal tributrio com a capacidade de carga til
fornecida pelo transporte. Este processo obtido atravs da adio de bits extras de
enchimento no feixe como parte do processo de mapeamento.
No caso de um sinal tributrio de 140 Mbit/s, o mesmo necessita ser sincronizado com a
capacidade de uma carga til de 149,76 Mbit/s, fornecida pelo C-4. Neste caso a adio do
Path Overhead completa a montagem do VC-4, aumentando a taxa de transmisso do bit do
sinal para 150,34 Mbit/s, como podemos observar na figura a seguir.

SINCRONIZAO
sinal do
tributrio
140 Mbit/s

capacidade do

MAPEAMENTO payload mapeado


DO
( 149,76 Mbit/s)
PAYLOAD
bits de enchimento

virtual container
sncrono VC-4
(150,34 Mbit/s)

Path
Overhead

Figura 44 - Montagem do VC-4 (Mapeamento)


Na sada da rede sncrona, o sinal do tributrio deve ser recuperado do container virtual;
processo este conhecido como desmapeamento. No container virtual, tem-se o Path
Overhead, sinal do tributrio e bits de enchimento, os quais foram adicionados para a
sincronizao da taxa de transmisso dos tributrios com a capacidade de carga til de
transporte, tornando-se necessria a recuperao do sinal tributrio.
Na recuperao do sinal de 140 Mbit/s, temos:

bits de enchimento

virtual container
sncrono VC-4
(150,34 Mbit/s)

capacidade
do payload
mapeado a
149,76 Mbit/s

Path
Overhead

DESMAPEAMENTO
DO
PAYLOAD

sinal do
tributrio
140 Mbit/s

DESINCRONIZAO
LOOP FECHADO DE
FASE ( PLL )

Figura 45 - Desmontagem do VC-4 (Desmapeamento)

FOLHA 53

BSICO SDH

TREINATEL

O VC-4 composto por uma coluna de POH acrescido de um payload de informao de 9


linhas por 260 colunas de bytes, conforme mostra a figura a seguir:

270 bytes
261 bytes

VC-4
3

RSOH
AU-4 PTR

J1
B3
C2
G1

MSOH

F2
H4
F3
K3

STM -1

N1
20 blocos de 13 bytes

POH (VC4)
Figura 46 - Estrutura do VC-4 para mapeamento de 139264 Kbit/s
O payload de informao para um tributrio de 139264 Kbit/s pode ser distribudo da
seguinte forma:
cada uma das 9 linhas dividida em 20 blocos de 13 bytes
em cada linha, h um bit de justificao positiva (S) e 5 bits de controle da justificao (C)
, totalizando 9 bits de justificao positiva por quadro STM-1.
H quatro maneiras de se compor o primeiro byte de cada bloco:
oito bits de informao I (byte W);
oito bits de enchimento R (byte Y);
um bit de controle da justificao C, mais cinco bits de enchimento R e mais dois bits de
overhead O (byte X).
seis bits de informao I , um bit de oportunidade de justificao S e mais um bit de
enchimento R (byte Z).
Os ltimos 12 bits de cada bloco contm bits de informao I.
Os bits O so reservados para comunicaes adicionais de overhead.
Os cinco bits de controle de justificao C em cada linha so utilizados para definio ou no
de justificao no bit de oportunidade de justificao S.
Quando CCCCC = 00000, o bit S contm informao; caso contrrio, CCCCC = 11111 o bit S
contm enchimento.

FOLHA 54

BSICO SDH

TREINATEL

A seguir temos uma figura, na qual est a disposio dos bytes que formam o VC-4 para os
tributrios de 139.264 Kbit/s.
1 byte

12 bytes

POH W

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

96 I

W= I I I I I I I I
X=CRRRRR00
Y=RRRRRRRR
Z= I I I I I I S R

I = bit de informao
R= bit de stuff
O= bit de overhead
S= bit de oportunidade de justificao
C= bit de controle de justificao

obs.: esta figura mostra uma das nove linhas da estrutura de um VC-4

Figura 47 - Mapeamento do VC-4 para 139.264 Kbit/s


No mapeamento citado anteriormente, o tipo de justificao utilizada a justificao positiva.
Em cada quadro de 125 s h 9 bits de oportunidade de justificao, ou seja , existe a
possibilidade de acomodao de 15 p.p.m. de variao em relao taxa nominal
(139,264 Mbit/s). O nmero total de bits por quadro para o VC-4 18792, sendo 17406 bits
de informao.
Total de bits I = 17.406 bits I por quadro
20 x 96 I = 1920 bits I
I x W = 8 bits I
I x Z = 6 bits I
---------------------------------------------1.934 bits I
x 9 linhas
---------------------------------------------17.406 bits I

Total de bits S = 9 bits por quadro


Taxa dos bits I = 139248 Kbit/s (17.406 bits I em 125s = 17406 x 8 Kbit/s)
Taxa dos bits de justificao S = 72 Kbit/s (9 bits S em 125s = 9 x 8 Kbit/s)
Mnima taxa do tributrio = 139248 Kbit/s (todos os bits S como bit R)
Mxima taxa do tributrio = 139320 Kbit/s (139248 Kbit/s +72 Kbit/s como bit I)
Taxa nominal do tributrio = 139264 Kbit/s
( 139248 Kbit/s + 16 Kbit/s como bit I + 56 Kbit/s como bit R )

2 linhas
7 linhas

FOLHA 55

BSICO SDH

TREINATEL

Tolerncia do tributrio = 139264 Kbit/s 15 p.p.m.


139.264 Kbit/s + 15 p.p.m. = 139.266.089 bits/s
139.264 Kbit/s - 15 p.p.m. = 139.261.911 bits/s
(1 p.p.m. em 139.264 Kbit/s = 139.264 Hz)
TOLERNCIA

139.248Kbit/s
(mnima)

139.261,9Kbit/s 139.264Kbit/s
(nominal)

139.266,1Kbit/s

139.320Kbit/s
(mxima)

10.3 - MAPEAMENTO E ALINHAMENTO DE 34 Mbit/s


As etapas de formao de um sinal STM-1 a partir de um feixe de 34 Mbit/s inicia com a
formao de um container (C-3), passando por um virtual container (VC-3). Em seguida
montada uma nova estrutura, denominada Unidade Tributria (TU- 3). Cada TU-3 equivale a
um sinal tributrio de 34 Mbit/s. Estes TU-3 do origem a um Grupo de Unidade Tributria
(TUG-3). A multiplexao de 3 TUG-3 do origem a um container virtual de ordem superior
(VC-4), com um alinhamento forma uma Unidade Administrativa (AU-4), que sofre uma
multiplexao formando o Grupo de Unidade Administrativa (AUG), dando origem ao sinal
STM-1.
Um quadro STM-1 comporta no mximo trs tributrios de 34 Mbit/s. A formao do quadro
STM-1 a partir de feixes de 34 Mbit/s mostrada nas figuras a seguir.

RSOH

STM-1
AU-4

MSOH
P
O
H

VC-4

PTR
TU-3 POH
VC-3
C-3
34 M

Figura 48 - STM-1 com 34 Mbit/s

FOLHA 56

BSICO SDH

TREINATEL

Pode-se representar o mapeamento de 34 Mbit/s de outra maneira:

34,368 Mbit/s

84 bytes

C-3

payload

9 bytes

incluso de POH
85 bytes

VC-3

O
H

C-3

9 bytes

incluso de ponteiro
86 bytes
1
3
TU-3 TUG-3 4
9

PTR P
4

O
H

VC - 3

9 bytes

Figura 49 - Formao do TUG-3 a partir de C-3


O VC-3 composto por um POH e por um conjunto de 9 x 84 bytes de informao (payload)
que se repetem a cada perodo de 125s. Este conjunto de informaes subdividido em
trs sub-quadros, cada composto por:

1431 bits de informao ( I );


dois conjuntos de 5 bits de controle de justificao ( C1, C2 );
dois bits de oportunidade de justificao ( S1, S2 );
573 bits fixos de enchimento ( R ).

Os dois conjuntos de 5 bits de controle de justificao C1 e C2 so utilizados para definir se


haver ou no justificao dos bits S1 e S2, respectivamente, possibilitando a acomodao de
20 p.p.m. de variao da taxa em relao nominal (34.368 Kbit/s). O bit S1 utilizado
para a justificao positiva e o bit S2 para negativa.
Quando CCCCC = 00000, o bit S contm informao; caso contrrio, CCCCC = 11111 o bit S
contm enchimento.
Os contedos de S1 e S2, quando forem bits de justificao, no possuem valores definidos.
Este mesmo mapeamento pode ser utilizado para o sinal de 34.368 Kbit/s sncrono nvel de
bit ou nvel de byte, sendo neste caso, o bit S1 sempre enchimento e o bit S2 sempre
informao.

FOLHA 57

BSICO SDH

TREINATEL

BIT DE JUSTIFICAO
sem justificao com justificao
JUSTIFICAO POSITIVA (S2)
JUSTIFICAO NEGATIVA (S1)
J1
B3
C2
G1
F2
H4
F3
K3
N1

VC-3 POH

3x81

3x81

3x81

T1

3 LINHAS

T2

3 LINHAS

T3

3 LINHAS

I
R

R
I

84

3x81

3x81

3x81

3x81

3x81

3x81

C 3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

C 3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

C 3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

3x81

1 1

1 1

= RRRRRRRR

1 1

C = RRRRRRC1C2 AB = RRRRRRRS1

C 3x81
C 3x81
A B 81

1 1

S2 I I I I I I I

R: BIT fixo de "enchimento"


C1, C2: BIT de controle de "enchimento"
S1, S2: BITs de oportunidade de justificao
I: BIT de informao

Figura 50 - Mapeamento de um tributrio de 34.368 Kbit/s em um VC-3


Os trs bits S1 e os trs bits S2 de cada quadro possibilitam a acomodao de 20 p.p.m. de
variao de taxa em relao taxa nominal (34,368 Mbit/s). Quando o tributrio est na taxa
nominal, os bits S2 so preenchidos com informaes e os bits S1 com enchimento. O
nmero de bits por quadro para o VC-3 6.120, sendo que 4.293 so bits de informao.
Total de bits I = 4.293 bits I por quadro:
20 x 3 x 8 I = 480 bits I
19 x 3 x 8 I = 456 bits I
8 bits I
7 bits I
----------------1.431 bits I
x 3 sub-quadros
----------------4.293 bits I
Total de bits S1 = 3 bits S1 por quadro
Total de bits S2 = 3 bits S2 por quadro
Taxa dos bits I = 34.344 Kbit/s (4.293 bits I em 125 s = 4.293 x 8 Kbit/s)

FOLHA 58

BSICO SDH

TREINATEL

Taxa de bits de justificao S1 e S2 = 24 Kbit/s


(3 bits S1 e 3 bits S2 em 125 s = 3 x 8 Kbit/s)
Mnima taxa do tributrio = 34.344 Kbit/s (todos S1 e S2 como bit R)
Mxima taxa do tributrio = 34.392 Kbit/s
(34.344 Kbit/s + 24 Kbit/s como bit I (S1) + 24 Kbit/s como bit I (S2) )
Taxa Nominal do tributrio = 34.368 Kbit/s
( 34.344 Kbit/s + 24 Kbit/s, S2 como bit I + 24 Kbit/s, S1 como bit R )
Tolerncia do tributrio = 34.368 Kbit/s 20 p.p.m.
34.368 + 20 p.p.m. = 34.368.687 bits/s
34.368 - 20 p.p.m. = 34.367.313 bits/s
( 1 p.p.m. em 34.344 Kbit/s = 34.344 Hz)
TOLERNCIA

34.344Kbit/s
(mnima)

34.367,3Kbit/s

34.368Kbit/s
(nominal)

34.368,7Kbit/s

34.392Kbit/s
(mxima)

10.4 - MAPEAMENTO E ALINHAMENTO DE 2 Mbit/s


O mapeamento do tributrio de 2 Mbit/s em um VC-12 pode ser de trs tipos:
mapeamento assncrono;
mapeamento sncrono a nvel de bit (no definido pelo ITU-T);
mapeamento sncrono a nvel de byte.
As principais caractersticas destes trs tipos de mapeamento so:
Mapeamento assncrono:
- possvel o mapeamento de 2 Mbit/s com qualquer estrutura de quadro;
- No permite visibilidade dentro do VC-12 de qualquer sinal integrante do tributrio;
- O processo utilizado (justificao de bit) para o mapeamento permite o sinal com tolerncia
de 50 p.p.m.
- Sua utilizao possvel onde no seja necessria a visibilidade dos sinais integrantes do
tributrio.
Mapeamento sncrono a nvel de bit:
- Permite o mapeamento de um tributrio de 2 Mbit/s com qualquer estrutura de quadro;
- No permite visibilidade dentro do VC-12 de qualquer sinal integrante do tributrio;
- S realiza o mapeamento de tributrio sncrono com o VC-12, j que no utiliza o processo
de justificao de bits.
Mapeamento sncrono a nvel de byte:
- Requer que o tributrio possua estrutura de quadro conforme prtica Telebrs;
- Permite a visibilidade dos dados dos tributrios.
- S realiza o mapeamento de tributrio sncrono com o VC-12, j que no utiliza o processo
de justificao de bits;

FOLHA 59

BSICO SDH

TREINATEL

O mapeamento sncrono a nvel de bit, como o sncrono a nvel de byte podem ser feitos de
dois modos:
modo floating (flutuante);
modo locked (amarrado)
No modo floating os tributrios so mapeados em VC-12s, sendo associado para cada VC12 um ponteiro de TU-12. Portanto cada VC-12 pode variar em fase e freqncia em relao
aos outros VC-12. Devido a presena do ponteiro de TU-12 e do POH de VC-12 possvel
em qualquer ponto da rede, inserir e retirar um VC-12 .
O modo flutuante foi projetado para a minimizao do atraso da rede, assegurando a conexo
eficiente dos sinais de transporte a nvel de TU, pois cada TU tem seu prprio ponteiro.
O modo locked ou amarrado uma simplificao do modo floating. Pode ser utilizado
quando um conjunto de tributrios de 2 Mbit/s transmitido ponto-a-ponto e
em um VC-n sem derivao ou insero de tributrios em ns intermedirios. Neste modo
no h POH de VC-12, nem ponteiro de TU-12. O POH utilizado para monitorar a via do
conjunto de tributrios o POH do VC-n. O ponteiro associado ao conjunto o ponteiro de
AU-3 ou AU-4.
O modo amarrado foi projetado para minimizar a complexibilidade da interface, suportando o
transporte ponto-a-ponto de sinais de 2 Mbit/s em aplicaes de comutao digital. Ponteiros
de TU no so requeridos neste modo, e portanto no so fornecidos.
A figura a seguir ilustra a converso necessria entre os modos floating e locked.

MODO FLOATING
VC-3/VC-4
H4
H4

TU-12

V1
V2

MODO LOCKED
TU-12
VC-12

V5

J2

H4
H4

V3
V4

N2

K4

500 us
V1,V2,V3,V4 =
V5 =
R =
H4 =
=

V1
V5

R
R

125us
V2
J2

R
R

125us
V3
N2

R
R

125us
V4
K4

500 us

R
R

125us

PONTEIROS DE TU-12
POH de VC-12
bytes de enchimento
indicador de multiquadro de TU-12
34 bytes

Figura 51 - Converso entre modo floating e modo locked

FOLHA 60

BSICO SDH

TREINATEL

No modo locked no formado um VC-12 com POH (V5). Na converso de floating para
locked o byte V5 substitudo por um byte de enchimento (byte R); e na converso de
locked para floating deve ser adicionado o byte V5.
No h necessidade no modo locked dos ponteiros de TU-12 (V1,V2,V3 e V4), j que no
existe o POH de VC-12, cuja posio indicada pelos ponteiros, sendo que na converso de
floating para locked os bytes V1,V2,V3 e V4 so substitudos por bytes de enchimento
(bytes R). Na converso de locked para floating devem ser adicionados os bytes
V1,V2,V3 e V4.
No modo locked no h ponteiros de TU-12, no h formao de multiquadro de TU-12 de
500 us, portanto, na converso de locked para floating torna-se necessria a formatao,
no byte H4, do VC-n do cdigo que indica a posio dos quadros de TU-12 no multiquadro de
500 s.
As etapas de formao de um sinal STM-1 a partir de um feixes de 2 Mbit/s inicia com a
formao de um container (C-12), passando por um virtual container (VC-12). Em seguida
montada uma nova estrutura, denominada Unidade Tributria (TU- 12). Cada sinal tributrio
de 2 Mbit/s deve montar um TU-12 correspondente. Cada trs TU-12 multiplexados do
origem a um Grupo de Unidade Tributria (TUG-2). A multiplexao de sete TUG-2 criam um
Grupo de Unidade Tributria (TUG-3). Sete TUG-3 multiplexadas entre si, do origem a um
container virtual de ordem superior (VC-4). Este VC-4 com o alinhamento do ponteiro cria
uma Unidade de Administrao (AU-4), que dar origem a um Grupo de Unidades
Administrativas (AUG), sendo esta estrutura o ltimo estgio para a formao do STM-1. Este
mapeamento se aplica ao modo flutuante.
Um quadro STM-1 comporta no mximo sessenta e trs tributrios de 2 Mbit/s. A formao do
quadro STM-1 a partir de feixes de 2 Mbit/s mostrada nas figuras a seguir.

RSOH

STM-1
AU-4

MSOH
P
O
H

VC-4

PTR
TU-12
POH
VC-12
C-12
2M

Figura 52 - STM-1 com 2 Mbit/s

FOLHA 61

BSICO SDH

TREINATEL

A prxima figura engloba o mesmo mapeamento de TU-12, com destaques para as


formaes de C-12, VC-12 e o TU-12.

2,048 Mbit/s

34 bytes
C-12

34 bytes

34 bytes

34 bytes

PAYLOAD PAYLOAD PAYLOAD PAYLOAD


125 s

125 s

125 s

125 s

incluso do POH

35 bytes
VC-12

POH

C-12
125 s

35 bytes

POH

C-12

125 s

35 bytes

POH

35 bytes

C-12

125 s

POH

C-12

125 s

incluso do ponteiro de TU-12

36 bytes
TU-12

PTR

VC-12
125 s

36 bytes

PTR

VC-12
125 s

36 bytes

PTR

36 bytes

VC-12
125 s

PTR

VC-12

125 s

Figura 53 - Formao do TU-12

10.4.1 - MAPEAMENTO ASSNCRONO


O C-12 constitudo por 1023 bits de informao (bit I), dois bits de oportunidade de
justificao (S1 e S2), dois conjuntos de trs bits de controle de justificao (C1C1C1 e
C2C2C2) e oito bits reservados para utilizao futura como overhead (bits O). (Os bits
restantes so bits de enchimento (bits R).
Os 1023 bits I mais os bits S1 e S2 so utilizados para alocao dos bits do tributrio de 2
Mbit/s. Os conjuntos de trs bits de controle de justificao C1C1C1 e C2C2C2 indicam se

FOLHA 62

BSICO SDH

TREINATEL

os bits S1 e S2 so bits de justificao. O bit S2 utilizado para justificao positiva,


enquanto que o bit S1 utilizado para justificao negativa.
A condio C1C1C1 = 000 indica que S1 um bit de informao enquanto que C1C1C1 =
111 indica que S1 um bit de enchimento.

conjunto de bits C2 controla o bit S2 de forma semelhante.


VC - 12
V5
R
32 BYTES I

J2
C1 C2 O O O O R R
32 BYTES I

140 BYTES

R
N2
C1 C2 O O O O R R
32 BYTES I
R
K4
C1 C2 R R R R S1
S2 I I I I I I I
31 BYTES I
R

I
O
C
S
R

=
=
=
=
=

bit / byte de informao


Overhead
Controle de informao
Oportunidade de justificao
Enchimento

Figura 54 - Mapeamento assncrono de um tributrio de 2.048 Kbit/s em um VC-12

FOLHA 63

BSICO SDH

TREINATEL

O bit S1 a oportunidade de justificao negativa e o bit S2, a oportunidade de justificao


positiva.
Quando os sinais plesicronos esto exatamente na taxa nominal, S2 informao e S1
enchimento, o que resulta em nmero inteiro de bytes de informao por quadro de 125 s
(32 bytes para o VC-12).
Nos multiplexadores SDH, o processo de justificao se adaptou ao formato do quadro
estabelecido, pois este formato adequado para a localizao de canais telefnicos, onde
cada byte em um quadro equivalente a 64 Kbit/s.
O nmero total de bits por multiquadro de 500 s para o VC-12 1.120, sendo que 1.023 so
bits de informao.
Total de bits I = 1.023 bits I por multiquadro:
3 x 32 x 8 bits I = 768 bits I
1 x 31 x 8 bits I = 248 bits I
7 bits I
------------------1.023 bits I
Total de bits S1 = 1 bit S1 por multiquadro.
Total de bits S2 = 1 bit S2 por multiquadro.
Taxa dos dois bits I = 2.046 Kbit/s:
( 1.023 bits I em 500 s = 1.023 x 2 Kbit/s )
Taxa dos bits de justificao S1 e S2 = 2 Kbit/s:
( 1 bit S1 e 1 bit S2 em 500 s = 1 x 2 Kbit/s )
Mnima taxa do tributrio = 2.046 Kbit/s:
( 2.046 Kbit I / s, todos os bits S1 e S2 como R )
Mxima taxa do tributrio = 2.050 Kbit/s:
( 2.046 Kbit I / s + 2 Kbits S1/s como bit I + 2 Kbits S2 como bit I )
Taxa nominal do tributrio = 2.048 Kbit/s
( 2.046 Kbit/s + 2 Kbit S2/s como bit I + 2 Kbit S1/s como bit R )
Tolerncia do tributrio = 2.048 Kbit/s 50 p.p.m.
2.048 Kbit/s + 50 p.p.m. = 2.048.102 bits/s
2.048 Kbit/s - 50 p.p.m. = 2.047.898 bits/s
( 1 p.p.m. em 2.048 Kbit/s = 2,048 Hz )

TOLERNCIA

2.046Kbit/s
(mnima)

2.047,9Kbit/s

2.048Kbit/s 2.048,1Kbit/s
(nominal)

2.050Kbit/s
(mxima)

FOLHA 64

BSICO SDH

TREINATEL

10.4.2 - MAPEAMENTO SNCRONO A NVEL DE BIT


No modo floating o mapeamento sncrono a nvel de bit um caso particular do
mapeamento assncrono, onde os bits C1 so fixos em 1 e os bits C2 so fixos em 0; o bit
S1 um bit de enchimento (R) e o bit S2 um bit de informao (I). Neste caso no
necessria a justificao, pois o tributrio de 2 Mbit/s tem a mesma freqncia do VC-12.
Este tipo de mapeamento no est mais definido pelo ITU-T, como tambm no possibilita a
visibilidade dos canais de 64 Kbit/s do sinal original.

VC-12
MODO FLOATING
V5
1ORRRRRR

POH

32 BYTES I
MODO LOCKED
R
J2
1OOOOORR
32 BYTES I
140 BYTES

R
10RRRRRR
35 BYTES

32 BYTES I

R
N2
1OOOOORR

32 BYTES I
R
K4
1ORRRRRR

I: byte de informao
O: overhead
R: enchimento

31 BYTES I
R

Figura 55 - Mapeamento sncrono em nvel de bit para um tributrio de 2.048 Kbit/s


10.4.3 - MAPEAMENTO SNCRONO A NVEL DE BYTE
Estes sinais so todos derivados de uma mesma fonte de relgio de alta estabilidade,
distribudo pela rede. Para estes tipos de sinais que as redes SDH tm sido projetadas.
Este tipo de mapeamento permite a visibilidade dos canais de 64 Kbit/s dentro da estrutura de
quadro, uma vez que os mesmos so mapeados em posies fixas dentro do VC. As

FOLHA 65

BSICO SDH

TREINATEL

possveis variaes de fase que ocorrem no VC so acomodadas pelo mecanismo ajuste de


ponteiro.
Estes sinais sncronos de 64 Kbit/s so agrupados em 30 canais para serem transmitidos no
primeiro nvel da rede PDH (2.048 Kbit/s), sendo o mapeamento destes sinais efetuados no
VC de ordem inferior (VC-12), facilitando a transio do sinal PDH para a rede SDH.
Neste tipo de mapeamento possvel a utilizao de sinalizao por Canal Associado
(Channel Associated Signaling - CAS) ou sinalizao por Canal Comum ( Common Channel
Signaling - CCS).
No sistema europeu, a CAS transportada pelo canal 16, formando um multiquadro de 16
quadros.
Na sinalizao por Canal Associado a informao de sinalizao relativa cada canal
transportada de forma seqencial e associadas com os canais do usurio; enquanto que na
sinalizao por Canal Comum, a informao de sinalizao transferida completamente
separada do canal.
2.048 Kbit/s
32 bytes
(container)

TS 0
CANAIS 1 - 15
TS 16
CANAIS 16 - 30
125 s

1 0 0 1 1quadros
0 1 1 pares
quadros
1 1 a n n n n mpares
QUADRO

0 0 0 0 X Y0 X X
1 16
1
2 17
2
3
18
4
19
5
20
6
21
7
22
8
23
9
24
10
25
11
26
12
27
13
28
14
29
15 30
15
2 ms

Figura 56 - time slot 0 e time slot 16 da estrutura de quadro de 2.048 Kbit/s

FOLHA 66

BSICO SDH

125
s

0
16

1
17

TREINATEL

2
18

3
19

4
20

5
21

6
22

NO QUADROS
Q0
Q1
Q2

Q 15

7
23

8
24

9
25

10
26

11
27

12
28

13
29

14
30

15
31

CONTEDO (CANAL 16)


Palavra de alinhamento de multi-quadro
Sinalizao (canal 1, canal 16)
Sinalizao (canal 2, canal 17)

Sinalizao (canal 15, canal 30)

Figura 57 - Sinalizao de Canal Associado para 30 canais

FOLHA 67

BSICO SDH

TREINATEL

A figura a seguir ilustra o mapeamento sncrono em nvel de byte.


VC-12
MODO FLOATING

140 bytes

V5
R
time slot 0
canais 1 -15
alin. multiq./sinal.
canais 16 - 30
R
J2
R
time slot 0
canais 1 - 15
alin. multiq./sinal.
canais 16 - 30
R
N2
R
time slot 0
canais 1 - 15
alin. multiq./sinal.
canais 16 - 30
R
K4
R
time slot 0
canais 1 - 15
alin. multiq./sinal.
CANAIS 16 - 30
R
500 s

POH
MODO LOCKED
byte 19

35 bytes

byte 54

R
10RRRRRR
time slot 0
canais 1 - 15
alin.multiq./sinal
canais 16 - 30
R
125 s

byte 89

byte 124

Figura 58 - Mapeamento sncrono em nvel de byte para um tributrio de 2.048 Kbit/s


( 30 canais com Sinalizao por Canal Associado )
O ciclo de sinalizao dura 16 quadros de 125s e a cada quadro, excluindo o quadro 0,
transmitida a sinalizao de dois canais.
Para o mapeamento do tributrio de 2 Mbit/s com sinalizao por canal comum, a diferena
em relao ao mapeamento com sinalizao por canal associado, a utilizao do byte 19
para transporte do canal 16. Na figura a seguir, temos o mapeamento sncrono a nvel de byte
para um tributrio de 2.048 Kbit/s.

FOLHA 68

BSICO SDH

TREINATEL

VC-12
MODO FLOATING

140 bytes

V5
R
time slot 0
canais 1 -15
canal 16
canais 17 - 31
R
J2
R
time slot 0
canais 1 - 15
canal 16
canais 17 - 31
R
N2
R
time slot 0
canais 1 - 15
canal 16
canais 17 - 31
R
K4
R
time slot 0
canais 1 - 15
canal 16
CANAIS 17 - 31
R
500 s

POH
MODO LOCKED
byte 19

35 bytes

byte 54

R
10RRRRRR
time slot 0
canais 1 - 15
16
canais 17-31
R
125 s

byte 2

byte19
byte 36

byte 89

byte 124

Figura 59 - Mapeamento sncrono em nvel de byte para um tributrio de 2.048 Kbit/s


( 31 canais com Sinalizao por Canal Comum )

FOLHA 69

BSICO SDH

TREINATEL

11 - MULTIPLEXAO SNCRONA
11.1 - ENTRELAAMENTO DE BYTES
Assim como na rede PDH, a rede SDH tambm utiliza um intervalo de 125 s para o
entrelaamento dos bytes. Como na rede SDH utiliza-se o entrelaamento de bytes,
possvel a insero e retirada de sinais caractersticos em funo dos mltiplos de 64 Kbit/s,
uma vez que a formao bsica de um sinal de 64 Kbit/s so exatamente oito bits, ou seja,
um byte.
A partir da, vrias possibilidades de formao do payload de um STM-1 so possveis, tais
como:
Formao do TUG-2 a partir de trs TU-12.
Formao do TUG-3 a partir de um TU-3 ou sete TUG-2.
Formao do AUG a partir de um VC-4.
Formao do VC-4 a partir de trs TUG-3 ou de um C-4.
Formao da TU-3 a partir de um VC-3.
A estrutura de multiplexao que serve como base para os processos de mapeamento,
alinhamento e multiplexao ilustrada na figura a seguir.
2,048 Mbit/s

34,368 Mbit/s

139,264 Mbit/s

C - 12

C-3

C-4

VC-12

VC - 3

TU-12
x3

TU - 3
x1

TUG-2
x7

TUG-3
x3

VC - 4
AU
x1

AUG
xN

STM - N
MAPEAMENTO

ALINHAMENTO

MULTIPLEXAO

Figura 60 - Estrutura de multiplexao da rede SDH para o Brasil

FOLHA 70

BSICO SDH

TREINATEL

Alm destas possveis multiplexaes vistas, possvel multiplexar-se 4 AUGs para formar
um STM-4 ou 26 AUGs para se formar um STM-16; sendo este processo denominado de
entrelaamento de bytes.
A seguir, temos uma figura que ilustra com detalhes o entrelaamento de bytes para a
formao do STM-4 e STM-16.

AAAA....... 1

STM-4

BBBB .....
CCCC .......
DDDD .....

A B C D A B C D A B... .

STM-16

E F G H E F G H E F....

AEJNBFKOCGL
J K L M J K L M J K......
N O P Q N O P Q N .....
NNNN....

OOOO..... .
PPPP..........
QQQQ......

Figura 61 - Formao do sinal STM-4 e STM-16


Quando formado um STM-4 a partir de um entrelaamento de bytes, o SOH correspondente
a este STM-4 fica quatro vezes maior que o SOH de um STM-1, porm nem todos os bytes se
repetem.
Para a formao de um STM-4 a partir de quatro STM-1 necessrio um ajuste de fase dos
VCs atravs de processamentos de ponteiros de AUs, antes do entrelaamento de bytes.
Na formao de um STM-16 a partir de 4 STM-4, tambm necessrio o ajuste de fases, isto
, para cada STM-4 acessa-se os ponteiros de AU, afjusta-se o offset dos mesmos de
acordo com a referncia de fase do STM-16, para posteriormente se fazer o entrelaamento
de bytes, formando o STM-16.
Em uma rede SDH, a multiplexao tem as funes de adaptao de velocidade para os
tributrios plesicronos e multiplexao sncrona para os agregados sncronos; tendo como
funes a formao do Mdulo de Transporte Sncrono (STM-1) e a multiplexao em nveis
mais elevados (STM-4 e STM-16), atravs da intercalao de bytes.
Para a formao de nveis mais elevados da estrutura SDH no necessrio nenhum
cabealho ou overhead extra, pois as mesmas tm velocidades que so mltiplas da
velocidade do mdulo bsico STM-1.

FOLHA 71

BSICO SDH

TREINATEL

O Mdulo de Transporte Sncrono bsico (STM-1) formado em funo de uma taxa de


155,520 Mbit/s; fazendo com que todas as hierarquias mais elevadas sejam mltiplas do
mdulo bsico STM-1, como no caso, STM-4 (622 Mbit/s) e STM-16 (2,5 Gbit/s).

11.2 - FORMAO DO GRUPO DE UNIDADES TRIBUTRIAS (TUG)


Na anlise de uma rede SDH, podemos interpretar uma Unidade Tributrio (TU) como sendo
uma miniestrutura de transporte, pois a mesma contm elementos e estrutura de um quadro
de transporte SDH, porm, a mesma est contida dentro de uma estrutura STM-1.
Um TU criado a partir do mapeamento de um tributrio no container, que aps a insero
de um cabealho de via de baixa ordem (POH), dando origem ao container virtual (VC).
Aps o mapeamento deste VC, o quadro de TU ento multiplexado em um lugar fixo do
VC-4.
Portanto o TUG a primeira fase de multiplexao de uma estrutura SDH, partir de um TU,
que o estgio final de alinhamento individual de cada tributrio. A partir do TU, todos os
tributrios esto alinhados entre si em referncia com o relgio interno da rede SDH.

11. 2. 1 - FORMAO DO TUG-2 A PARTIR DE 2.048 Kbit/s


O sinal de 2,048 Mbit/s/s inserido em uma estrutura denominada container (C-12). Esta
estrutura formada por 4 x 34 bytes que se repetem a cada 500 s, contendo alm do sinal
de 2,048 Mbit/s, bytes fixos de enchimento, bits de controle de justificao e bits de
justificao. O mapeamento do C-12 completado a cada 4 quadros de 125 s, formando
assim um multiquadro de 500 s.
Em seguida adicionado ao C-12 um byte de POH, que contm informaes sobre
desempenho, manuteno e alarmes da via percorrida. Este POH adicionado no primeiro
byte do multiquadro e no incio dos trs quadros seguintes, dando origem a uma nova
estrutura denominada de container virtual (VC-12). Portanto este VC-12 uma estrutura de
4 x 35 bytes que se repete a cada 500 s.
Um ponteiro de 4 bytes adicionado estrutura VC-12, sendo distribudo pelos 4 quadros,
para permitir a localizao do incio do multiquadro como tambm o ajuste de freqncia entre
o VC-12 e a estrutura de transporte (TU-12). Esta nova estrutura denominada de TU-12,
contendo 4 x 36 bytes a cada 500 s.
A multiplexao temporal de 3 TU-12 formam uma nova estrutura, o Grupo de Unidades
Tributrias (TUG-2). Esta nova estrutura (TUG-2) formada por 108 bytes, montada em 9
linhas por 12 colunas de bytes. Cada TUG-2 obtido atravs do entrelaamento de bytes de
3 TU-12, tendo esta estrutura, localizao fixa dentro do quadro de VC-3/VC-4.

FOLHA 72

BSICO SDH

TREINATEL

A seguir temos uma representao da formao e estrutura do TUG-2.


TU-12 (A)

9 linhas

O
O
O
O
O
O
O
O

TU-12 (B)
X
X
X
X
X
X
X
X

TU-12 (C)
V
V
V
V
V
V
V
V

4 colunas

TUG-2
O
O
O
O
O
O
O
O

X
X
X
X
X
X
X
X

V
V
V
V
V
V
V
V

9 linhas

12 colunas
Figura 62 - Formao do TUG-2 a partir de 3 TU-12

11. 2. 2 - FORMAO DO TUG-3 A PARTIR DE TU-3 ou TUG-2


Formao de TUG-3 a partir de TU-3
A estrutura de um TUG-3 idntica de uma TU-3, ou seja, 9 x 86 bytes
Formao de TUG-3 a partir de TUG-2
A formao de um TUG-3 a partir de 7 TUG-2 realizada a partir de uma multiplexao
temporal de bytes, alm da insero de duas colunas de enchimento, sendo sua composio
matricial composta de 9 linhas e 86 colunas, totalizando 774 bytes.
Nos trs primeiros bytes da primeira coluna est contido uma indicao de inexistncia de
ponteiro NPI - Null Pointer Indication, o qual utilizado para indicao de como composto o
TUG-3, por 1xTU-3 ou 7xTUG-2.
Cada TUG-3 tem localizao fixa dentro do quadro de VC-3/VC-4, sendo possvel obter-se
atravs do entrelaamento byte a byte de 7 TUG-2. O TUG-3 constitudo por 9 linhas e 86
colunas, distribudos da seguinte maneira:

FOLHA 73

BSICO SDH

TREINATEL

A primeira coluna das trs primeiras linhas contm o TU-3 pointer setado para NPI, de
modo que o TU-3 pointer assume o valor de 1001 nos bits de 1 a 4; valor no definido nos
bits 5 e 6; valor 11111 nos bits 7 a 11 e valor 00000 nos bits 12 a 16. Portanto temos H1 =
1001XX11; H2 = 11100000 e H3 = R (enchimento). As linhas restantes da primeira coluna
contm bytes de enchimento.
A segunda coluna constituda por bytes de enchimento.
As colunas 3 a 86 contm o entrelaamento byte a byte de sete TUG-12.
A formao de um TUG-3 mostrada na figura a seguir.
TU-12

TU-12

X
Y
TUG-2 (1)

X
Y

X
Y

Y
Z

TUG-2 (7)

TUG-3
N
P
I

9
LINHAS

86

enchimento

Figura 63 - Entrelaamento byte a byte de 7 TUG-2 para formao de 1 TUG-3

FOLHA 74

BSICO SDH

TREINATEL

11.3 - FORMAO DO GRUPO DE UNIDADES ADMINISTRATIVAS ( AUG )


Um VC-4 uma estrutura de 9 linhas por 261 colunas, que aps a insero de um ponteiro
nesta estrutura, obtm-se o AU-4. O ponteiro de AU-4 indica a localizao do primeiro byte do
VC-4, sendo este ponteiro com posio fixa dentro da estrutura de quadro STM-1.
A multiplexao de vrios AU d origem a um AUG. Como na formao de um quadro STM-1,
apenas uma AU-4 utilizada, ento a AU-4 coincide com a AUG, para a formao deste
quadro STM-1.

1
AU - 4

H1 Y

Y H2

261

H3 H3 H3
9

1
AUG H1
1

Y H2

261

H3 H3 H3
9

Figura 64 - Multiplexao de um AU-4 em um AUG


O AUG tambm pode ser obtido atravs do entrelaamento byte a byte de trs AU-3, como
mostra a figura a seguir.

AU-3

AU-3

H1 H2 H3
1

H1 H2 H3

1
1

AU-3

87

H1 H2 H3

1
1

87

1
AUG H1 H1 H1 H2 H2 H2 H3 H3 H3
A B C
1
9

9
1

87

261

A B C

Figura 65 - Multiplexao de trs AU-3 para formao de um AUG

FOLHA 75

BSICO SDH

TREINATEL

11.4 - FORMAO DO AU-4 A PARTIR DE TUG-3 ou de 139.264 Kbit/s


Um VC-4 pode ser formado a partir da multiplexao de trs TUG-3, conforme mostra a
figura a seguir.

TUG-3 (A)
H1
H2
H3

TUG-3 (B)
H1
H2
H3

86

TUG-3 (C)
H1
H2
H3

86

86

POH do VC-4
J1
B3
C2
B1
F2
H4
F3
K3
N1

H1 H1 H1
H2 H2 H2
H3 H3 H3
A B C A B C
1 1 1 2 2 2

C A B C A B C
8 8 8 8 8 8 8
4 5 5 5 6 6 6

enchimento
Figura 66 - Multiplexao de 3 TUG-3 para formar 1 VC-4
Na formao do VC-4, alm da multiplexao dos bytes dos TUG-3, h incluso de uma
coluna com 9 bytes de POH par monitorao de desempenho, manuteno e alarmes da via e
mais duas colunas de enchimento, totalizando uma estrutura de 9 linhas e 261 colunas,
resultando um total de 2.349 bytes.
Para a formao de um VC-4 a partir de um tributrio de 139.264 Kbit/s realizado atravs do
mapeamento direto de um C-4 em um VC-4. Este tributrio inserido em uma estrutura de 9
linhas e 260 colunas, denominado de C-4.
Esta estrutura C-4, com a incluso de uma coluna (9 bytes) de POH forma o VC-4, com 261 x
9 bytes. A partir desta nova estrutura VC-4 adicionado um ponteiro de AU-4, obtendo-se a
estrutura AU-4.

FOLHA 76

BSICO SDH

TREINATEL

11.5 - FORMAO DO AU-3 A PARTIR DE TUG-2 ou DE 34.368 Kbit/s


Um VC-3 de alta ordem pode ser formado por multiplexao de 7 TUG-2, como mostra a
figura a seguir.
TU-12

TU-12

X
Y

X
Y

X
Y

TUG-2 (1)

Y
Z

TUG-2 (7)

VC-3

9
LINHAS

P
O
H

1
NOTA:

1
.

1
.

1
.

1
.

1
2

1
2

1
2

1
2

.
4

.
5

.
6

.
7

86

1.1 indica coluna 1 do 1o TUG-2


12.6 indica coluna 12 do 6 o TUG-2
Figura 67 - Formao do AU-3

Na formao do VC-4, alm da multiplexao dos bytes dos TUG-2, h incluso de uma
coluna com 9 bytes de POH para monitorao de desempenho, manuteno e alarmes da via
, totalizando uma estrutura de 9 linhas e 85 colunas, resultando um total de 765 bytes.
Para a formao de um VC-4 a partir de um tributrio de 34.368 Kbit/s realizado atravs do
mapeamento direto de um C-3 em um VC-3. Este tributrio inserido em uma estrutura de 9
linhas e 84 colunas, denominado de container C-3.
Esta estrutura C-3, com a incluso de uma coluna (9 bytes) de POH forma o VC-3, com 85 x 9
bytes. A partir desta nova estrutura VC-3 adicionado um ponteiro de AU-3, obtendo-se a
estrutura AU-3.
necessrio a incluso de duas colunas de enchimento ao VC-3, colunas 30 e 59, para a
formao do AU-3, em funo da compatibilizao da multiplexao de 3 AU-3, (87 x 9 bytes),
com o AUG (261 x 9 bytes).

FOLHA 77

BSICO SDH

TREINATEL

A figura a seguir mostra a formao do AU-3, a partir de 1 VC-3; a formao do AUG a partir
de 3 AU-3 e a formao do STM-1 a partir do AUG.

85 colunas
P
O
H

VC-3

9 bytes

87 colunas

P
O
H

VC-3
(c/ enchimento)

9 bytes
enchimento
30

59

87

associando ponteiros
AU-3

AU-3

ponteiro de AU-3

H1 H2 H3
1

AU-3

H1 H2 H3

1
1

87

H1 H2 H3

1
1

87

AUG H1 H1 H1 H2 H2 H2 H3 H3 H3
A B C
1
ponteiro de AU
9

87

A B C

associando carga de superviso

270 colunas

RSOH
STM-1

ponteiro AU

AUG

9 bytes

RSOH
9

261

Figura 68 - Formao do STM-1 a partir de 3 VC-3

FOLHA 78

BSICO SDH

TREINATEL

11.6 - FORMAO DOS STM-N


Antes que qualquer multiplexao STM-N possa ser executada no equipamento da rede SDH,
os sinais de transporte devem ser antes, sincronizados com o equipamento de rede.
Na entrada de um equipamento SDH, os sinais de transporte podem estar desalinhados em
temporizao de fase como em taxa de transmisso de bit, o que aps a sincronizao de
quadro estes sinais de quadro passam a ser alinhados.
Na sincronizao de quadro, o SOH e a parte do VC-4 dos sinais transportados so
manipulados diferentemente, inclusive esta sincronizao de quadro ocorre antes da
multiplexao.
Grupamentos de hierarquia mais elevada so obtidos pelo processo de multiplexao por
entrelaamento de bytes, ou seja, feixes paralelos do sinal de transporte so misturados
conjuntamente byte a byte, sendo que estes feixes paralelos devem ter a mesma estrutura de
quadro e a taxa de transmisso de bit, devendo ser tambm sncronos um em relao ao
outro, como podemos observar na figura seguinte.
t
A
t
B

Multiplexao
por

STM-4 ( 4 x STM-1 )

entrelaamento
D

de byte

Figura 69 - Multiplexao Sncrona por Entrelaamento de Bytes


O STM-4 montado atravs do entrelaamento byte a byte de 4 quadros sncronos do sinal
STM-1. Este quadro STM-4 possui 9 linhas por 1.080 colunas, quatro vezes maior que o
quadro STM-1. A capacidade total de um quadro STM-4 9.720 bytes de 8 bits, isto , 77.760
bits por quadro. Como a taxa de repetio do quadro continua sendo 8.000 quadros/s, a taxa
de transmisso do quadro STM-4 622,08 Mbit/s.
As primeiras 36 colunas ( 4 x 9 ) do quadro STM-4 so ocupadas pelo SOH, e as restantes
1.044 ( 4 x 261 ) pelos quatro sinais VC-4 associados (entrelaados bytes a byte).
Os ponteiros fornecem a posio exata de qualquer carga til VC-4, podendo esta carga til
ser acessada diretamente sem a necessidade de demultiplexao do sinal de linha SDH.

FOLHA 79

BSICO SDH

TREINATEL

Tanto na formao de quadro STM-4 ou STM-16, ambos ocorrem atravs da multiplexao de


AUGs. Para a formao do STM-4 temos a multiplexao de 4 STM-1 enquanto que para a
formao do STM-16, h a multiplexao de 16 AUGs, como podemos observar na figura
seguinte.

4x9

4 x 261
STM-4

RSOH

4 x AUG
RSOH

16 x 9

9
16 x 261
STM-16

RSOH

4 x AUG
RSOH

Figura 70 - Formao do STM-4 e STM-16


Um STM-n obtido atravs do entrelaamento de bytes de N x AUGs, mais os bytes de
overhead de seo de regenerao (RSOH) e dos bytes de overhead de seo de
multiplexao (MSOH).

11.7 - RECUPERAO DE RELGIO


A fim de garantir uma recuperao de relgio satisfatria, um sinal de formato de quadro
STM-N deve conter uma quantidade mnima de transies, utilizando-se para tanto de um
embaralhador na transmisso.
Este embaralhador deve operar da mesma forma que um embaralhador sncrono, com
seqncia de comprimento 127, operando na taxa de linha. O polinmio gerador desta taxa
1 + X6 + X7.
O embaralhador comea a atuar a partir do primeiro bit aps o ltimo byte da primeira linha do
SOH, j que os bytes da primeira linha do SOH no devem ser embaralhados. O
embaralhador deve atuar continuamente atravs do quadro STM-N completo, sendo setado
em 1111111 na posio correspondente ao primeiro bit do payload.
A utilizao de um embaralhador impede que longas seqncias de 1 e 0 estejam
presentes na rede SDH.

FOLHA 80

BSICO SDH

TREINATEL

dados de
entrada

D Q

D Q

D Q

D Q

D Q

D Q

D Q

CK

CK

CK

CK

CK

CK

CK

s
RELGIO
DO STM-N

dados de sada
embaralhados

PULSO DE ALINHAMENTO
DE QUADRO

Figura 71 - Embaralhador

FOLHA 81

Вам также может понравиться