Вы находитесь на странице: 1из 9

1.

A. Consulte su comportamiento
NAND: La puerta lgica NAND se comporta como una compuerta AND con un
negador en su salida, de esta forma que se obtiene los resultados negados
de la operacin lgica AND. Es un dispositivo lgico que opera en forma
exactamente contraria a, una compuerta, AND.
NOR: La puerta lgica NOR se comporta como una compuerta OR con un
negador en su salida, de esta forma que se obtiene los resultados negados
de la operacin lgica OR.
OR-EXCLUSIVA: La puerta lgica XOR se comporta como una suma binaria
que descarta el acarreo. La compuerta XOR solo es alta cuando sus entradas
son opuestas, es decir una entrada a nivel bajo y a nivel alto o una entrada a
nivel alto y nivel bajo.
NOR-EXCLUSIVA: La puerta lgica XNOR se comporta como una puerta XOR
pero con su salida conectada a un Negador NOT, de tal manera que sus
salidas son las salidas negadas de la compuerta XOR.
B Describa su tabla de verdad.

1
1

NO
R
1

O
R
0

0
A
0

1
B
1

OR

00

10

1
1
0
B
XNO0
1
1
R
1
1 1 1

XO
R
0
1
NAN
1
D
0

A
0

C Cul funcin booleana realiza?


NAND: La puerta lgica NAND realiza la funcin booleana de operacin de negado del
producto lgico .
NOR: La puerta lgica NOR realiza la funcin booleana de operacin de
negado de la suma lgica.
XOR: La puerta lgica XOR realiza la funcin booleana de la operacin de suma binaria.
Se comporta como una compuerta OR exclusiva donde su salida es un nivel lgico alto
1 cuando son entradas son opuestas. Y cuando sus entradas son iguales su salida es
un nivel lgico bajo 0.
XNOR: Cuando todas sus entradas son iguales entre s para dos entradas Ay B, o
cuando el nmero de 1 (unos) de una cantidad para el caso de tres o ms entradas, su
salida est en 1 o en ALTA.
D Cul es la ecuacin caracterstica que describe su comportamiento?
NAND: F=A+B
NOR: F=A * B
XOR: A O B = AB+ AB.
XNOR: F = A O B

E: Cul es su smbolo? NAND NOR XOR XNOR

NAND

NOR

XOR

XNOR

F Cmo graficara sus smbolos en: Contactos, Normalizado y No


Normalizado?
NAND NOR XOR: XNOR:
NAND

NOR

XOR

XNOR

2.
Para el siguiente diagrama, realice la tabla de verdad; tenga en cuenta que
son cinco entradas y una salida.

A
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1

B
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

C
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

D
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

3. Realice la tabla de verdad para el siguiente esquema.


La Funcin es : F= A * B + A * B

E
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

OUT
0
1
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
0
0
0
0
0
1
1
0
0
0
0
0
0

OUT

4.
Implemente un circuito mediante la utilizacin de interruptores que simule una
compuerta OR exclusiva
Simulacin de una compuerta
XOR
Con interruptores.

Representacion grafica
mediante compuertas F= (B A
+ CB)* A
5.
Represente grficamente la siguiente funcin mediante la utilizacin de compuertas
lgicas:
F = (BA + CB)*A

Andres Felipe Bolivar Gallego

Actividad # 1
Controladores logicos proglamables
PLC

SENA VIRTUAL

Вам также может понравиться