Вы находитесь на странице: 1из 18

1

UNIVERSIDADE TECNOLGICA FEDERAL DO PARAN


CAMPUS CORNLIO PROCPIO
ENGENHARIA ELTRICA

RELTORIO TCNICO DE PRTICA LABORATORIAL


Disciplina: Eletrnica Digital
Turma: E51

Prtica 1: Anlise de circuitos lgicos combinacionais


Realizada em 21/03/2012
Entregue em 04/03/2012

ALUNOS: Leandro Coradi


Leonardo Inoue
Srgio Carlos Mazucato Jnior

Professor: Paulo Rogrio Scalassara


Cornlio Procpio - 2011

SUMRIO

1- OBJETIVOS
Os principais objetivos da prtica so a familiarizao com circuitos
integrados TTL famlia LS, manuseio e montagem de projetos com portas
lgicas utilizando estes circuitos integrados e a anlise e apresentao dos
resultados obtidos em experimentos realizados com circuitos integrados.

2- INTRODUO
Atualmente a grande maioria dos dispositivos eletrnicos comerciais
possuem circuitos integrados (CIs). CIs so comuns pela capacidade de
conter grande quantidade de circuitos em uma pequena pea, de modo que o
tamanho total de praticamente qualquer sistema digital pode ser reduzido
(TOCCI, 2004).
Circuitos integrados funcionam atravs de grandes quantidades de
componentes eletrnicos reunidos em um s dispositivo o qual implementa
funes lgicas. Entre as principais famlias de CIs a TTL (do ingls Transistor
Transistor Logic) pode ser destacada e o escopo deste trabalho.
Funes lgicas so usadas para modelar e descrever comportamentos
de circuitos eletrnicos. Portas lgicas so exemplos de funes lgicas
bsicas que podem ser facilmente estudas com auxlio da lgebra Booleana.
lgebra booleana difere de uma maneira geral da lgebra ordinria
devido constantes Booleanas e variveis que podem assumir somente dois
possveis valores, 0 ou 1. Por exemplo, em um dado sistema digital, o valor
Booleano 0 pode representar qualquer tenso entre 0 e 0,8 Volts enquanto o
valor 1 pode representar tenses entre 2 e 5 Volts.
As operaes bsicas na lgebra Booleana so: OU, E, e NO. Estas
operaes bsicas so chamadas operaes lgicas e sero descritas
posteriormente.
Para anlise de circuitos lgicos existe uma tcnica peculiar chamada
tabela verdade, a tabela verdade representa todas as possveis combinaes
lgicas e suas respectivas sadas baseadas em operaes de lgebra
booleana.

A operao OU na lgebra Booleana similar operao de adio na


lgebra elementar, no entanto os nicos valores que uma varivel booleana
pode assumir so 0 e 1, logo, o resultado desta operao sempre ser um
destes valores. A equao 1.1 apresenta a expresso matemtica para a
operao OU.
x A B

(1.1)

A Fig. 1.1 apresenta a simbologia de uma porta lgica OU. A Tabela 1.1
apresenta a tabela verdade para as entradas da porta.

Figura 1.1. Representao da porta OU.


Tabela 1.1. Tabela verdade para porta OU.
A

x = A + B

A segunda operao Booleana bsica a operao E, esta operao


muito parecida com a operao de multiplicao na lgebra elementar. A
equao 1.2 apresenta a expresso matemtica para a operao E.
x A B

(1.2)

A porta lgica E mostrada na Fig. 1.2. A Tabela 1.2 apresenta a tabela


verdade para esta operao.

Figura 1.2. Representao da porta E.


Tabela 1.2. Tabela verdade para porta E.
A
B
x = A B
0

A ltima operao Booleana bsica a operao NO, de maneira


diferente as outras operaes, a operao NO no precisa de duas entradas
para gerar uma sada. Por exemplo, se uma entrada A sujeita a porta NO
como mostra a Fig. 1.3 o resultado pode ser expresso como na equao 1.3,
onde a barra sobre a letra A representa a operao NO.

(1.3)

Figura 1.3. Representao da porta NO.


A Tabela 1.3 apresenta a tabela verdade para esta operao.
Tabela 1.3. Tabela verdade para porta NO.
A
x=
0

A partir das trs portas bsicas descritas, muitas outras podem ser
construdas, como por exemplo as portas NO-OU e NO-E (NOR e NAND
respectivamente). Estas portas tambm so consideras portas bsicas e esto
presentes em muitos circuitos integrados.
A porta NO-OU a combinao de uma porta OU com uma porta NO
como mostra a Fig. 1.4. Como pode ser visto pela Tabela 1.4 esta porta
fornece sada baixa somente quando no h nenhuma entrada alta. A
simbologia desta porta apresentada pela Fig. 1.5.

Figura 1.4. Porta NO-OU a partir de portas OU e NO.

Figura 1.5. Porta NO-OU.

Tabela 1.4. Tabela verdade para porta NO-OU.


________

x = A B

A porta NO-E, similarmente a porta NO-OU, a combinao de uma


porta E com uma porta NO como o apresentado pela Fig. 1.6. Esta porta
fornece sada baixa somente quando todas as entradas so altas, como pode
ser visto pela Tabela 1.5. A simbologia desta porta apresentada pela Fig. 1.7.

Figura 1.6. Porta NO-E a partir de portas E e NO.

Figura 1.7. Porta NO-E.

Tabela 1.5. Tabela verdade para porta NO-E.


________

= A B

3- MATERIAIS E MTODOS
Os materiais utilizados para realizao dos experimentos esto dispostos
na Tabela 3.1 e os equipamentos na Tabela 3.2.
Tabela 3.1. Materiais utilizados
Materiais
Quantidade
CI 74LS00

CI 74LS02

CI 74LS04

CI 74LS08

Resistor 10 k

Chave on/off 4 portas

Condutores encapados

10

Tabela 3.2. Equipamentos utilizados


Equipamentos
Quantidade
Multmetro (Minipa ET-2507A)

Osciloscpio

Protoboard (ICEL MS8-400)

Fonte regulvel

Cabo de conexo

Foram realizados trs experimentos diferentes que sero descritos em


sequncia.

Para o primeiro foi montado o circuito mostrado pela Fig. 3.1

utilizando o protoboard, a fonte de tenso regulvel, um CI 74LS00, 4 cabos de


conexo e alguns condutores encapados para ligaes no protoboard.
A sada fixa em 5 volts da fonte regulvel foi ligada ao protoboard no
pino 14 do CI 74LS00 conforme informaes do datasheet do fabricante
apresentadas no Apncie A. O pino 7 foi ligado ao terra da fonte, os pinos 1 e 2
foram curto-circuitados e ligados a sada positiva regulvel da fonte de tenso
regulvel e o pino negativo foi ligado ao terra.

A sada regulvel foi variada entre 0 e 5 Volts e os resultados foram


devidamente coletados.

Figura 3.1. Circuito utilizado no primeiro experimento.


Aps a variao na tenso de entrada as sadas regulveis da fonte
foram desconectadas do circuito e as entradas e sadas foram medidas
novamente. Depois de coletadas as informaes sobre os nveis de tenso nas
entradas e na sada do circuito o mesmo foi desmontado.
O segundo experimento da prtica foi realizado com base no circuito
mostrado na Fig. 3.2. Utilizando o CI 74LS04 o circuito foi montando sobre o
protoboard.
A sada fixa em 5 volts da fonte regulvel foi ligada ao protoboard no
pino 14 do CI 74LS04 conforme informaes do datasheet do fabricante
apresentadas no Apncie A. O pino 7 foi ligado ao terra da fonte, o pino 1 foi
ligado ao pino 10, o pino 2 ao pino 3, o pino 4 ao pino 5, o pino 6 ao pino 13 e o
pino 12 ao pino 11.
A frequncia de oscilao do circuito foi medida com auxlio de um
osciloscpio, o qual teve a ponteira ligada entre o pino 10 e o terra do circuito.

Figura 3.2. Circuito base para o segundo experimento.

10

Aps capturada a forma de onda

do circuito, outro CI 74LS04 foi

inserido ao circuito. A ligao entre o pino 1 e o pino 10 foi removida, o pino 10


foi ligado ao pino 9 e o pino 8 foi ligado ao pino 1 do outro CI 74LS04. As
ligaes no novo CI foram feitas da seguinte maneira: o pino 2 foi ligado ao
pino 3, o pino 4 foi ligado ao pino 5, o pino 6 foi ligado ao pino 13, o pino 12 foi
ligado ao pino 11 e o pino 10 foi ligado ao pino 1 do outro CI (o primeiro, o qual
j estava no protoboard).
A frequncia de oscilao foi novamente capturada com auxlio de um
osciloscpio, as ponteiras foram conectadas entre o pino 1 do primeiro CI e o
terra do circuito. Depois de capturar a forma de onda o circuito foi desmontado.
O terceiro experimento foi feito utilizado um CI 74LS00 para implementar
uma porta E de trs entradas a partir de portas NO-E de duas entradas. Um
LED foi ligado sada do circuito e uma tabela verdade foi obtida a partir da
variao das entradas. O circuito base para o experimento apresentado pela
Fig. 3.5.

Figura 3.5. Porta E de trs entradas montada com portas NO-E.


As entradas A, B e C foram montadas com auxlio de uma chave ligadesliga de quatro portas, das quais apenas trs foram utilizadas, como pode
ser visto pela Fig. 3.6. As entradas das chaves foram ligadas a um resistor de
10 k e o resistor foi ligado a fonte de tenso fixa, as sadas das chaves foram
ligadas ao terra do circuito.
Um Ci 74LS00 foi fixado no protoboard, o pino 14 foi ligado a fonte de
tenso fixa em 5 Volts e o pino 7 foi ligado ao terra do circuito. O pino 1 foi
ligado sada A do circuito de entrada, o pino 2 foi ligado sada B do circuito
de entrada, o pino 3 foi ligado ao pino 4, o qual foi ligado ao pino 5, curtocircuitando a entrada da segunda porta NO-E do CI. O pino 6 foi ligado ao
pino 13, o pino 12 foi ligado a sada C do circuito de entrada e o pino 11 foi

11

ligado ao terminal positivo do LED, o terminal negativo foi ligado ao terra do


circuito.
As chaves foram abertas e fechadas de forma a simular uma tabela
verdade para o circuito. Aps coletados os dados o circuito foi desmontado.

Figura 3.6. Circuito de entrada.

12

4- RESULTADOS E DISCUSSES
Para o primeiro experimento, as tenses obtidas esto descritas na
Tabela 4.1. As tenses obtidas aps a fonte regulvel ser desconectada do
circuito esto dispostas na Tabela 4.2
Tabela 4.1. Nveis de tenses de sada para diferentes entradas
Tenso
Tenso de
Tenso varivel
Tenso de
varivel
sada (Volts)
(Volts)
sada (Volts)
(Volts)
0,5

3,96

1,5

0,05

0,7

3,76

1,7

0,05

0,9

3,48

1,9

0,05

1,0

3,17

2,5

0,05

1,3

2,37

4,5

0,04

1,4

1,24

5,0

0,04

Tabela 4.2. Entradas e sadas para o circuito aberto


Pino
Tenso (Volts)
01 - Entrada

1,638

02 Entrada

1,638

03 - Sada

0,035

De acordo com a Tabela 4.2 as entradas e sadas do CI apresentam


tenses mesmo quando desconectadas da fonte de tenso varivel. Estes
nveis de tenso j eram esperados e se devem principalmente a polarizao
dos transistores internos do circuito integrado (Floyd, 2006).
Para o segundo experimento, a frequncia da forma de onda coletada
pelo osciloscpio no circuito com 5 inversores pode ser vista na Fig. 4.1. Para o
circuito com 11, a forma de onda e sua respectiva frequncia podem ser
visualizadas na Fig. 4.2.

13

Figura 4.1. Forma de onda da tenso no circuito com 5 inversores.

Figura 4.2. Forma de onda da tenso no circuito com 11 inversores.


Como pode ser visto em ambas as figuras existe um atraso na inverso
das tenses. Este atraso na frequncia, que era esperado, se deve
principalmente a construo fsica dos circuitos integrados utilizados. Os CIs
possuem

capacitncias,

resistncias

indutncias

internas,

consequentemente possuem tenses e correntes de estado transitrio.


Utilizando a Equao B1 do Apndice B e o valor de propagao de
atraso tPHL do Apndice A, a frequncia de oscilao do circuito simulado ideal
14,28 MHz para o circuito com 5 inversores e 6,49 MHz para o circuito com
11 inversores.
O erro relativo calculado para ambos os casos foi da ordem de 20%,
este erro pode parecer significativamente elevado, no entanto vale ressaltar

14

que no foram consideradas todas as variveis para o experimento. Por


exemplo, no foi considerada a resistncia dos condutores utilizados na ligao
dos componentes, bem como suas capacitncias e indutncias. Tambm no
foram consideradas capacitncias entre as portas de sada do CI e at mesmo
erros humanos.
Para o terceiro experimento, a tabela verdade obtida da implementao
do circuito apresentada na Tabela 4.3.
Tabela 4.3. Tabela verdade resultante do experimento
A
B
C
Sada
0

Simulaes feitas com o programa Digital Works apresentam o mesmo


resultado apresentado na Tabela 4.3 para o terceiro experimento, provando
novamente a validade do experimento.

15
5- CONCLUSO
Foi possvel verificar o comportamento do diodo zener 1N4739 em circuitos
retificadores em diferentes situaes, bem como verificar as influncias de cargas
variantes para o circuito.
Percebe-se que os valores prticos esto bem prximos dos tericos e
simulados, o diodo se comporta como na teoria, o filtro capacitivo influncia
diretamente a tenso de sada do circuito, como pode ser visto na figura 4.9 a tenso
de ripple a carga e descarga do capacitor a variao pequena, conforme o
esperado, validando mais uma vez o experimento.
O uso do diodo zener como regulador de tenso apresentou resultados
satisfatrios diante das necessidades do circuito, a tenso na carga foi regulada como
o esperado, a potncia dissipada pelo resistor RS foi inferior a especificada pelo
fabricante, conforme o objetivo do projeto do circuito. Todos os valores prticos
apresentaram pequena variao, fato este devido as prprias variaes de fabricao.
Observa-se tambm que o nico ponto negativo do circuito retificador montado
com transformador com derivao central o fato de o transformador necessitar de
maior quantidade de espiras, pois obrigatrio que o transformador tenha no mnimo
dois enrolamentos secundrios, incrementando consideravelmente seu preo.

16
6- APNDICE A
DIP significa Dual-in-line-package, e seu nome deve-se ao fato de conter duas
linhas de pinos em paralelo. O encapsulamento, quando visto de cima, tem uma marca
de identificao que pode ser um entalhe ou um ponto, a partir do qual os pinos so
numerados de 1 a 14 no sentido anti-horrio, como mostra a Fig. A1.

Figura A1. Dual-in-line-package.

Os C.I.s tm pinos de alimentao do circuito (VCC) e um pino para


aterramento (GND). Geralmente, nos DIPs, o VCC encontra-se no pino 14 e o GND,
no 7. Estes so importantes para o funcionamento correto do C.I. Abaixo seguem as
pinagens dos CIs LS7405, Fig. A2, LS7402, Fig. A3. 74LS04, Fig. A4 e LS7408, Fig.
A5.

Figura A2. CI 74LS00

Figura A3. CI 74LS02

17

Figura A4. CI 74LS04

Figura A5. CI 74LS08


Devido a natureza fsica dos circuitos integrados famlia TTL estes apresentam
capacitncias e indutncias internas. Essa caracterstica implica em estados
transitrios durante a mudana de tenso.
Segundo informaes fornecidas pelo fabricante, para o CI 74LS04 o atraso tPHL
de 8 nano segundos e a capacitncia de entrada de 3,5 pF.

7- APNDICE B

A frequncia de oscilao da tenso para circuitos contendo apenas inversores


inversamente proporcional ao atraso de propagao tPHL dada por:
f

1
2 n t PHL

(B1)

18

8 - REFERNCIAS BIBLIOGRAFICAS
Sedra, A. S. (1998). Microelectronic circuits. 4.ed. New York: Oxford University
Press, Inc.
Floyd, T.L. (2006). Digital fundamentals. 9.ed. Pearson Prentice Hall.

Вам также может понравиться