Академический Документы
Профессиональный Документы
Культура Документы
SUMRIO
1- OBJETIVOS
Os principais objetivos da prtica so a familiarizao com circuitos
integrados TTL famlia LS, manuseio e montagem de projetos com portas
lgicas utilizando estes circuitos integrados e a anlise e apresentao dos
resultados obtidos em experimentos realizados com circuitos integrados.
2- INTRODUO
Atualmente a grande maioria dos dispositivos eletrnicos comerciais
possuem circuitos integrados (CIs). CIs so comuns pela capacidade de
conter grande quantidade de circuitos em uma pequena pea, de modo que o
tamanho total de praticamente qualquer sistema digital pode ser reduzido
(TOCCI, 2004).
Circuitos integrados funcionam atravs de grandes quantidades de
componentes eletrnicos reunidos em um s dispositivo o qual implementa
funes lgicas. Entre as principais famlias de CIs a TTL (do ingls Transistor
Transistor Logic) pode ser destacada e o escopo deste trabalho.
Funes lgicas so usadas para modelar e descrever comportamentos
de circuitos eletrnicos. Portas lgicas so exemplos de funes lgicas
bsicas que podem ser facilmente estudas com auxlio da lgebra Booleana.
lgebra booleana difere de uma maneira geral da lgebra ordinria
devido constantes Booleanas e variveis que podem assumir somente dois
possveis valores, 0 ou 1. Por exemplo, em um dado sistema digital, o valor
Booleano 0 pode representar qualquer tenso entre 0 e 0,8 Volts enquanto o
valor 1 pode representar tenses entre 2 e 5 Volts.
As operaes bsicas na lgebra Booleana so: OU, E, e NO. Estas
operaes bsicas so chamadas operaes lgicas e sero descritas
posteriormente.
Para anlise de circuitos lgicos existe uma tcnica peculiar chamada
tabela verdade, a tabela verdade representa todas as possveis combinaes
lgicas e suas respectivas sadas baseadas em operaes de lgebra
booleana.
(1.1)
A Fig. 1.1 apresenta a simbologia de uma porta lgica OU. A Tabela 1.1
apresenta a tabela verdade para as entradas da porta.
x = A + B
(1.2)
(1.3)
A partir das trs portas bsicas descritas, muitas outras podem ser
construdas, como por exemplo as portas NO-OU e NO-E (NOR e NAND
respectivamente). Estas portas tambm so consideras portas bsicas e esto
presentes em muitos circuitos integrados.
A porta NO-OU a combinao de uma porta OU com uma porta NO
como mostra a Fig. 1.4. Como pode ser visto pela Tabela 1.4 esta porta
fornece sada baixa somente quando no h nenhuma entrada alta. A
simbologia desta porta apresentada pela Fig. 1.5.
x = A B
= A B
3- MATERIAIS E MTODOS
Os materiais utilizados para realizao dos experimentos esto dispostos
na Tabela 3.1 e os equipamentos na Tabela 3.2.
Tabela 3.1. Materiais utilizados
Materiais
Quantidade
CI 74LS00
CI 74LS02
CI 74LS04
CI 74LS08
Resistor 10 k
Condutores encapados
10
Osciloscpio
Fonte regulvel
Cabo de conexo
10
11
12
4- RESULTADOS E DISCUSSES
Para o primeiro experimento, as tenses obtidas esto descritas na
Tabela 4.1. As tenses obtidas aps a fonte regulvel ser desconectada do
circuito esto dispostas na Tabela 4.2
Tabela 4.1. Nveis de tenses de sada para diferentes entradas
Tenso
Tenso de
Tenso varivel
Tenso de
varivel
sada (Volts)
(Volts)
sada (Volts)
(Volts)
0,5
3,96
1,5
0,05
0,7
3,76
1,7
0,05
0,9
3,48
1,9
0,05
1,0
3,17
2,5
0,05
1,3
2,37
4,5
0,04
1,4
1,24
5,0
0,04
1,638
02 Entrada
1,638
03 - Sada
0,035
13
capacitncias,
resistncias
indutncias
internas,
14
15
5- CONCLUSO
Foi possvel verificar o comportamento do diodo zener 1N4739 em circuitos
retificadores em diferentes situaes, bem como verificar as influncias de cargas
variantes para o circuito.
Percebe-se que os valores prticos esto bem prximos dos tericos e
simulados, o diodo se comporta como na teoria, o filtro capacitivo influncia
diretamente a tenso de sada do circuito, como pode ser visto na figura 4.9 a tenso
de ripple a carga e descarga do capacitor a variao pequena, conforme o
esperado, validando mais uma vez o experimento.
O uso do diodo zener como regulador de tenso apresentou resultados
satisfatrios diante das necessidades do circuito, a tenso na carga foi regulada como
o esperado, a potncia dissipada pelo resistor RS foi inferior a especificada pelo
fabricante, conforme o objetivo do projeto do circuito. Todos os valores prticos
apresentaram pequena variao, fato este devido as prprias variaes de fabricao.
Observa-se tambm que o nico ponto negativo do circuito retificador montado
com transformador com derivao central o fato de o transformador necessitar de
maior quantidade de espiras, pois obrigatrio que o transformador tenha no mnimo
dois enrolamentos secundrios, incrementando consideravelmente seu preo.
16
6- APNDICE A
DIP significa Dual-in-line-package, e seu nome deve-se ao fato de conter duas
linhas de pinos em paralelo. O encapsulamento, quando visto de cima, tem uma marca
de identificao que pode ser um entalhe ou um ponto, a partir do qual os pinos so
numerados de 1 a 14 no sentido anti-horrio, como mostra a Fig. A1.
17
7- APNDICE B
1
2 n t PHL
(B1)
18
8 - REFERNCIAS BIBLIOGRAFICAS
Sedra, A. S. (1998). Microelectronic circuits. 4.ed. New York: Oxford University
Press, Inc.
Floyd, T.L. (2006). Digital fundamentals. 9.ed. Pearson Prentice Hall.