Вы находитесь на странице: 1из 8

Universidad Nacional Experimental de Guayana

Vicerectorado academico
Proyecto de Carrera: Ingenieria Informatica
Laboratorio de circuitos digitales
Grupo 1
Seccion 2

Profesor:
Rivas Hernan

Integrantes:
23.684.382 Corononado Frantyelis
21.236.900 Rivas Gethsilys
19.419.235 Luces Miguel

Ciudad Guayana, Mayo de 2012

Introduccion
En la siguiente practica se presentara a continuacion la simulacion de un sistema de control
digital de una planta de tratamiento de madera, la cual contiene cuatro botones los cuales cumplen una
funcion distinta cada uno.
Dichos motoros ejecutan su funcion de acuerdo a un grupo de condiciones que se presentan en
una parte de diseo logico, y luego de analizar las pautas dadas, se obtendra una solucion para saber si
el sistema en cuestion esta activado o de lo contrario permanece en un estado desactivado.

Objetivos de la Practica

Crear un diseo de acuerdo a las condiciones indicadas para lograr una simulacion adecuada.
Con la simulacion obtenida en el Circuit Maker.
Montar el circuito obtenido en el protoboard.
Manupular circuitos integrados y reconocerlos fisicamente.
Conocer la distribucion de sus terminales
Identificar la funcion que realiza cada uno al comprobar la hoja de especificaciones tecnicas del
circuito.
Implementar funciones basicas utilizando circuitos integrados.
Materiales y Circuitos Integrados

4 resistencias 470 Ohmios


4 switch
5 diodos rojos
1 diodo verde
6 resistencias 220/330 Ohmios
Circuito integrados TTL 7400/74LS00
Circuito integrados TTL 7410
Protoboard
Cables
Pinzas de Electricista
Voltimetro

Desarrollo del Diseo Logico


1. Definir las variables de entradas y salidas de los bloques 1 y 2 de acuerdo a las condiciones del
problema
Bloque 1
Variables de Entrada:
S1: S2: S3: S4= 1 Encendido
S1: S2: S3: S4= 0 Apagado
Variables de Salida:
M1:M2:M3:M4=1 Funciona
M1:M2:M3:M4=0 No funciona
Bloque 2
Variables de Entrada:
M1: M2: M3: M4= 1 Funciona
M1: M2: M3: M4= 0 No Funciona
Variables de Salida:
LV:1 Sistema correcto
LV:0 Sistema apagado
LR:1 Sistema apagado
LR:0 Sistema correcto
2. Elaborar la tabla de la verdad para las variables de entradas y salidas de los bloque 1 y 2, de
acuerdo a los requerimientos del diseo.
S1
S2
S3
S4
M1
M2
M3
M4
0

M1

M2

M3

M4

LV

LR

3.Minimizar las expresiones logicas de salidas M2 y LR en su primera forma canonica utilizando


el metodo del mapa de Karnaugh
M1

S1S2 S1S2 S1S2 S1S2


0 0 0 1 1 1 10
S3S4: 0 0
1
S3S4: 0 1
S3S4: 1 1
S3S4: 1 0

M1=S1S2S4
M2

S1S2 S1S2 S1S2 S1S2


0 0 0 1 1 1 10
S3S4: 0 0
1
S3S4: 0 1

S3S4: 1 1
S3S4: 1 0

M2=S1S2S3S4+S2S3S4+S1S3S4+S1S2S4

M3

S1S2 S1S2 S1S2 S1S2


0 0 0 1 1 1 10

S3S4: 0 0
S3S4: 0 1
S3S4: 1 1
S3S4: 1 0

M3= S3S4

M4

S1S2 S1S2 S1S2 S1S2


0 0 0 1 1 1 10

S3S4: 0 0
S3S4: 0 1

S3S4: 1 1
S3S4: 1 0
M4=S1S3S4
LV

M1M2 M1M2 M1M2 M1M2

0 0
M3M4: 0 0
M3M4: 0 1

0 1

1 1
1

10

M3M4: 1 1
M3M4: 1 0

LV=M1M2M3M4+M1M2M3M4+M1M2M4

4.Implementar el circuito logico de las expresiones minimizadas utilizando solo compuertas


NAND
M1=S1S2S4 Teo 18
M1=S1S2S4

M2=S1S2S3S4+S2S3S4+S1S3S4+S1S2S4 Teo 18
M2=S1S2S3S4+S2S3S4+S1S3S4+S1S2S4 Teo16
M2=(S1S2S3)(S4S2S3S4)(S1S3S4)(S1S2S4)

M3= S3S4 Teo18


M3= S3S4

M4=S1S3S4 Teo18
M4=S1S3S4

LV=M1M2M3M4+M1M2M3M4+M1M2M4 Teo18
LV=M1M2M3M4+M1M2M3M4+M1M2M4 Teo16
LV=(M1M2M3M4)(M1M2M3M4)(M1M2M4)

Вам также может понравиться