Вы находитесь на странице: 1из 5

ICET CURSO: Engenharia Eltrica 7/6 perodos

Estudos
Disciplinares
Campu
Data:
s:
/
Nom
e:
RA
Turma
:
:

1) O diagrama em bloco da Figura 1 mostra um sistema em malha fechada, obtido a partir da


realimentao de sada da planta G(s). A Figura 2 apresenta o esboo do diagrama de BODE traado
para a funo de transferncia G(s), que de fase mnima. De acordo com as informaes acima,
analise as afirmaes a seguir.
O sistema em malha fechada ser ESTVEL.
PORQUE
No diagrama de BODE, o mdulo linear da
funo maior que 1 na freqncia em
que a fase -180o.
Com relao s afirmaes acima, conclui-se que:
(A) as duas afirmaes so verdadeiras, e a
segunda justifica a primeira.
(B) as duas afirmaes so verdadeiras, e a
segunda nojustifica a primeira.
(C) a primeira afirmao verdadeira, e a
segunda falsa.
(D) a primeira afirmao falsa, e a
segunda verdadeira.
(E) as duas afirmaes so falsas.

Resoluo:

1/5

2) Em instalaes eltricas, o sistema de aterramento projetado de modo que as diferenas de


potenciais (ddp) de toque e de passo fiquem abaixo do limite de risco de fibrilao ventricular do
corao. A Figura 1 mostra um equivalente eltrico simplificado do corpo humano, em que Z h = 500 .
Nas Figuras 2 e 3, esto apresentadas, respectivamente, as ddp de toque (U t) e de passo (Up), para
uma instalao sem aterramento. As resistncias do solo R s1 e Rs2 dependem da resistividade do solo,
s=10 .m, e das distncias dos trechos correspondentes. A resistncia de contato R C de cada p com
o solo depende da rea da superfcie de contato e da resistividade do solo, podendo ser aproximada
por RC = k . s, com k = 8 m1 .

Dessa forma, calcule:


a) a corrente de choque (ICH) e a ddp de toque (Ut), indicadas na Figura 2, quando a corrente Ir na
estrutura for igual a 10,5 A;
b) a ddp de passo (Up) e a corrente de choque (Ich), indicadas na Figura 3, quando a corrente Ir for igual
a 585 A.

Resoluo:

2/5

3) A figura apresenta o circuito de um amplificador transistorizado na configurao emissor comum. O


modelo para pequenos sinais em baixa freqncia deste circuito est representado abaixo, onde os
parmetros tm os seguintes valores:
Rs=1k , RB=2 k , r=2 k , ro=10 k , RC=5 k , RL=5 k e gm = 100 mA/V.

a) a resistncia de entrada da base:


b) a resistncia de entrada do amplificador:
c) a resistncia de sada do coletor:
d) a resistncia de sada do amplificador:
e) o ganho de tenso a circuito aberto:
f) o ganho de corrente em curto-circuito:
g) o ganho de tenso global:

Resoluo:

3/5

4)

Um gerador sncrono de oito plos acionado por um motor de induo de dois plos, conforme
ilustrado na figura acima. O gerador alimenta uma carga que est isolada da rede eltrica, cuja
freqncia de 50 Hz. Observou-se que a freqncia da tenso gerada pelo gerador sncrono igual a
192 Hz. Com base nas informaes dadas, qual o valor percentual do escorregamento do motor de
induo?
(A) 5,0
(B) 4,0
(C) 3,0
(D) 2,0
(E) 1,0

Resoluo:

4/5

5) Um microprocessador precisa verifi car o estado de um dispositivo de sada a cada 20 ms. Isto feito
por meio de um timer que alerta o processador a cada 20 ms. A interface do dispositivo inclui duas
portas: uma para estado e uma para sada de dados. O microprocessador utiliza uma instruo para
verifi car o estado do dispositivo, e outra para examinar o seu contedo. Se o dispositivo estiver pronto,
necessria mais uma instruo para enviar os dados ao dispositivo. O microprocessador possui uma
taxa de clock de 8 MHz e todos os ciclos de instruo pertinentes so de 12 ciclos de clock.
STALLINGS, W. Arquitetura e Organizao de Computadores, 8 ed.,
Pearson Prentice Hall, 2010.

Quanto tempo necessrio para se verifi car e atender o dispositivo?


(A) 0,060 s.
(B) 0,375 s.
(C) 1,5 s.
(D) 3,0 s.
(E) 4,5 s.

Resoluo:

5/5