Вы находитесь на странице: 1из 5

UNIVERSIDADE ESTADUAL DO OESTE DO PARAN

CENTRO DE ENGENHARIAS E CINCIAS EXATAS


CAMPUS FOZ DO IGUAU

SIMULAO E ANLISE DE UM AMPLIFICADOR LINEAR COM EMISSOR


COMUM

GIOVANI GLITZ
IURI MOREIRA ANDRION

COMUNICAO ANALGICA E DIGITAL


PROFESSOR MAURCIO MENON

FOZ DO IGUAU
2015

1. Amplificador Linear com Emissor Comum


Um Transistor de Juno Bipolar (TBJ) um dispositivo semicondutor que funciona
como uma chave interruptora com acionamento eletromagntico. Este pode operar em trs
modos:

Modo corte: Transistor age como um interruptor aberto entre o coletor e emissor
(resistncia infinita);
Modo ativo ou amplificao linear: transistor age como um resistor varivel a fim de
manter a corrente do coletor em um nvel definido (resistncia finita e positiva);
Modo de saturao: transistor age como uma chave fechada entre coletor e emissor
(resistncia nula).

Isto posto, utilizando um transistor TBJ, realizou-se uma simulao com o software
MATLAB/Simulink de um amplificador linear emissor comum, no qual o transistor opera no
ponto Q (Figura 1), que est situado na metade da reta de carga CC. Esta configurao
permite que o transistor atue no modo ativo e permite a amplificao linear.

Figura 1 Reta de carga CC e ponto Q.

Definindo a fonte Vcc com 15 V, os valores de 5,6 k e 2 k para RC e RE


respectivamente foram escolhidos. Desta forma, Vcc/ (RE+RC) aproximadamente 2 mA e a
corrente IE do ponto Quiescente ser de 1 mA.
O valor de R2 dever ser um valor consideravelmente alto de modo que a corrente flua
para o resistor RE. Assim, 10 k foi definido. Em seguida, atravs de uma aproximao, foi
convencionado que a corrente que passa pelo resistor R2 aproximadamente a mesma de R1.
Em consequncia, R1 = 45,555 k 46 k.
O circuito simulado mostrado na Figura 2 onde os resistores calculados foram usados
em conjunto com os capacitores C1 e C2. Estes, funcionam como acoplamento, em que o
primeiro impede que o nvel CC interfira no sinal de entrada e o segundo o bloqueia o nvel CC
na sada, permitindo que apenas o sinal CA chegue sada. A fonte escolhida foi de 0.01 V
com 1 KHz de frequncia.

Figura 2 Circuito Amplificador Linear Emissor Comum.

2. Simulao em MATLAB/Simulink
Os resistores R1 e R2 so escolhidos para que o transistor esteja no ponto de
operao.
A tenso de sada dada por:
() = (10 ) + (0.7 )

(10 )
()
1 + 2

Os trs primeiros termos da equao so contnuos, sendo assim filtrado pelo capacitor
de acoplamento. Portanto, a sada em RL ser:
() =

()

Ou seja, a sada ser igual a entrada multiplicada por um ganho de R3/R4, porm com
sinal invertido. A Figura 3 mostra a comparao entre a tenso de entrada e a tenso de sada
amplificada. J a Figura 4 mostra as correntes Ib, Ie e Ic.

Figura 3 - Grfico da tenso de entrada (pontilhada) e de sada (contnua).

Figura 4 - Correntes Ib, Ie e Ic respectivamente.

De fato, o ganho calculado considerando uma resistncia interna (re) do transistor.


Assim, prximo ao ponto Q, a resistncia interna varivel de 25 mV/ Ie. Desta forma, com a
corrente Ie no pico de 1.167 mA, a resistncia (re) ser de 21.42 e Gs = RC / (RE + re) =
2.77. Assim, a tenso de pico da sada ser de aproximadamente 0,027 V, comprovada no
grfico da Figura 3. Como o =100, a corrente Ie = (1+)*Ib, como mostra os grficos das
correntes.
Um capacitor (C3) pode ser inserido em paralelo com RE, como mostra a Figura 5. C3
chamado de capacitor de desacoplamento com a funo de curto-circuitar o resistor de
emissor para sinais alternados. Isso proporciona um ganho maior de tenso de sada. Assim,
para encontrarmos C3, necessita-se da frequncia de corte mnima (fmn). Esta foi encontrada
pelo capacitor de sada C2: aproximadamente 1 Hz.
Desta forma, o capacitor de desacoplamento :
C3 =

4
2 f min RE

318 uF

O ganho : Gs = RC / re = 261,438. Atravs da simulao foi encontrado uma tenso


mxima de sada de 2,12 V (Figura 6). Portanto, o ganho real foi de 212, aproximadamente
76,5 vezes maior que o circuito sem C3.

Figura 5 Detalhe capacitor de acoplamento C3.

Figura 6 - Grfico da tenso de entrada (pontilhada) e de sada com C3 (contnua).