Вы находитесь на странице: 1из 2

Gua 1: Compuertas Logicas Basicas

Laboratorio Electronica Digital I


Universidad Nacional de Colombia
August 22, 2015

OBJETIVOS

Estudiar el comportamiento de las diferentes compuertas logicas mediante el dise


no e implementaci
on de
circuitos para la comprobaci
on y medici
on de caractersticas como la tabla de verdad, valores logicos de
entrada y salida, y tiempos de retardo.

MATERIALES
- 2 circuitos integrados correspondientes a la compuerta logica OR y 2 circuitos integrados correspondientes a la compuerta l
ogica AND. De cada grupo de compuertas, seleccionar una de la familia TTL y
otra la de la familia CMOS.
- Resistencias, potenci
ometros, LEDs, protoboard, entre otros elementos necesarios para el montaje y
prueba de los circuitos
- Fuente DC, Multimetro, Osciloscipio y Generador de Se
nales.

TRABAJO PREVIO
- Conocer las caractersticas principales de las compuertas pertenecientes a las familias TTL y CMOS.
- Indagar acerca de las caractersticas mas notables de los circuitos integrados solicitados como material
de trabajo. Conocer las dem
as compuertas logicas existentes, su tabla de valor y circuitos integrados
m
as comerciales.
- Practicar el manejo o uso de los demas instrumentos solicitados como material de trabajo para esta
gua.

PROCEDIMIENTO
1 Dise
ne e implemente un circuito que permita verificar la tabla de verdad para las compuertas l
ogicas
solicitadas. Utilice un LED o indicador que permita comprobar el estado logico de la salida.
2 Dise
ne e implemente un circuito que permita medir los valores de tension y corriente de entrada y
salida para los estados l
ogicos de las compuertas AND y OR. Grafique la relacion entre la tensi
on de
entrada de la compuerta con su tension de salida, para lo cual debe tomar varias medidas.
Realice las mediciones para cada una de las familias logicas (TTL y CMOS).
1

3 Construir una compuerta l


ogica NAND y una compuerta logica NOR a partir de las compuertas l
ogicas
estudiadas. Realice el procedimiento descrito en el punto 1 para cada una de estas compuertas.
4 Dise
ne un circuito que permita medir los tiempos de retardo de las compuertas logicas AND y OR
para cada una de las familias l
ogicas. Utilice el generador de se
nales y el osciloscopio para visualizar
el retardo.
Repita el procedimiento para compuertas NOR y NAND que construyo en el numeral 3.

PREGUNTAS

(a) C
omo se construyen compuertas l
ogicas NAND, NOR y XOR a partir de las compuertas AND y OR?.
(b) Concuerdan los valores de tensi
on y corriente de entrada y salida, medidos para las compuertas con
los especificados por el fabricante?
(c) A la hora de medir tiempos de retardo, Que se
nal es mas apropiada para visualizar dichos tiempos
en el osciloscopio?
(d) Que diferencias encuentra entre las compuertas de la familia logica TTL y la CMOS? Explique en que
radican estas diferencias teniendo en cuenta los resultados encontrados en la practica.

RECOMENDACIONES
- Tiempo de estimado de la pr
actica: 2 sesiones.
- Grupo de 3 personas.
- Recuerde el orden y la pulcritud al momento de implementar los circuitos, ya que estos seran evaluados
al momento de su evaluaci
on.
- En el informe incluir el material de soporte investigado y encontrado durante la practica: fotos, esquemas, gr
aficos, etc. Informe en formato IEEE en LaTeX.
Exitos!

Вам также может понравиться