Вы находитесь на странице: 1из 15

Puerta AND

La puerta AND o compuerta AND es una puerta lgica digital que


implementa la conjuncin lgica -se comporta de acuerdo a la tabla de
verdad mostrada a la derecha. sta entregar una salida ALTA (1),
dependiendo de los valores de las entradas, siendo este caso, al
recibir solo valores altos en ambas entradas. Si alguna de estas
entradas no son ALTAS, entonces se mostrar un valor de salida
BAJA (0). En otro sentido, la funcin de la compuerta AND
efectivamente encuentra el mnimo entre dos dgitos binarios, as
como la funcin OR encuentra el mximo. Por lo tanto, la salida X
solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la
entrada B estn en "1". En otras palabras la salida X es igual a 1
cuando la entrada A y la entrada B son 1

Smbolos
Hay tres smbolos para las puertas AND: el smbolo texano -Americano- (ANSI o "militar") y
el smbolo IEC ("europeo" o "rectangular"), as como el obsoleto smbolo DIN. Para
obtener ms informacin, vea Puerta lgica.

La compuerta AND con entradas A, B y C; implementa de salida la siguiente expresin


lgica
.
La puerta AND puede usarse como inhibidor. los datos que llegan a una de las
entradas (A) se transmiten a la salida (C) mientras la otra entrada (B) reciba 1 (VDD) si
esta entrada es 0 (GND) la salida en (C) es 0 independientemente de la seal en (A).
Para que el bit inhibidor (b) se active con 1 (VDD) en lugar de con 0, sera necesario
aadir una puerta NOT en dicha entrada.

Implementaciones

Las entradas digitales a y b causan que la salida F tenga el mismo resultado que la funcin
AND. Normalmente, una puerta se disea utilizando canal N (en la ilustracin)
o MOSFET's de canal P. si la salida se va a conectar a una carga en lugar de a otra puerta,
es preferible usar la versin CMOS (N y P) para que no se reduzca el voltaje de salida
cuando el resultado de la funcin sea verdadero.

Puerta OR
La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin
lgica -se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas estn en 0 (cero) o en BAJA, su
salida est en 0 o en BAJA, mientras que cuando al menos una o ambas
entradas estn en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA. En
otro sentido, la funcin de la compuerta OR efectivamente encuentra
el mximo entre dos dgitos binarios, as como la funcin AND encuentra
el mnimo.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la
entrada A como la entrada B estn en "0". En otras palabras la salida X es igual a 0
cuando la entrada A y la entrada B son 0

Smbolos
Hay tres smbolos para las puertas OR: el smbolo texano -Americano- (ANSI o "militar") y
el smbolo IEC ("europeo" o "rectangular"), as como el obsoleto smbolo DIN. Para
obtener ms informacin, vase Puerta lgica.

Descripcin del hardware y configuracin de pines


Las puertas OR son puertas lgicas bsicas, y como tales estn disponibles en TTL
y familias lgicas de CI CMOS. Las serie estndar 4000 de los CI CMOS es el 4071, que
incluye cuatro puertas OR independientes de dos entradas. La versin tradicional TTL es el
7432. Existen muchas ramas de la puerta OR 7432 original. Todas tienen el mismo pinout
pero diferente arquitectura interna, que les permite operar en diferentes rangos de voltaje
y/o a velocidades ms altas. En adicin a la puerta OR estndar de 2-entradas, tambin
estn disponibles puertas OR de 3 y 4 entradas. En la serie CMOS, estas son:

4075: Puerta OR triple de 3 entradas

4072: Puerta OR dual de 4 entradas

Las variaciones TTL incluyen:

74LS32: Puerta OR cudruple de 2 entradas (de baja potencia versin Schottky)

74HC32: Puerta OR cudruple de 2 entradas (versin CMOS de alta velocidad) tiene menor consumo de corriente / mayor rango de voltaje

74LVC32: Versin CMOS de bajo voltaje de la misma.

Implementaciones

Puerta NAND
La puerta NAND, compuerta NAND o NOT AND es una puerta lgica que produce una
salida que es falsa solamente si todas sus entradas son
verdaderas; por tanto, su salida es complemento a la de la puerta
AND, -se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas estn en 1 (uno) o en ALTA,
su salida est en 0 o en BAJA, mientras que cuando una sola de
sus entradas o ambas est en 0 o en BAJA, su SALIDA va a estar
en 1 o en ALTA.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la
entrada A como la entrada B estn en "1". En otras palabras la salida X es igual a 0
cuando la entrada A y la entrada B son 1.
La puerta NAND es significativa debido a que cualquier funcin booleana se puede
implementar mediante el uso de una combinacin de puertas NAND. Esta propiedad se
llama integridad funcional.
Los sistemas digitales que emplean ciertos circuitos lgicos se aprovechan de integridad
funcional de NAND.
La funcin NAND NAND(a1, a2, ..., an) es lgicamente equivalente a NOT(a1 AND a2 AND ...
AND an).

Smbolos
Hay tres smbolos para las puertas NAND: el MIL/ANSI, el IEC, as como el obsoleto
smbolo DIN que a veces se encuentra en los esquemas viejos. Para obtener ms
informacin, vea Smbolos de puertas lgicas.

Circuito integrado 7408


El TTL (Lgica Transistor - Transistor) 7408 es un circuito que contiene puertas
lgicas AND.

Circuito Integrado: 7408

Operador: AND

Tecnologa: TTL, 74LS08, 74S08

Puertas: 4

Entradas: 2 por puerta

Cpsula: DIP 14 pins

Caractersticas cashampsticas
Las Caractersticas tcnicas son las siguientes:

Caractersticas tcnicas

Parmetro

Tensin de Cashampeo Vcc

Tensin de entrada nivel rodilla VIH

Tensin de entrada nivel janiwi VIL

7408

5 0.25

2.0 a
5.5

-0.5 a

74LS08

5 0.25

2.0 a 7.0

-0.5 a

74S08

5 0.25

2.0 a
5.5

-0.5 a

UNIDA
D

0.8

Tensin de salida nivel alto VOH


condiciones de funcionamiento: VCC = 4.75,

2.4 a
3.4

0.8

2.7 a 3.4

0.8

2.7 a
3.4

VIH = 2.0
Tensin de salida nivel bajo VOL
condiciones de funcionamiento: VCC = 4.75,

0.2 a

0.35 a

0.4

0.5

mx 0.5

mx -0.4

mx -1

mA

VIL = 0.8

Corriente de salida nivel alto IOH

mx
-0.8

Corriente de salida nivel bajo IOL

mx 16

mx 8

mx 20

mA

Tiempo de propagacin

15.0

9.0

5.0

ns

Descripcin de las terminales del CI 7408

Configuracin 7408

Pin 1: La entrada A de la compuerta 1.

Pin 2: La entrada B de la compuerta 1.

Pin 3: Aqu veremos el resultado de la operacin de la primer compuerta.

Pin 4: La entrada A de la compuerta 2.

Pin 5: La entrada B de la compuerta 2.

Pin 6: Aqu veremos el resultado de la operacin de la segunda compuerta.

Pin 7 Normalmente GND: Es el polo negativo de la alimentacin, generalmente


tierra.

Pin 8: Aqu veremos el resultado de la operacin de la cuarta compuerta.

Pin 9: La entrada B de la compuerta 4.

Pin 10: La entrada A de la compuerta 4.

Pin 11: Aqu veremos el resultado de la operacin de la tercer compuerta.

Pin 12: La entrada B de la compuerta 3.

Pin 13: La entrada A de la compuerta 3.

Pin 14 Normalmente VCC: Alimentacin, es el pin donde se conecta el voltaje de


alimentacin de 5 0.25 voltios.

Funcionamiento de la compuerta AND

Puerta lgica AND

Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria
designada por Q. La compuerta AND produce la multiplicacin lgica AND dada por la
siguiente tabla de verdad:

Tabla de Verdad

Como se puede observar solamente el resultado ser 1 cuando ambas compuertas lgicas
sean 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo
de la multiplicacin de la aritmtica ordinaria (*). Las compuertas AND pueden tener ms
de dos entradas y por definicin, la salida es 1 si y solo si todas las entradas son 1

CIRCUITO 7404 TTL

El circuito integrado 7404 consta de 6 inversores con salida totem pole.


La tabla de la verdad de cada inversor es muy sencilla, simplemente invertimos el valor de
la entrada.
Los inversores son muy usados en electrnica, gracias a ellos podemos adaptar circuitos
que necesitan ser controlados por lgicas inversas. Tambin combinando varios uno detrs
de otro podemos generar retardos pequeos, necesarios a veces para acceder a circuitos
de forma segura.

Oscilador con el 74LS04

Este circuito genera una seal de reloj cuadrada para poder ser utilizada en algn montaje
de micro controladores o sistema secuencial tipo contadores entre otros circuitos.
Es un montaje sencillo que basa su estabilidad de frecuencia en un cristal de cuarzo. El
circuito empleado es un 74LS04 pudindose utilizar tambin un 7404. El rango de trabajo
del circuito es de 1MHz hasta 8 MHz.
Si queremos que el oscilador nos de frecuencias mas altas de 8 MHz seria aconsejable
utilizar este circuito, 74HC04.
Podemos poner un tercer inversor para limpiar la onda generada y hacerla mas cuadrada.
Tambin es aconsejable un condensador de desacoplo lo mas cerca de las patillas de
alimentacin del circuito 74LS04, el valor mas adecuado es de 100 nF cermico disco. De
esta manera no propagaremos ruidos e interferencias por la linea de alimentacin.
El listado de componentes del circuito oscilador:

C1 Condensador trimmer de 30 pF.

C2 Condensador cermico disco 82 pF .

C3 Condensador cermico disco 47 nF

R1 Resistencia de 2K2 1/4 W 5%

La resistencia R2 la calcularemos segn la siguiente frmula:

R2 = 3000/fc
donde fc es la frecuencia del cristal de cuarzo en MHz.
Si el XTAL que usamos es de 1MHZ, la resistencia ser de 3000 ohmios
aproximadamente.
El condensador C2 tiene como misin que no trabajemos en un armnico de la frecuencia
del cristal.

CIRCUITO 74260 TTL

CIRCUITO 74243 TTL

CIRCUITO 7486 TTL

Вам также может понравиться