You are on page 1of 7

UNIVERSIDAD NACIONAL DE PIURA

Facultad De Ciencias
ESPECIALIDAD DE INGENIERA ELECTRNICA Y TELECOMUNICACIONES

INFORME
LABORATORIO DE
CIRCUITOS
DIGITALES II
FINALIDAD
La finalidad del presente trabajo
es la presentacin de un informe
sobre primer laboratorio del
curso.

ALUMNO
Sergio Abel Ramrez Zapata
Fecha: 13 de junio de
2015

Introduccin
En este primer informe del laboratorio, se llev a cabo el
conocimiento de los diferentes tipos de flip flop, como se
analiz este es un elemento de memoria que est formado
por un conjunto de compuertas lgicas, que al interconectarse
de cierta forma logran almacenar informacin un bit.
Por medio de proteus se elabor diferentes aplicaciones como
un contador con flip flop D del 0-99,y un contador ascendente
y descendente de 4 y 8 bits.

OBJETIVO

Conocer el funcionamiento bsico de un circuito flip-flop RS con compuertas


NOR y NAND.

FUNDAMENTO TEORICO
Flip-Flops
Un circuito flip-flop puede mantener un estado binario indefinidamente
(siempre y cuando se est suministrando potencia al circuito) hasta que se
cambie por una seal de entrada para cambiar estados. La principal diferencia
entre varios tipos de flip-flops es el nmero de entradas que poseen y la
manera en la cual las entradas afectan el estado binario. Los tipos de flip-flops
ms comunes se discuten a continuacin.

Circuito bsico de un flip-flop


Un circuito flip-flop puede construirse con compuertas con dos compuertas
NAND o dos compuertas NOR. Estos circuitos se muestran a continuacin, cada
uno con su diagrama lgico.

Cada circuito forma un flip-flop bsico del cual se puede construir uno ms
complicado. La conexin de acoplamiento entrecruzado de la salida de una
compuerta a la entrada de la otra constituye un camino de realimentacin. Por
esta razn, los circuitos se clasifican como circuitos secuenciales asncronos.

Cada flip-flop tiene dos salidas, Q y Q y dos entradas S (set) y R (reset). Este
tipo de flip-flop se llama flip-flop RS acoplado directamente o bloqueador SR
(SR latch).
Para analizar la operacin del circuito de la figura siguiente, se debe recordar
que la salida de una compuerta NOR es 0 si cualquier entrada es 1 y que la
salida es 1 solamente cuando tadas las entradas sean 0. Como punto de
partida asmase que la entrada de puesta a uno (set) es 1 y que la entrada de
puesta a cero (reset) sea 0. Como la compuerta 2 tiene una entrada de 1, su
salida Q debe ser 0, lo cual coloca ambas entradas de la compuerta 1 a 0 para
tener la salida Q como 1. Cuando la entrada de puesta a uno (set) vuelva a 0,
las salidas permanecern iguales ya que la salida Q permanece como 1,
dejando una entrada de la compuerta 2 en 1. Esto causa que la salida Q
permanezca en 0 lo cual coloca ambas entradas de la compuerta nmero 1 en
0 y as la salida Q es 1. De la misma manera es posible demostrar que un 1 en
la entrada de puesta a cero (reset) cambia la salida Q a 0 y Q a 1. Cuando la
entrada de puesta a cero (reset) cambia la salida Q a 0 y Q a 1. Cuando la
entrada de puesta a cero cambia a 0, las salidas no cambian.
Cuando se aplica un 1 a ambas entradas de puesta a uno y de puesta a cero
ambas salidas Q y Q van a 0. Esta condicin viola el hecho de que las salidas Q
y Q son complementos entre s. En operacin normal esta condicin debe
evitarse

asegurndose

que

no

se

aplique

un

ambas

simultneamente.
A continuacin se muestra el circuito flip-flop bsico NAND y su tabla

entradas

Cuestionario
1 Implementar un contador del 0-99 con flip flop D

Implementar un circuito contador de 4 y 8 bits ascendente y


descendente con flip-flops tipo D (utilizar CI 7474), que cuente en forma
automtica

o manual, realizar la simulacin del circuito en Proteus y

explicar su funcionamiento.
Circuito contador de 4 bits
Contador de 4 bits ascendente y descendente, con dos flip-flops jk,y se
resetea con una compuerta NAND.

Circuito contador de 8bits


Con tres flip-flop jk en serie y una compuerta NAND para resetear los
flip-flop, y cuenta ascendente y descendente.