Вы находитесь на странице: 1из 14

Tema: Compuertas lgicas

ndice
1.

Objetivo........................................................................................................ 6

2.

Introduccin.................................................................................................. 7

3.

Simulacin.................................................................................................... 8

4.

Desarrollo experimental.............................................................................. 10

5.

Conclusin.................................................................................................. 14

6.

Bibliografa.................................................................................................. 15

Tabla de ilustraciones
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin
Ilustracin

1........................................................................................................ 7
2........................................................................................................ 7
3........................................................................................................ 8
4........................................................................................................ 8
5........................................................................................................ 8
6........................................................................................................ 8
7...................................................................................................... 11
8...................................................................................................... 11
9...................................................................................................... 11
10.................................................................................................... 11
11.................................................................................................... 12
12.................................................................................................... 12
13.................................................................................................... 12
15.................................................................................................... 12
14.................................................................................................... 12
16.................................................................................................... 13
18.................................................................................................... 13
17.................................................................................................... 13
21.................................................................................................... 13

1. Objetivo
Generales:
3

Comprender el funcionamiento y las caractersticas que las compuertas lgicas


tienen en los circuitos digitales
Especficos:
Elaborar un selector de datos comprendiendo e identificando los procesos lgicos
que ste tiene.
Elaborar un Decodificador binario a decimal, identificando los procesos lgicos.
Comprobar los resultados mediante una tabla de verdad.
Observar los diferentes tipos de procesos lgicos implicados.

2. Introduccin
Un selector de datos y un decodificador binario a decimal, son circuitos electrnicos
digitales elaborados con diferentes tipos de circuitos integrados, los cuales cumplen con
4

ciertas funciones especficas. El selector de datos tiene la capacidad de expandirse para


incluir ms entradas y direcciones; y el funcionamiento de estos se puede comprobar
mediante una tabla de verdad.
En la presente prctica se realiz un selector de datos y un decodificador binario a decimal,
con diferentes tipos de compuertas lgicas, las cuales tienen dos entradas o ms y una
salida conectada o no a otra compuerta lgica, las compuertas utilizadas fueron:

Compuerta OR
Compuerta AND
Compuerta NOT
Compuerta NAND

El presente trabajo se elabor con el propsito de realizar dos circuitos digitales, utilizando
cuatro tipos diferentes de compuertas lgicas, para conocer as la estructura y el
funcionamiento de cada una de stas, al mismo tiempo que los procesos lgicos que cada
una tiene.
Por ltimo cabe mencionar que los elementos usados para la elaboracin de los circuitos
cumplen una funcin fundamental, ya sea la de sumar o multiplicar dos variables
diferentes, generando una funcin en la salida.

3. Simulacin
Selector de datos.

Ilustracin 1

Decodificador binario a decimal.

Ilustracin 2

Estas imgenes ilustran dos circuitos realizados en el programa de Multisim, representando


el selector de datos y decodificador binario a decimal, donde se comprobarn determinados
procesos lgicos mediante una tabla de verdad.
El circuito est integrado por las siguientes compuertas:

Compuerta AND:

Ilustracin 3

La compuerta AND es la encargada de realizar la multiplicacin de dos variables diferentes,


dando una funcin en su salida, sta puede tener entre dos o tres entradas, siendo stas las
ms utilizadas y comunes, pero puede tener ms.
Compuerta OR:

Ilustracin 4

La compuerta OR es la encargada de realizar la suma de dos variables diferentes, pueden


tener entre tres entradas o ms, pero las ms utilizadas y comunes son de dos o tres.
Compuerta NOT:

Ilustracin 5

La compuerta NOT o inversora tiene dos entradas, es la encargada de realizar la inversin


de dos variables diferentes en su salida, sta tiene una entrada, y una salida.
Compuerta NAND:

Ilustracin 6

La compuerta NAND, es una compuerta AND negada y es la encargada de realizar la


multiplicacin de dos variables diferentes, niegando el producto de sta e invirtindolo a la
salida.

4. Desarrollo experimental
7

Como se mencion en prrafos anteriores un selector de dato o multiplexor es un


dispositivo que permite dirigir la informacin digital procedente de diversas fuentes a una
nica lnea para ser transmitida a travs de dicha lnea a un destino comn. Por otro lado
un decodificador binario a decimal, cumple con la funcin bsica de detectar la presencia
de una determinada combinacin de bits (cdigo) en sus entradas y sealar la presencia de
este cdigo mediante un cierto nivel de salida.
De la misma forma el multiplexor bsico posee varias lneas de entrada de datos y una
nica lnea de salida. Tambin posee entradas de seleccin de datos, que permiten conmutar
los datos digitales provenientes de cualquier entrada hacia la lnea de salida. Al igual un
decodificador binario a decimal en su forma general posee n lneas de entrada para
gestionar n bits y en una de las dos lneas de salida indica la presencia de una o ms
combinaciones de n bits.
Por otro lado el procedimiento realizado para hacer el selector de datos fue el siguiente:
Primero se conect la compuerta 74LS08 (AND), despus la 74LS32 (OR), seguida de la
compuerta 74LS04 (NOT), las cuales tienen una funcin en especfico, la compuerta AND
multiplica dos variables diferentes, la OR se encarga de sumar dos variables y la NOT
niega dos variables a la salida. Se sigui el circuito del selector de datos por el cual una
variable A entraba en el pin nmero uno del primer AND, y otra variable B en el segundo
AND conectada al pin nmero cuatro, cabe mencionar que las compuertas A y B se
conectaron al dip switch. El pin nmero dos del primer AND se conect a una doble
inversin que va desde el pin uno al cuatro del NOT, y el segundo AND en el pin nmero
cinco entra la primera negacin que es del pin dos al pin tres en la compuerta NOT;
posteriormente al tener los dos AND sus valores lgicos, estos resultados pasan a la
compuerta OR, al cual se encarga de sumarlos, obteniendo una funcin f en la salida.
De la misma forma para realizar el circuito del decodificador binario a decimal se
realizaron los siguientes pasos:
Primero se conectaron dos compuertas 74LS04 (NOT) conectadas cada una a un pin del dip
switch de ocho entradas. La salida de la compuerta nmero uno del inversor se conect al
pin nmero uno del primer NAND y al pin nmero nueve del tercer NAND, la entrada de
este NOT se conect al pin nmero doce del cuarto NAND. La salida del segundo NOT se
conect al pin nmero dos del primer NAND y al pin nmero cinco del segundo NAND, y
la salida de este se conect al pin nmero trece del cuarto NAND.
Tabla de verdad
8

Selector de datos:
S=1
A
0

B
0

S
1

F
0

S=0

B*C

A*C + B*C

0 1

0+0

0 0

0+0

1 1

0+1

1 0

0+0

0 1

0+0

0 0

1+0

1 1

0+1

1+0

A*C

1
1
1 1
1
C = Variable C con doble negacin.
C= Variable C negada.

Decodificador binario a decimal:


A

Materiales:

Ilustracin 7

Ilustracin 9

Ilustracin 8

Ilustracin 10

10

Ilustracin 11

Procedimiento:

Ilustracin 13
Ilustracin 12

Ilustracin
14

Ilustracin
15

11

Ilustracin 16

Ilustracin
17

Ilustracin
18

Ilustracin 19

5. Conclusin
Los circuitos digitales se integraron por compuertas digitales que tienen funciones
especficas al ingresar un nmero determinado de variables a estas compuertas,
dependiendo de lo que uno quiera ser el diseo y construccin del circuito. En el selector
de datos se usaron tres tipos de compuertas diferentes, cada una con funciones distintas, la
compuerta NOT neg una variable S, las dos NAND multiplicaron una variable A por B, y
el OR sumo los resultados de cada producto.
De la misma forma el decodificador binario a decimal utiliz solamente dos compuertas
lgicas diferentes, la NOT y NAND, cada una con funciones distintas. Cabe mencionar que
12

la compuerta lgica NAND es una compuerta AND negada, pero realiza las mismas
funciones de multiplicar dos o ms variables. En este circuito las dos compuertas NOT
negaron tres de las cuatro compuertas NAND.
Por otro lado se comprendi y entendi el funcionamiento de los circuitos digitales
elaborados con compuertas lgicas, y los procesos lgicos que stos implican, debido a que
fueron comprobados mediante las tablas de verdad, cumplindose as todos los objetivos
establecidos.
Por ltimo el presente trabajo sirvi para observar los procesos y las etapas, por las cuales
la corriente suministrada por una batera de 5 voltios pasa por las distintas compuertas,
teniendo en sus diferentes entradas un 1 o 0 lgico, esos valores lgicos dependen de la
posicin del dip switch, y si la entrada est conectada a voltaje o a tierra.

6. Bibliografa
http://www.unicrom.com/Tut_compuertanand.asp
http://share.pdfonline.com/56588e2cf1f444edb2dc6d68a10975b3/02%20%20Decodificador.htm
http://educativa.catedu.es/44700165/aula/archivos/repositorio//4750/492
3/html/5_demultiplexores.html
http://es.scribd.com/doc/103065673/DISENO-DE-UN-DECODIFICADOR-BINARIODECIMAL-A-BASES-DE-COMPUERTAS-BASICAS-Y-DISPLAY-7-SEGMENTOS

13

14

Вам также может понравиться