Академический Документы
Профессиональный Документы
Культура Документы
ENGENHARIA ELTRICA
SUMRIO
1 RESUMO.......................................................................................................................3
2 FUNDAMENTOS TERICOS...................................................................................3
3 MATERIAL UTILIZADO...........................................................................................5
4 PROCEDIMENTOS E ANLISES............................................................................6
4.1 PROCEDIMENTOS DE CARGA..............................................................................6
4.2 PROCEDIMENTOS DE DESCARGA.....................................................................10
CONCLUSES..............................................................................................................13
REFERENCIAS BIBLIOGRFICAS........................................................................14
1 RESUMO
Este relatrio tem o objetivo de descrever os fundamentos tericos sobre
circuitos RC (circuitos formados por resistores e capacitores), e comparar com a anlise
dos dados obtidos em aula prtica. Durante a aula prtica foram utilizados resistores e
capacitores eletrolticos para montar o circuito RC, analisando-se o comportamento do
circuito em relao a tenso e ao tempo de carga e descarga dos capacitores.
2 FUNDAMENTOS TERICOS
O capacitor eltrico um dispositivo constitudos de dois terminais condutores
separados por um material isolador. Devido a esse isolante, as cargas eltricas ficam
impedidas de mover-se de um terminal para o outro, tornando-se assim necessrio um
circuito externo que transportar esta energia.
Amplamente utilizado, suas aplicaes vo de banco de capacitores para
correo do fator de potncia, motores onde necessrio incrementar a corrente de
partida, circuitos ressonantes em antenas e divisores de frequncia, filtros de frequncia
como o passa-baixa, entre outros.
O circuito da figura 1 apresenta um circuito RC, conectado a uma fonte de
alimentao CC. A medida que aplicamos tenso no capacitor, as cargas eltricas vo se
dividindo, de maneira que h um acumulo de cargas positivas em um dos terminais
condutores, e de cargas negativas no outro. Cria-se assim uma diferena de potencial
2
entre as placas que aumenta com o incremento de carga e que aproximar-se- ao valor
da diferena de potencial na fonte. Podemos assim definir que a carga de um capacitor
se torna:
q=Cv(1)
Onde:
t o tempo (s);
R a resistncia ();
C a capacitncia (F).
que t = (), VC =
do capacitor.
Nota-se tambm que a corrente do circuito diminui pois a cada incremento da
carga armazenada nos terminais do capacitor, mais difcil ser para novas cargas
armazenarem-se no mesmo, de maneira que em t = (), no haver mais nenhuma carga
sendo armazenada. Este fenmeno deve-se a repulso eltrica e para que os capacitores
no sofram dano, necessrio evitar-se que a rigidez dieltrica do capacitor no seja
superada.
A tenso terminal do capacitor permanecer constante at que seja estabelecido
um fluxo contrrio de maneira que a descarregar a energia acumulada no capacitor, A
carga no capacitor ento, no decresce instantaneamente, mas sim variando
exponencialmente com o tempo, em uma taxa dependente da constante de tempo
capacitiva =RC .
Assim, a descarga do capacitor definida pela equao:
t
V c (t)=V O e RC ( 4)
Onde:
3 MATERIAL UTILIZADO
Para esse experimento, foram utilizados trs capacitores eletrolticos de
aproximadamente 2200F, quatro resistores de aproximadamente 1000 , uma fonte de
tenso varivel, conectores do tipo pino-banana, multmetro, placa para montagens de
componentes eltricos e eletrnicos um cronmetro.
4 PROCEDIMENTOS E ANLISES
4.1 PROCEDIMENTOS DE CARGA
Primeiramente foi conferido se os elementos condiziam com os valores
nominais, feito isso o circuito experimental foi montado conforme ilustrado nas figuras
2 e 3 , onde quatro resistncias de aproximadamente 1000 foram colocadas em srie
com trs capacitores de 2200 F.
Figura 3 Circuito RC experimental feito no programa PSIM.
Onde:
Req = resistncia equivalente do circuito ();
Rn = resistncia do elemento ().
Os trs capacitores do circuito foram instalados em paralelo, a lgica inversa dos
resistores, em paralelo soma-se seus valores para aumentar a capacitncia, mostrado na
equao 6, obtendo um valor de 6600F.
C eq=C 1+ C2 +C 3 (6)
Onde:
Ceq = capacitncia equivalente do circuito (F);
Cn = capacitncia do elemento (F).
Figura 4 Circuito utilizado no experimento montado na placa.
Medida
t(s)
Vc(t)
Q(t)
0,00
2,29
0,8
0
0,0052
5,49
1,6
8,74
2,4
11,18
3,2
13,92
22,70
27,53
5,8
34,23
6,5
10
50,77
7,8
8
0,0105
6
0,0158
4
0,0211
2
0,0264
0
0,0330
0
0,0382
8
0,0429
0
0,0514
8
Medida
t(s)
Vc(t)
Q(t)
0,00
2,71
1,6
0
0,0105
5,91
3,4
16,10
7,9
23,43
10,2
34,36
12,7
46,11
14,5
68,58
16,7
100,51
19,1
6
0,0224
4
0,0521
4
0,0673
2
0,0838
2
0,0957
0,1102
2
0,1260
10
135,21
19,5
6
0,1287
0
Atravs dos valores da tabela 1 e 2 foi montado o grfico, mostrado nas figuras 5
e 6 da tenso em relao ao tempo.
Figura 5 Tenso do capacitor em relao ao tempo para fonte de 10V.
( )
C=
[ ( )]
t
V
ln C
VO
R
( 10 )
Medida
1
t(s)
0,00
Vc(t)
9,96
Q(t)
0,0657
RC
0
C
0
6,48
8,7
12,76
7,4
18,46
6,3
26,72
5,1
29,19
4,9
38,86
3,8
63,10
2,1
82,75
1,3
10
86,21
0,8
36
0,0574 46,530 0,0116
2
98
33
0,0488 42,377 0,0105
4
23
94
0,0415 39,953 0,0099
8
64
88
0,0336 39,682 0,0099
6
51
21
0,0323 40,919 0,0102
4
61
3
0,0250 40,161 0,0100
8
89
4
0,0138 40,431 0,0101
6
93
08
0,0085 40,559 0,0101
8
33
4
0,0052 34,132 0,0085
8
72
33
Medida
t(s)
Vc(t)
0,00
19,85
5,15
18,3
11,14
15,4
19,64
13,2
24,82
11,1
30,52
8,3
37,19
6,3
49,03
5,1
58,43
4,2
10
67,73
2,5
Q(t)
0,1310
RC
0
0
1
0,1207 57,975 0,0144
8
12
94
0,1016 42,622 0,0106
4
42
56
0,0871 47,266 0,0118
2
59
17
0,0732 42,154 0,0105
6
45
39
0,0547 34,702 0,0086
8
45
76
0,0415 32,194 0,0080
8
04
49
0,0336 35,880 0,0089
6
2
7
0,0277 37,439 0,0093
2
58
6
0,0165 32,571 0,0081
10
25
43
Os valores calculados com os dados da aula prtica diferem da teoria, pois nos
valores obtidos teoricamente no se considera as perdas e as variaes dos valores dos
componentes com o seu valor nominal, os valores tericos so calculados em condies
ideais.
A partir dos dados das tabelas 4 e 5, possvel plotar os grficos da descarga dos
capacitores. Os grficos da descarga do capacitor so apresentados na figura 7 para a
fonte ajustada e 10 volts, e na figura 8 com a fonte ajustada para 20 volts.
Figura 7 Descarga dos capacitores carregados com 10V.
11
CONCLUSES
Os valores obtidos atravs do experimento aproximam-se muito dos valores
obtidos atravs do modelo matemtico do capacitor, como pode ser visto nas figuras
onde so sobrepostos o modelo e os valores reais obtidos. Os erros podem ser
explicados como sendo erros de medio, devido alta velocidade de resposta do
circuito.
Foi possvel provar que o capacitor se comporta como uma fonte de carga
quando est carregado e comea a descarregar sobre uma impedncia, e carregado
novamente quando est descarregado e conectado a uma fonte de tenso. Quando
totalmente carregado, assume valores de tenso muito prximos ao da fonte, o que
reduz o fluxo de cargas a aproximadamente zero e com a mxima carga acumulada, para
a diferena de potencial aplicada.
O experimento s foi possvel de ser realizado devido alta constante de tempo
RC do circuito, pois ao reduzirmos a constante de tempo, reduzindo o valor da
capacitncia ou resistncia, mais rpida a resposta do circuito, dificultando a preciso
da medio com equipamentos convencionais.
REFERENCIAS BIBLIOGRFICAS
[2] Nussenzveig, H. M. Curso de Fsica Bsica- vol. 3. 1 Ed. Pg75, So Paulo, Editora
Edgard Blucher, 1997.
13