Вы находитесь на странице: 1из 20

CONHECIMENTOS ESPECIALIZADOS

31) A figura abaixo mostra um contador sncrono de 4 bits implementado a partir de flip-flops JK, onde Q3, Q2, Q1 e Q0
so as sadas binrias de cada flip-flop e o Q3 o bit mais significativo (Most Signficant Bit MSB) desse contador.

Para o circuito acima as entradas Presets (PR) esto em nvel alto o tempo todo e os valores iniciais das entradas
Clock (CLK) e Clear so mostrados na figura abaixo. Enquanto o circuito desse contador permanecer ligado e aps
o perodo inicial de tempo mostrado na figura abaixo, o CLK continuar alternando entre os nveis baixo e alto e
CLR=1.

A sequncia numrica, na base decimal, da sada desse contador sncrono representada por:
a)

b)

c)

d)

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


Para auxiliar a resoluo desse exerccio deve-se utilizar a tabela verdade de um flip-flop JK, conforme demonstrado
abaixo:

-8-

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Qa

Complemento do Qa

Onde Qa o sada Q antes da descida de clock.


Como Clear esteve em zero no incio do tempo, todas as sadas Qs so iguais a zero. A tabela a seguir demonstra os
valores das entradas J e K para cada estado de sada dos flip-flops.
Decimal

Q3

Q2

Q1

Q0

J3

K3

J2

K2

J1

K1

J0

K0

10

15

10

A partir do ltimo estado (10), a sequncia ir se repetir indefinidamente enquanto o clock continuar alternando entre os
nveis baixo e alto.
Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
32) A equao booleana
lgica equivalente

pode ser simplificada, resultando na expresso

a)
b)
c)
d)
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
Aplicando lgebra booleana equao acima:

-9-

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
33) A figura abaixo mostra como ligar um tipo de temporizador 555 no modo de operao astvel.

A funo de cada pino desse temporizador descrita na tabela abaixo.


Pino

Descrio

1
2
3
4
5
6
7
8

Terra
Disparo
Tenso de sada
Reset
Controle de tenso
Limiar
Descarga
VCC

Para obter uma tenso de sada vsada com frequncia igual a 1 Hz, o capacitor C deve possuir valor igual a:
a)
b)
c)
d)

0,1 F
10 F
0,1 nF
10 Nf

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


O clculo da frequncia da onda de sada vsada no modo de operao astvel deve ser realizado por meio da equao:
(

Fonte:
MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.

- 10 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

34) Considere as seguintes afirmaes referentes s caractersticas das famlias lgicas.


I. O fan-out metade do tempo gasto para que a sada de uma porta lgica alterne de zero para nvel alto.
II. A sada de uma porta lgica tristate, alm de poder ser nvel baixo ou alto, pode assumir o estado de alta
impedncia.
III. Quando uma entrada de uma porta TTL no est conectada a nenhum nvel de tenso, o mesmo que se essa
entrada estivesse ligada ao valor lgico zero.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I.
II.
III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


(I) O fan-out igual ao nmero de portas que pode ser ligar a sada de uma porta lgica.
(II) A sada de uma porta lgica tristate, alm de poder ser nvel baixo ou alto, pode assumir o estado de alta
impedncia.
(III) Quando nenhum sinal aplicado entrada de uma porta TTL, pode-se afirmar que seria como se essa porta
estivesse conectada ao nvel lgico alto.
Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
35) Qual a expresso simplificada do mapa abaixo?

a)
b)
c)
d)

1
0
0
1

0
0
X
0

0
1
0
0

1
0
1
X

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


O mapa de Karnaugh utilizado para simplificao mais rpida dos casos extrados de tabelas verdades, obtidas de
situaes quaisquer. Para o caso acima, onde o mapa de quatro variveis, a simplificao poder ser feita agrupando
os casos onde o resultado 1 em pares, quadras e oitavas. Vamos adotar os casos onde se tem condies irrelevantes
(X) dentro dos agrupamentos como sendo 1, e fora dos agrupamentos 0.
A seguir so mostrados os agrupamentos possveis:

Assim,

1
0
0
1

0
0
X
0

0
1
0
0

1
0
1
X

, que corresponde letra C.

Fonte:

- 11 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.

36) Considerando que o valor 740322 est escrito no sistema numrico octal, a converso desse nmero para a base
hexadecimal resulta em
a)
b)
c)
d)

A2D20.
11F4D.
3C0D2.
50A7E.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


A converso entre os sistemas numricos (decimal, octal, binrio e hexadecimal) muito empregada no
desenvolvimento de aplicao, principalmente porque os circuitos operam em binrio. No h uma forma de converter
diretamente de octal para hexadecimal. Dessa forma, primeiramente, converte-se 740322 para binrio (convertendo
cada valor e um agrupamento de 3 bits).Em seguida, converte-se o binrio para hexadecimal (convertendo um conjunto
de 4 bits em um valor hexadecimal), conforme exemplificado na tabela a seguir:
7
1

1
3

4
0

0
0

3
1

0
D

2
1

2
1

Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
37) A figura abaixo esquematiza um circuito que emprega dois amplificadores operacionais alimentados com 5 V,
onde vent e v0 so as tenses de entrada e sada, respectivamente.

Considere as seguintes afirmaes acerca do circuito acima.


I. Ambos amplificadores operacionais esto operando na configurao amplificador inversor.
II. Para uma tenso de entrada vent = 0,4 V, a tenso de sada igual a 8 V.
III. A tenso de sada v0 ter uma fase de 180 em relao vent.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I.
II.
III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


Amplificadores realimentados so utilizados em diversas reas da Engenharia Eletrnica, como por exemplo em
Sistemas de Controle, condicionamento de sinais, amplificao de sinais, entre outras. A nica alternativa correta a I.
Em cada amplificador inversor adiciona-se 180 fase do sinal de entrada. Como so dois estgios, o sinal de sada
retorna fase original. O ganho de um amplificador inversor dado pela seguinte equao:

- 12 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Aplicando a equao ao circuito da figura acima:


(

Se os amplificadores operacionais estiverem alimentados com 5 V, vsada ser aproximadamente 5 V e no 8 V, pois o


ltimo amplificador operacional satura.
Fonte:
BOGART JR, Theodore F. Dispositivos e Circuitos Eletrnicos. 3. ed. So Paulo: Makron Books, 2000. v. 1 e 2.
38) Um transistor bipolar ligado a um circuito, conforme exibido na figura abaixo.

Considerando que a tenso base-emissor seja igual a 0,7 V e a razo entre as correntes de coletor e base igual a
100, a tenso coletor-emissor igual a:
a)
b)
c)
d)

4 V.
5 V.
6 V.
9 V.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


Primeiramente, deve-se determinar a corrente de base, aplicado a lei de Kirchhoff das tenses malha esquerda do
circuito:

Determinao a corrente de coletor a partir da equao:

A tenso coletor-emissor igual a:

Fonte:
MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.
39) Uma aplicao de displays de 7 segmentos a converso de um valor binrio presente na sada de um circuito
digital em um nmero decimal. A figura abaixo mostra o esquema eltrico de um display de 7 segmentos, onde VCC
= 5 V, os LEDs possuem tenso de polarizao direta igual a 2 V e os pinos a, b, c, d, e, f e g so os terminais
referentes a cada segmento do display.
- 13 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Considerando valores de tenses de nveis lgicos baixo e alto, respectivamente, zero e 5 V, analise as afirmaes
sobre o esquema eltrico do display mostrado acima.
I. Da forma que os LEDs esto ligados, essa configurao chamada de catodo comum.
II. aplicado o nvel lgico baixo ao terminal de um segmento (a, b, c, d, e, f ou g) que se deseja acender.
III. necessrio ligar em srie a cada LED, um resistor para limitao da corrente.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I e II.
I e III.
II e III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


comum o uso do display de 7 segmentos em calculadora, elevadores, travas eletrnicos, etc.
(I) De acordo com a fonte, de acordo com o modo em que o LEDs esto ligados, essa configurao denominada de
anodo comum.
(II) Do contrrio, no haver diferena de potencial sobre o led para que o polarize diretamente e assim, ele possa
acender.
(III) O led um tipo de diodo, desse modo, caso no haja um resistor limitador de corrente, esta aumentar
exponencialmente at que o led se danifique.
Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
40) A figura a seguir mostra um amplificador operacional configurado para funcionar como um filtro ativo. Sobre tal
figura, classifique o que se afirma abaixo em verdadeiro (V) ou falso (F). A seguir, assinale a alternativa que
apresenta a sequncia correta.

(
(
(

) Trata-se de um filtro Butterworth passa-baixa de 1 polo.


) A frequncia de corte igual a 500 Hz.
) Para uma frequncia de 60 Hz, o ganho de tenso igual a 4.

a)
b)
c)
d)

FVF
FFF
VVV
VFV
- 14 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


A primeira afirmativa verdadeira. A frequncia de corte calculada a partir da seguinte equao:

A segunda afirmativa verdadeira.


O ganho de um amplificador no-inversor dado por:

A terceira afirmativa verdadeira.


Como 60 Hz bem abaixo da frequncia de corte, o ganho de tenso igual a 4.
Fonte:
MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.
41) O circuito combinacional a seguir um conversor do cdigo Gray para binrio, onde A o bit mais significativo
(Most Significant Bit MSB) de entrada e S3 o MSB de sada.

Considerando que o valor binrio de entrada desse conversor seja 1001, a sequncia de bits de sada igual a:
a)
b)
c)
d)

1010.
1011.
1101.
1110.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


Considerando que o valor binrio de entrada desse conversor seja 1001, a sequncia de bits de sada calculada do
seguinte modo:
S3 = A = 1
S2 = A B = 1 0 = 1
S1 = A B C = 1 0 0 = 1
S1 = A B C D = 1 0 0 1 = 0
Logo, o valor binrio convertido igual a 1110.

- 15 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
42) Acerca da arquitetura de computadores Von Neumann, classifique as afirmativas abaixo em verdadeiro (V) ou falso
(F). A seguir, assinale a alternativa que apresenta a sequncia correta.
(
(
(

a)
b)
c)
d)

) O contedo de uma memria de leitura e escrita endereado pela sua posio, independentemente do tipo
de dados nela contido.
) A execuo de instrues ocorre de modo sequencial (exceto quando essa sequncia explicitamente
alterada de uma instruo para a seguinte).
) Os dados e as instrues so armazenados em memrias separadas, assim aumentando a velocidade de
processamentos, pois pode-se buscar ao mesmo tempo a instruo que ser executada e um dado que ser
processado.
FFF
VVF
FFV
VVV

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


(I) Verdadeira: O contedo de uma memria de leitura e escrita endereado pela sua posio, independentemente
do tipo de dados nela comprimido.
(II) Verdadeira: A execuo de instrues sucede de modo sequencial (exceto quando essa sequncia claramente
alterada de uma instruo para a seguinte).
(III) Falsa: Na verdade, os dados e as instrues so armazenados em uma mesma memria.
43) Analise as seguintes afirmaes sobre barramentos de entrada e sada (E/S) de um computador.
I. Existem trs tcnicas de E/S: E/S programada, E/S por interrupo e Acesso direto memria.
II. Uma das funes do barramento de E/S fornecer uma interface com o processador e a memria.
III. O barramento de E/S possibilita a interface com um ou mais dispositivos perifricos, atravs de conexes de
dados adequadas.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I.
II.
III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


(I) Uma das funes do barramento de E/S prover uma interface com o processador e a memria.
(II) O barramento de E/S permite a interface com um ou mais dispositivos perifricos, por meio de conexes de dados
apropriadas.
(III) H trs tcnicas de E/S: E/S programada, E/S por interrupo e Acesso direto memria.

44) Acerca da arquitetura superescalar, avalie os itens a seguir.


I. As instrues so executadas uma por vez.
II. Para implementao utiliza-se as tcnicas de pipeline.
III. Tcnicas de arquitetura superescalar podem ser aplicadas tanto a uma arquitetura RISC (Reduced Instruction
Set Computer), como a uma arquitetura CISC (Complex Instruction Set Computer).
Est correto apenas o que se afirma em
a)
b)
c)
d)

I e II.
I e III.
II e III.
I, II e III.

- 16 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Para a implementao da arquitetura superescalar utilizado tcnicas de pipeline; Tcnicas de arquitetura superescalar
podem ser aplicadas tanto a uma arquitetura RISC (Reduced Instruction Set Computer), como a uma arquitetura CISC
(Complex Instruction Set Computer; A arquitetura superescalar tem como intuito o paralelismo das instrues, ou seja, a
execuo de mais de uma instruo de forma simultnea, sendo assim a nica afirmao falsa a I.
Fonte:
STALLINGS, W., Arquitetura e Organizao de Computadores, 8 edio, Prentice Hall, 2010.
45) Para o circuito RLC, abaixo, as tenses de entrada e sada so, respectivamente vi e vo. E possui tambm, os
elementos reativos descarregados no instante de tempo t = 0. Assim, a funo de transferncia desse circuito
igual a

a)

b)
c)
d)

(s

)s

(s

)s

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


A partir da funo de transferncia de um determinado sistema de controle possvel determinar todas as
caractersticas deste, tal como velocidade, estabilidade e outras.
Para determinar a funo de transferncia, conforme exposto na questo, inicialmente aplica-se as leis de Kirchhoff ao
sistema com a finalidade de obter as seguintes equaes:

Aplicando a transformada de Laplace s duas equaes:


( )

( )
( )

( )

( )

( )

Combinando as duas equaes:


( )
( )
( )
( )
Fonte:
OGATA, Katsuhiko. Engenharia de Controle Moderno. 5.ed. So Paulo: Prentice-Hall, 2011.
- 17 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

46) A figura abaixo mostra o diagrama de blocos de um sistema de controle. A funo de transferncia desse sistema
igual a

a)
b)
c)
d)

(s ) (s)
(s)[ (s) (s )

(s)
(s)

(s) ]
(s)

(s) (s)
(s) (s)
(s )[

(s)
(s) -

(s) ]

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


A equao da malha do diagrama de bloco acima pode ser escrita como:
( )
( )

( )

( ) ( )

( )
( )
( )

( )

( )
( )

( )
( )

( )

( )]

( )

( )

( )

( )

( ) ( )
( )[ ( )

( )

( )]

Fonte:
OGATA, Katsuhiko. Engenharia de Controle Moderno. 5.ed. So Paulo: Prentice-Hall, 2011.
47) Sobre os dispositivos de memria, analise as afirmativas a seguir.
I. Tanto as memrias RAM quanto ROM so do tipo voltil.
II. Uma memria que especificada como 16 8 significa que essa memria possui 16 endereos, onde cada
endereo armazena uma palavra de 8 bits.
III. Considerando que o tamanho do dado armazenado em cada posio de uma memria seja igual a 16 bits,
ento para que essa memria possa armazenar um total 2048 bytes de dados necessrio um barramento de
endereo que tenha 11 bits.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I.
II.
III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


(I) Somente a memora RAM voltil.
(II) Uma memria especificada como 16 8 uma memria que possui 16 endereos, onde cada endereo armazena
uma palavra de 8 bits.
- 18 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

(III) Se cada endereo possui 16 bits (2 bytes) de dados, ento so necessrios 2048/2 = 1024 endereos para
armazenar a quantidade desejada, sendo assim o barramento de endereo precisa ter log 2 1024 = 10 bits.
Fonte:
IDOETA, Ivan Valeije.; CAPUANO, Francisco Gabriel. Elementos de eletrnica digital. 41. ed. Rio de Janeiro: Erica,
2012.
48) A figura abaixo demonstra o bloco lgico de um comparador de magnitude que possui duas entradas A e B, onde
A1 e B1 so os bits mais significativos (MSB Most Significant Bit) de cada entrada. Considerando os valores
mostrados na figura anterior para as entradas A e B, os valores binrios de X, Y e Z so, respectivamente:

a)
b)
c)
d)

0, 0 e 1.
1, 0 e 0.
0, 1 e 0.
0, 1 e 1.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


O comparador de magnitude verifica qual entrada maior ou igual e sinal com o bit corresponde a essa relao
matemtica ser nvel alto na sada desse circuito lgico. Na figura acima, A = 01 2 = 110 e B = 112 = 310, logo B maior
que A, ento X = 0, Y = 0 e Z = 1.
Fonte:
TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas digitais: princpios e aplicaes. 11. ed. Rio de
Janeiro: Prentice Hall, 201.

49) A figura a seguir demonstra como obter um amplificador diferencial a partir de dois transistores bipolares, onde vent
e vsada so as tenses de entrada e de sada do circuito. Considerando que ambos os transistores so idnticos e
que a tenso base-emissor seja igual a 0,7 V, para vent = 0, qual o valor da vsada?

a) 3,75 V.
b) 4,8 V.
c) 5,25 V.
- 19 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

d) 7,5 V.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)
A corrente de passa pelo resistor de 830 k e igual a:

Como os dois transistores so idnticos, a corrente de emissor igual a metade de IT. Sendo assim, a tenso de sada
igual a:

Fonte:
MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.
50) Em relao norma regulamentadora 10 (NR10), assinale a alternativa incorreta.
a) Aplica-se s fases de gerao, transmisso, distribuio e consumo de energia eltrica.
b) Tal norma estabelece os requisitos e condies mnimas para implementao de medidas de controle e
sistemas preventivos, de forma a garantir a segurana e a sade dos trabalhadores que, direta ou
indiretamente, interajam em instalaes eltricas e servios com eletricidade.
c) Abrange os aspectos relacionados segurana em instalaes eltricas e na execuo de servios com contato
com eletricidade incluindo as etapas de projeto, construo, montagem, operao, manuteno das instalaes
eltricas e quaisquer trabalhos realizados nas suas proximidades.
d) Define quatro classes de profissionais que trabalham direta ou indiretamente com energia eltrica: (I)
trabalhador autorizado o que recebe permisso formal da empresa para desempenhar suas atividades, por ser
profissional qualificado, capacitado ou habilitado; (II) Profissional qualificado o que recebe capacitao sob
orientao e responsabilidade de profissional habilitado e autorizado, alm de trabalhar sob a responsabilidade
de profissional habilitado e autorizado; (III) Profissional legalmente habilitado o que comprova concluso de
curso especfico na rea eltrica, reconhecido pelo Sistema Oficial de Ensino; (IV) Trabalhador capacitado o
que previamente qualificado e com registro no competente conselho de classe.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
Conforme verifica-se na referncia-base da questo, em seu item 0.8: considerado trabalhador qualificado aquele
que comprovar concluso de curso especfico na rea eltrica reconhecido pelo Sistema Oficial de Ensino. [...]
considerado profissional legalmente habilitado o trabalhador previamente qualificado e com registro no competente
conselho de classe. [...] considerado trabalhador capacitado aquele que atenda s seguintes condies,
simultaneamente: a) receba capacitao sob orientao e responsabilidade de profissional habilitado e autorizado; e b)
trabalhe sob a responsabilidade de profissional habilitado e autorizado. [...] A capacitao s ter validade para a
empresa que o capacitou e nas condies estabelecidas pelo profissional habilitado e autorizado responsvel pela
capacitao. [...] So considerados autorizados os trabalhadores qualificados ou capacitados e os profissionais
habilitados, com anuncia formal da empresa.
As demais esto em consonncia com o item 10.1 da norma.
Fonte:
ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 10: Segurana em instalaes e servios em eletricidade.
Rio de Janeiro, 1978 alteraes em 1983 e 2004.
Utilize o texto e a figura abaixo para responder s questes de 51 a 53.
A figura abaixo trata-se de um circuito eltrico resistivo, isolado de influncias externas, em corrente contnua,
composto por uma fonte de tenso, uma fonte de corrente e quatro resistncias de . Um voltmetro digital ideal,
chamado de V1, com seus plos conectados ao circuito, ser utilizado para verificao da tenso entre A e B. Ainda,
foram identificados todos os ns do circuito eltrico, nomeando-os como A, B, C, D e E. O voltmetro ideal e
considerando a referncia no n C, resulta em VC = 0 V.
- 20 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

51) Os valores dos potenciais eltricos dos ns A, B, D e E, V A, VB, VD e VE, respectivamente, so:
a)
b)
c)
d)

4V/2V/-6V/6V
6V/-3V/4V/-8V
-4V/-2V/6V/-6V
-6V/-3V/-4V/8V

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


A maneira mais rpida de anlise, dentre as tantas possveis, seria transformando uma das fontes e reduzindo o
circuito.

I - Transformao da fonte de corrente em paralelo com a carga em uma fonte de tenso em srie com a mesma carga:

II - Reduo do circuito: soma das resistncias em srie e soma das fontes de tenso em srie (pois tm mesmo
sentido):

III - Agora, possvel determinar os potenciais dos ns. A figura ao lado mostra os clculos das tenses, cujas setas
indicam o acrscimo de potencial eltrico. Observe que no ramo da fonte transformada, tem-se 0 V no n C, ganha-se 2
V, definindo o potencial eltrico de +2 V no terminal negativo da fonte de tenso de 4 V. Depois, recebe-se os 4 V
fornecidos pela fonte de 4 V, ficando com um potencial positivo de 6 V no n C. Todos os potenciais nodais podem ser
determinados da mesma maneira: apenas observando ganhos ou perdas de potencial entre os ns.

- 21 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

No obstante, caso o candidato encontre dificuldade nessa anlise


puramente visual, poderia utilizar o conceito de DDP Diferena de
Potencial: VXY = VX - VY = Potencial do n X (fim da seta de tenso)
Potencial do Y (incio da seta):

VCB= 2V VCB = VC, - VB Como VC = 0V VB = - 2 V


VBA= 2V VBA = VB, - VA Como VB = - 2V VA = - 4V
VAE= 2V VAE = VA, - VE Como VA = - 4V VE = - 6 V
VDE= 12V VDE = VD - VE Como VE = - 6V VD = 6 v

Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000
52) Considerando o circuito indicado na figura, informe se verdadeiro (V) ou (F) falso o que se afirma abaixo sobre s
medies de tenso eltrica. A seguir, assinale a alternativa que apresenta a sequncia correta.
(

a)
b)
c)
d)

) possvel calcular a tenso VAB de modo a estimar-se a leitura do voltmetro: desprezando eventuais erros,
espera-se que V1 indique 2 V. Essa indicao negativa mostra que o n B apresenta um potencial eltrico
maior que o n A. No voltmetro digital, essa ligao resulta no sinal negativo antes da indicao do valor no
display. Se um voltmetro analgico tivesse sido usado, ocorreria deflexo do ponteiro, o que poderia provocar
danos ao mesmo. Isto seria evitado pela simples inverso dos plos (+) e (-) do voltmetro V1 pelo operador do
equipamento de medio.
) possvel calcular a tenso VAB de modo a estimar-se a leitura do voltmetro: desprezando eventuais erros,
espera-se que V1 indique 2 V. Essa indicao positiva mostra que o n A apresenta um potencial eltrico
maior que o n B, portanto, os plos (+) e (-) do voltmetro V1 foram conectados corretamente pelo operador
do equipamento de medio.
) O voltmetro um equipamento de medio que deve ser sempre conectado em paralelo com o ramo onde
deseja-se conhecer a tenso, de modo a estar submetido mesma diferena de potencial que o ramo em
questo.
) A resistncia interna de um voltmetro deve ser muito alta, chegando a ser infinita no voltmetro ideal. Caso a
resistncia interna do voltmetro no seja consideravelmente maior que a resistncia do circuito sob medio,
a conexo do equipamento de medio ao circuito constituir um novo ramo para a corrente, podendo alterar
todos os dados de tenso e corrente no circuito e fornecendo leituras no confiveis.
FVFF
VFVV
FFVF
VVFV

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


A primeira afirmativa verdadeira: Leitura negativa de um voltmetro: plo (-) no lado de maior potencial eltrico e
plo (+) no menor (conexo incorreta).
A segunda afirmativa falsa: Uma vez que a primeira afirmativa verdadeira, a segunda resta necessariamente falsa.
- 22 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

A terceira afirmativa verdadeira: Dispositivos conectados entre os mesmos ns esto submetidos mesma
diferena de potencial entre tais ns (tenso). Portanto, como o objetivo medir tenso, os terminais do voltmetro
devem estar em paralelo com o bipolo de interesse.
A quarta afirmativa verdadeira: Ideal Rvoltmetro = ohms. Caso o voltmetro no tenha a resistncia interna to
considervel perante o circuito sob medio, necessrio calcular o efeito de carga do voltmetro e fazer a correo nos
dados apresentados pela leitura.
Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
53) Sabe-se que a potncia fornecida por um circuito isolado de influncias externas totalmente consumida dentro do
prprio circuito, obedecendo lei da conservao de energia. Com o intuito de comprovar o balanceamento
energtico do circuito, calcule:
1. A potncia da fonte de tenso de 12 V, PFT, segundo a conveno de potncia fornecida negativa e potncia
consumida positiva.
2. A potncia da fonte de corrente de 4 A, PFC, segundo a conveno de potncia fornecida negativa e potncia
consumida positiva.
3. A potncia total consumida em conjunto pelas quatro resistncias de , Pcargas.
Assinale a alternativa que apresenta as grandezas solicitadas.
a)
b)
c)
d)

PFT = - 24 W; PFC = - 24 W; Pcargas = 48 W.


PFT = - 48 W; PFC = 24 W; Pcargas = 24 W.
PFT = - 8 W; PFC = - 8 W; Pcargas = 16 W.
PFT = - 24 W; PFC = 8 W; Pcargas = 16 W.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


Com os potenciais eltricos, necessrio calcular a tenso para os dispositivos.
Como o circuito resistivo em corrente contnua, basta utilizar para as fontes, P=VI e para as cargas qualquer uma das
2
2
trs opes: P=VI=V /R=RI . A corrente nas 3 resistncias em srie j foi calculada e vale 2 A sentido anti-horrio. A
corrente na carga do ramo paralelo de 6 A conforme clculo pela Lei de Ohm indicada abaixo.
PFT = 12V.2A= 24 W fornecidos pois tenso e corrente possuem mesmo sentido (ambos da esquerda para direita) ou
apenas PFT = - 24 W;
PFC = 6V.4A= 24 W fornecidos pois tenso e corrente possuem mesmo sentido (ambos de baixo para cima) ou apenas
PFC = - 24 W;
2
2
Pcargas = 3.[1.(2A) ] + 1.(6A) = 12 + 36 = 48 W consumidos pois tenso e corrente so contrrios nas cargas ou
apenas Pcargas = 48 W;
O somatrio total nulo comprova o balanceamento energtico para o circuito.
Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
54) A baixa resistncia de aterramento, almejada para proteo e segurana das pessoas e das instalaes eltricas,
influenciada, entre outras caractersticas, pela forma do eletrodo, por sua profundidade, pelo nmero e design de
eletrodos e pela escolha adequada do material dos eletrodos de aterramento. Alm de boa condutividade eltrica,
busca-se materiais inertes ao de cidos e sais do solo, resistentes corroso e compatveis com a cravao
do solo. Neste sentido, considere os seguintes materiais:
I. Cobre.
II. Ao galvanizado quente.
III. Alumnio.
IV. Ao estanhado.
V. Lato.
VI. Ao cobreado.
VII. Ao inoxidvel.
Das opes acima, os materiais admitidos pela NBR 5419: 2015 como eletrodos de aterramento cravados no solo
so apenas os apresentados em
a) I, III, V e VI.
b) I, II, VI e VII.
- 23 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

c) II, III, IV e VII.


d) IV, V, VI e VII.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
O Alumnio, o ao estanhado e o lato no so permitidos em nenhuma aplicao enterrada no solo.
Fonte:
NBR 5419: proteo de estruturas contra descargas atmosfricas. Rio de Janeiro: ABNT, 2005.
55) Em relao proteo nas instalaes eltricas, assinale a alternativa correta:
a) Os disjuntores termomagnticos no protegem apenas os condutores fase, sendo tal proteo utilizada tambm
no condutor neutro nas instalaes de baixa tenso.
b) O dispositivo diferencial-residual (DR), que pode ser um interruptor ou um disjuntor, tem como funo principal
proteger a instalao contra eventuais descargas atmosfricas.
c) No necessrio utilizar dispositivos de proteo diferencial-residual em nenhum circuito que atenda a pontos
de iluminao, j que as luminrias esto sempre afastadas dos locais com possvel contato com gua.
d) A determinao da corrente nominal do disjuntor pode alterar a seo dos condutores fase do circuito em estudo
devido impossibilidade de se encontrar um disjuntor de corrente nominal que se enquadre no intervalo
estipulado pela corrente de projeto e a capacidade de conduo dos condutores, aplicados os devidos fatores
de correo.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
Os disjuntores termomagnticos so conectados apenas os condutores fase, no sendo aplicveis nem ao neutro nem
ao condutor de proteo dos circuitos.
Se no for possvel a escolha de um disjuntor que atenda ao intervalo I projeto Inominal disjuntor Icondutor, sendo ainda
aplicveis os devidos fatores de correo, aumenta-se uma seo nominal do condutor e refaz-se os clculos at
conseguir encontrar o disjuntor adequado.
O dispositivo diferencial-residual (DR) no tem nenhuma relao com descargas atmosfricas (correntes altssimas). Ao
contrrio, protege pessoas e animais de correntes que podem ser muito pequenas para provocar fazer com que o
disjuntor termomagntico desarme, mas que so suficientes para ser prejudiciais ou at mesmo fatais para seres
humanos.
Os circuitos de iluminao externa que atendem a postes, projetores de piso, balizadores ou a outros tipos de
iluminao devem receber o DR pela constante possibilidade de contato com gua, assim como circuitos que
conjuguem tomadas com pontos de iluminao (possvel por norma desde que atenda s condies previstas), caso tais
circuitos atendam a reas onde tal contato seja possvel.
Fontes:
ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5410: Instalaes eltricas de baixa tenso. Rio de
Janeiro, 2008.
COTRIM, Ademaro A. M. B. Instalaes eltricas. 5. ed. So Paulo: Prentice Hall, 2009.
56) Em relao terminologia utilizada nas medies, analise as afirmativas abaixo.
I. Sensibilidade a razo entre a intensidade do sinal de sada ou resposta do instrumento e a intensidade do
sinal de entrada da varivel sob medio.
II. Exatido a medida do grau de concordncia ou proximidade entre a indicao de um instrumento (valor
medido) e o valor verdadeiro da varivel sob medio.
III. Preciso a medida do grau de reprodutibilidade da medida, isto , para um determinado valor da varivel,
representa o grau de afastamento entre medidas sucessivas.
Est correto apenas o que se afirma em
a)
b)
c)
d)

I.
II.
III.
I, II e III.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


Das definies dos termos de metrologia, verificadas diretamente pelo gabarito:

- 24 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

I.

Sensibilidade a razo entre a intensidade do sinal de sada ou resposta do instrumento e a intensidade do


sinal de entrada da varivel sob medio.
II. Exatido a medida do grau de concordncia ou proximidade entre a indicao de um instrumento (valor
medido) e o valor verdadeiro da varivel sob medio.
III. Preciso a medida do grau de reprodutibilidade da medida, isto , para um determinado valor da varivel,
representa o grau de afastamento entre medidas sucessivas.
Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
57) Em relao aos projetos de SPDA Sistemas de Proteo contra descargas atmosfricas, normatizados pela NBR
5419: 2015, assinale a alternativa incorreta.
a) A norma vigente recomenda uma resistncia de aterramento de aproximadamente 0 , como forma de reduzir
os gradientes de potencial no solo e a probabilidade de centelhamento perigoso. No caso de solo rochoso ou de
alta resistividade, diante da dificuldade ou impossibilidade de atingir valores a 0 , a soluo adotada dever
ser tecnicamente justificada no projeto.
b) A norma prev trs mtodos de proteo, tendo o projetista a liberdade de utilizar apenas um destes mtodos,
desde que adequado s caractersticas da edificao em anlise, ou usar alguma combinao entre os mtodos
disponveis, determinando um sistema de proteo hbrido, que mescle filosofias, como um edifcio que
conjugue o mtodo Franklin ao Faraday.
c) A norma oferece diversidade de materiais aceitveis nos subsistemas de captao e de descidas: cobre,
alumnio, ao galvanizado a quente, ao inox e ao de construo desde que embutido em concreto, ao
cobreado e alumnio cobreado. Dimenses mnimas e tolerncias tambm so estabelecidas.
d) O sistema de proteo formado por trs subsistemas, todos de grande influncia na efetiva proteo da
edificao: subsistema de captao, subsistema de descida e subsistema de aterramento.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
Na verdade a NBR 5419/2015 o recomendava: 5. . . . Para assegurar a disperso da corrente de descarga
atmosfrica na terra sem causar sobretenses perigosas, o arranjo e as dimenses do subsistema de aterramento so
mais importantes que o prprio valor da resistncia de aterramento. Entretanto, recomenda-se, para o caso de eletrodos
no naturais, uma resistncia de aproximadamente 0 , como forma de reduzir os gradientes de potencial no solo e a
probabilidade de centelhamento perigoso. No caso de solo rochoso ou de alta resistividade, poder no ser possvel
atingir valores prximos dos sugeridos. Nestes casos a soluo adotada dever ser tecnicamente justificada no projeto.
Na NBR 5419/2015, foi suprimida a sugesto de 10 ohms como valor aproximado para a resistncia do aterram ento do
SPDA, no sendo apresentado como sugesto e nem como exigncia.
Fonte:
NBR 5419: proteo de estruturas contra descargas atmosfricas. Rio de Janeiro: ABNT, 2005.
58) Considere o sistema monofsico a dois condutores, em corrente alternada senoidal, regime permanente, suprindo
duas cargas de caracterstica indutiva, com impedncias Z 1 e Z2, atravs de condutores no ideais. A carga 1 est
localizada a aproximadamente 36m da fonte de suprimento. J a carga 2 est um pouco adiante: a 18m da carga 1.
Os quatro condutores utilizados nas conexes, que resultam nas impedncias de linha apresentadas na figura,
Zlinha 1, Zlinha 2, Zlinha 3 e Zlinha 4, so provenientes da mesma bobina. Deste modo, apresentam mesma composio e
mesma seo e transversal. Assim, informe se verdadeiro (V) ou falso (F) o que se afirma abaixo e, a seguir,
assinale a alternativa que apresenta a sequncia correta.

- 25 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

a)
b)
c)
d)

) Como os condutores de interligao so no ideais, pode-se concluir que suas impedncias devem ser
consideradas na anlise do circuito j que podero provocar quedas de tenso e perdas de potncia ativa e
reativa.
) Observa-se que Zlinha 1 = Zlinha 3, pois os cabos so iguais e de mesmo comprimento, j que ambos percorrem o
mesmo trecho fonte-carga 1. Alm disso, a perda de potncia ativa total neste trecho de condutores de 36m
ser igual ao produto da soma das parcelas resistivas das duas impedncias de linha, Z linha 1 e Zlinha 3, pelo
quadrado do valor eficaz da corrente na carga 1, i1(t).
) Observa-se que Zlinha 2 = Zlinha 4, pois os cabos so iguais e de mesmo comprimento, j que ambos percorrem o
mesmo trecho carga 1 - carga 2. Alm disso, a perda de potncia reativa total neste trecho de condutores de
18m ser igual ao produto da soma das parcelas reativas das duas impedncias de linha, Zlinha 1 e Zlinha 3, pelo
quadrado do valor eficaz da corrente na carga 2, i2(t).
) A fonte apresentada na figura responsvel pelo suprimento da potncia ativa consumida pelas cargas 1 e 2,
da potncia reativa consumida pelas cargas 1 e 2, pela potncia ativa consumida nas linhas de interligao do
sistema e pela potncia reativa fornecida pelas linhas de interligao do sistema.
FVFV
FFVV
VFVF
VVFF

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


A primeira afirmativa verdadeira: s condutores ideais possuem impedncias desprezveis.
A segunda afirmativa falsa: Realmente Zlinha 1 = Zlinha 3, pois os cabos so iguais e de mesmo comprimento, j que
ambos percorrem o mesmo trecho fonte-carga 1. Mas a perda de potncia ativa total neste trecho de condutores de 36
m ser igual ao produto da soma das parcelas resistivas das duas impedncias Z linha 1 e Zlinha 3 pelo quadrado da
corrente total eficaz, i(t), que quem os percorre.
A terceira afirmativa verdadeira: De fato, Zlinha 2 = Zlinha 4, uma vez que os cabos so iguais e de mesmo
comprimentoe ambos percorrem o mesmo trecho carga 1 - carga 2. Tambm, a perda de potncia reativa total neste
trecho de condutores de 18m ser igual ao produto da soma das parcelas reativas das duas impedncias de linha, Z linha
1 e Zlinha 3, pelo quadrado do valor eficaz da corrente na carga 2, i2(t).
A quarta afirmativa falsa: A fonte realmente precisa suprir tanto as potncias solicitadas pelas cargas quanto as
perdas de ativo e de reativo nas linhas de conexo. O erro ocorreu no termo fornecida ao se referir a potncia reativa
das linhas. Estas possuem caracterstica predominantemente indutiva quando submetidas passagem de corrente
eltrica, consumindo potncia reativa e no a fornecendo.
Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
59) Considerando que a figura abaixo apresenta um circuito eltrico em corrente alternada e em condies de regime
permanente, assinale a alternativa incorreta.

a) A corrente eltrica no capacitor igual a 5 A e circula no sentido horrio na malha onde o capacitor est
inserido.
b) O indutor apresenta de reatncia indutiva, consome potncia reativa e no consome nem fornece potncia
ativa.
c) O capacitor apresenta de reatncia capacitiva, fornece potncia reativa para o circuito e no consome nem
fornece potncia ativa.
d) Os resistores do circuito apresentam de resistncia cada um, consomem potncia ativa e no consomem
nem fornecem potncia reativa.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
- 26 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

A transformao da fonte de corrente em de tenso resulta em (0+j2) V em srie com a indutncia.


A associao de fontes e de cargas anula a parcela reativa da carga total, determinando uma impedncia equivalente
puramente resistiva, de modo que a corrente I = (8-j2)/2= (4-j1)A e no (5+j0)A.
Os demais itens esto corretos pois capacitores fornecem restivo enquanto indutores o consomem. Sendo que nenhum
dos dois fornece ou consome ativo. J resistores consomem ativo, mas no fornecem ou consomem reativo.
Transformao da fonte de corrente em paralelo com a
carga em uma fonte de tenso em srie com a mesma
carga:

Reduo do circuito: soma das resistncias em srie e


soma das fontes de tenso em srie (pois tinham o
mesmo sentido:

Fonte:
IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
60) Considere os dados abaixo:

Fator de correo para agrupamento (FCA) para condutores semelhantes: para 2 circuitos: FCA=0,2; para 3
circuitos: FCA= 0,7; para 4 circuitos: FCA = 0,65; para 5 circuitos FCA = 0,6.
Capacidade de conduo de corrente para dois condutores carregados, condutores em eletrodutos de seo
2
2
2
2
circular embutido em alvenaria: #1,5 mm Ic=17,5 A; #2,5 mm Ic=24 A; #4 mm Ic=32 A; #6 mm Ic=41 A;
2
2
#10 mm Ic=57 A; #16 mm Ic=76 A.

Um equipamento monofsico de potncia nominal igual a 4400 W, alimentado em um circuito exclusivo identificado
por circuito 7. Sua tenso de 220 V e seu fator de potncia igual a 0,8 em atraso. Tal carga est instalada em
um local com temperatura ambiente de 30C e recebe o suprimento eltrico atravs de condutores de cobre,
isolados com PVC, instalados em eletroduto embutido em alvenaria. O traado de eletrodutos segue sempre pelo
teto ou parede no percurso do quadro de cargas at chegar ao equipamento em questo. Observa-se, em um dos
trechos de eletrodutos, que os condutores do equipamento de 4400 W sob anlise dividem o mesmo eletroduto com
outros quatro circuitos (circuitos 2, 4, 5 e 6) derivados do mesmo quadro de cargas, sendo todos os condutores
semelhantes entre si. Em tais condies, o condutor que deve ser utilizado para alimentar tal circuito possui seo
transversal:
a)
b)
c)
d)

#4 mm .
2
#6 mm .
2
#10 mm .
2
#16 mm .

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)

Iprojeto=4400W/(0,8.220V)=25 A.
Aplicando o FCA para 5 circuitos: Iprojeto=25 A/0,65=41,67 A
2
2
Como 41,67 A > 41 A (cabo de #6mm no serve), o adequado o de #10mm .
Fonte:
COTRIM, Ademaro A. M. B. Instalaes eltricas. 5. ed. So Paulo: Prentice Hall, 2009.

- 27 -

EAOEAR 2017 - Engenharia Eletrnica - Verso A

Вам также может понравиться