Вы находитесь на странице: 1из 9

PREGUNTAS DEL EXAMEN

1. Qu ocurre cuando el error se produce en uno de los


bits de comprobacin? *
o
se debe retransmitir el mensaje original
o

corregir el bit que contiene el error

no se debe retransmitir el mensaje original

verificar usando or-exclusivo

N.A.

2. "Para la palabra de datos de 8bits 00111001, los bits de


comprobacin que se memorizan junto con ellos
seran:0111. Suponga que el leer la palabra de memoria se
calculan los bits de comprobacin 1101 Cul es la palabra
de datos leda de memoria?" *
o
00111011
o

00001001

10011001

00011001

01011001

3. "Considere la siguiente palabra de 8 bits almacenada en


memoria 11000010. Utilizando el algoritmo de Hamming,
determinar que bits de comprobacin se memorizaran junto
con la palabra de datos" *
o
0100
o

1000

1100

0001

0010

4. "Cuntos bits de comprobacin se necesitan para


utilizar el cdigo de correccin de errores de Hamming en la
deteccin de errores de un solo bit en una palabra de datos
de 2 KB" *
o
10
o

12

15

16

20

5. Arquitectura paralelas. Qu significa NUMA? *


o
todos los procesadores pueden acceder a toda la
memoria principal utilizando instrucciones de carga y de
almacenamiento
o
todos los procesadores tienen acceso a todas las
partes de la memoria principal utilizando instrucciones de carga y
de almacenamiento
o
es la que la coherencia de la cach se mantiene en
todas las cachs de los distintos procesadores
o
es la que la coherencia de la cach no se mantiene en
todas las cachs de los distintos procesadores
o
N.A.

6. Es una desventaja de un computador NUMA (CC-NUMA) *


o
el uso de las cachs L1 y L2 permite reducir los
accesos a la memoria, incluyendo los remotos
o
el uso de memoria virtual mejorar el manejo de
pginas a un nmero reducido
o
se necesita cambio en el software para daptar el SO
y las aplicaciones
o
puede proporcionar un nivel de prestaciones efectivo
con mayores niveles de paralelismo que un SMP, sin que se
realicen cambios en el software
o
N.A.
7. En los clusters. Cul de los siguientes planteaminetos
no es una ventaja que puede conseguirse con un cluster? *
o
mejor relacin precio-prestaciones
o

escalabilidad incremental

escalabilidad absoluta

aumenta la complejidad

alta disponibilidad

8. La limitacin de un Servidor secundario activo (modo de


configuracin de cluster) es *
o
el aumento de complejidad
o

el uso de disco espejo o tecnologa RAID

el uso de software de control de acceso exclusivo

la penalizacin elevada de la red

al alto costo

9. En un SMP existe un lmite prctico en el nmero de


procesadores que pueden utilizarse, estn en el rango de *
o
64 y 128
o

32 y 128

16 y 64

64 y 256

16 y 128

10. Las dos organizaciones de multiples procesadores mas


comunes son los *
o
SMP y redes omega
o

Hipercubos y SMP

SMP y clusters

SMP y NUMA

N.A.

11. Segn la Taxonoma de Flynn, las arquitecturas paralelas


aparecen bajo la categoria MIMD, ahora aquellas presentan
memoria compartida son *
o
SMP y NUMA
o

SMP y Cluster

Mquina Vectorial y SMP

NUMAy multiprocesadores monochip

N.A.

12. No es una caracterstica de los SMP (multiprocesadores


simtricos) *
o
Algunos procesadores comparten los dispositivos de ES
Todos los procesadores pueden desempear las

mismas funciones
o
Los procesadores comparten la memoria principal y las
E-S
o

Hay dos o mas procesadores similares de capacidades

comparables
o
N.A.
13. Es una caracterstica atractiva de un SMP *
o
Crecimiento incremental
o

Disponibilidad

Prestaciones

Escalado

Transparencia (procesador)

14. El bus de tiempo compartido es el mecanismo mas


simple para construir un sistema multiprocesador; no es
una caracterstica de este tipo de organizacin *
o
Simplicidad
o

Flexibilidad

Tolerancia a fallos

Fiabilidad

N.A.

15. El problema que presentan los SMP, es la coherencia de


cach, estas tienen dos tipos de soluciones, llamadas
soluciones de software y hardware. Sealar el que no es
mecanismo o mtodo de solucin *
o
la solucin debe dejarse al compilador
o

la solucin debe dejarse al SO

protocolo de sondeo

protocolo de directorio

protocolo de post-escritura

16. El protocolo MESI. Se denomina asi porque sus siglas


hacen referencia al estado de las cachs. Los estados son *
o
medible, exclusivo, compartido, no-vlido
o

medible, eficiente, compartido, no-posible

modificado, exclusivo, compartido, no-vlido

modificado, exclusivo, colaborativo, no-vlido

medible, eficiente, colaborativo, no-posible

17. Cul es el requisito qu eha de cumplir, la organizacin


del procesador que permite la ejecucin de una instruccin
puede exigir leer datos de la memoria o de un mdulo de ES*

Captar instruccin

Interpretar instruccin

Captar datos

Procesar datos

Escribir datos

18. A qu se denomina memoria interna mnima? *


o
registros
o

ALU

unidad de control

bus del sistema

memoria RAM

19. El bus interno del procesador, permite *


o
transferir datos entre UC y ALU
o

transferir datos entre registros y ALU

transferir datos entre ALU y E-S

transferir datos entre registros y RAM

N.A.

20. No es un elemento de la Unidad Aritmtica y Lgia


(ALU) *
o
Indicadores de estado

Registros

Desplazador

Complementador

Lgica aritmtica y booleana

21. No es un registro visible por el usuario *


o
registros de uso general
o

puntero de segmento

puntero de pila

puntero de instruccin

falgs o bandera

22. Qu procesador no usa cdigo de condicin? *


o
Pentium
o

AMD Athlon

Itanium

Celeron

Intel ATOM

23. En una llamada a una subrutina, los registros que se


guardan automticamente son *
o
algunos registros visibles
o

todos los registros

todos los registros visibles

todos los registros de control y estado

N.A.

24. Los avances en la organizacin del procesador tambin


pueden mejorar las prestaciones. No es un ejemplo de este
planteamiento *
o
Mltiples registros
o

Memoria cach

Segmentacin

Buses mltiples

N.A.

25. Para conseguir una mayor aceleracin , el pipeline debe


tener varia etapas; estas etapan debern ser *
o
2 etapas
o

3 etapas

6 etapas

ms de 6 etapas es mejor

el nmero depende de un diseo cuidadoso

Вам также может понравиться