Академический Документы
Профессиональный Документы
Культура Документы
DE ZACATEPEC
CIRCUITOS ELECTRICOS Y
ELECTRONICOS
SUMADOR - RESTADOR
BINARIO
FUNCIONAMIENTO
MATERIAL:
CI 7447 (4)
CI 7486 (1)
CI 7432 (1)
CI 7408 (1)
CI 7483 (2)
DISPLAYS AC (4)
DIPSWITCH (2)
Entradas B
U6
74LS83
U1
74LS83
V1
+V 5V
V2
0V
U2
74LS47
A3
A2
A1
A0
V3
0V
V4
0V
g
f
e
d
c
b
a
A4
A3
A2
A1
B4
B3
B2
B1
V+
DISP1
A4
A3
A2
A1
B4
B3
B2
B1
s4
s3
s2
s1
A3
A2
A1
A0
V6
0V
V7
0V
test
RBI RBO
V8
0V
V9
0V
g
f
e
d
c
b
a
U5A
abcdefg.
U7A
U4A
U4B
S2
U4C
U4D
U5B
DISP2
abcdefg.
U7B
U8
74LS47
A3
A2
A1
A0
g
f
e
d
c
b
a
test
RBI RBO
U9
74LS47
A3
A2
A1
A0
g
f
e
d
c
b
a
test
RBI RBO
FUNCIONAMIENTO
DISP4
DISP3
abcdefg.
V+
V+
V+
Cin Cout
Cin Cout
S1
U3
74LS47
V10
5V
+V
s4
s3
s2
s1
test
RBI RBO
V5
0V
V11
5V
+V
abcdefg.
SUMA BINARIA
FUNCIONAMIENTO
Visualizacin de B
Visualizacin de A
Entradas B
Entradas A
Resultado de suma
(A + B)
Las entradas de
B1 a B4, estn
conectadas
como entradas a
la compuerta
lgica XOR (CI
7486), con otra
entrada que en
este caso (Suma
binaria) ir a
tierra. Y la salida
de la XOR, ir
como la entrada
B al CI 7483.
U1
74LS83
V1
+V 5V
V2
0V
U2
74LS47
A3
A2
A1
A0
V3
0V
V4
0V
V5
0V
U3
74LS47
A3
A2
A1
A0
V6
0V
V7
0V
V9
0V
g
f
e
d
c
b
a
test
RBI RBO
V8
0V
V10
5V
+V
V+
DISP1
s4
s3
s2
s1
Cin Cout
abcdefg.
U5A
test
RBI RBO
U4A
U4B
S2
U4C
U4D
FUNCIONAMIENTO
g
f
e
d
c
b
a
A4
A3
A2
A1
B4
B3
B2
B1
V+
DISP2
abcdefg.
U7B
Entonces:
Tenemos como entrada para la XOR a el nmero 0011 (310) y la otra
entrada ir a tierra (0), por tener seleccionada la opcin de suma
binaria.
Cada digito del nmero ira a una compuerta
por separado junto con el 0 de la opcin de
suma; por lo que cada salida de las
compuertas ser el nuevo dgito que servir
como entrada para el CI 7483.
FUNCIONAMIENTO
RBI
V8
0V
V10
5V
+V
V9
0V
U4A
0
0
0
S2
RBO
U4B
0
1
U4C
0
1
U4D
FUNCIONAMIENTO
Entonces:
Se va a sumar un 0111 (710) para las entradas A, y un 0011 (310) para
las entradas B.
La entrada B, son las
salidas generadas por la
0111
XOR (en el caso de la
+
0011
suma, el mismo nmero).
01010
Al entrar al primer CI
7483, la salida ser
01010, que servirn
como las entradas A del
segundo CI 7483.
Como el resultado se presentar en dos displays,
necesitamos el valor de Cout, (acarreo de suma).
Este valor servir en las compuertas de correccin.
FUNCIONAMIENTO
La salida de la primera suma (CI 7483) es 01010 (1010), para poder presentarla
en 2 displays, se pasa a las compuertas AND y OR.
1
0
1
0
0
0
1
0
1
AND (7408)
1
0
0
1
FUNCIONAMIENTO
1010
0110
1 0000
Este ser el acarreo que
se presentar en el primer
displays, para as formar
el 10
RESTA BINARIA
FUNCIONAMIENTO
Visualizacin de B
Visualizacin de A
Entradas B
Entradas A
Resultado de resta
(A - B)
Ahora para la resta tendremos los nmeros 1001 (910) y 0001 (110).
Al igual que en la suma las entradas A irn directo al CI 7483, y las
entradas B pasarn antes a la XOR
Para la resta S2
siempre ir a Vcc
con un valor de 1
0
1
0
1
0
1
1
1
1000
1110
1 0110
Cout entra a la compuerta
AND con valor 1, y la otra
entrada tambin ser 1, por
lo que la salida ser uno,
que dar a Cin un 1, que se
agregar al resultado de la
primera suma por lo que
ser 10111; donde solo
0111 (710) ir como entrada
A al segundo CI 7483
OR (7432)
AND (7408)
A
1
1
0
1
0
1
0
0
1
1
FUNCIONAMIENTO
0111
0000
0 0111
En la resta binaria S2 ir a
Cout
FUNCIONAMIENTO