Вы находитесь на странице: 1из 4

UNIPAZ

INSTITUTO UNIVERSITARIO DE LA PAZ (Decreto Ordenanzal 0331


de 1987)
ESCUELA DE INGENIERIA DE PRODUCCIN PROGRAMA TECNOLOGA
ELECTROMECNICA PROGRAMA CURRICULAR CIRCUITOS ELECTRICOS
SEMESTRE I AO 2015

Fecha:
.
Versin 1
Pg. 1 de 4

PRCTICA #1.
DECODIFICADOR BCD A 7 SEGMENTOS
OBJETIVOS
1. Evaluar e interpretar caractersticas fundamentales del decodificador.
2. Analizar el display de siete segmentos, respecto de la medicin de sus
terminales.
3. Verificar en la medicin los dos tipos de display de siete segmentos anodocomn y catodo-comn.

PROCEDIMIENTO
La funcin bsica de un decodificador es detectar la presencia de una determinada
combinacin de bits (cdigo) en sus entradas y sealar la presencia de este cdigo
mediante un cierto nivel de salida.
Un ejemplo de aplicacin es el decodificador BCD a 7 segmentos. Este tipo de
decodificador acepta cdigo BCD en sus entradas y proporciona salidas capaces de
excitar un display de 7 segmentos para indicar un dgito decimal.
En la figura se muestra un display comn formado por siete elementos o segmentos.
Excitando determinadas combinaciones de estos segmentos se pueden obtener cada uno
de los diez dgitos decimales.

Para generar un 1 se excitan los segmentos b y c como se muestra en la figura.

UNIPAZ
INSTITUTO UNIVERSITARIO DE LA PAZ (Decreto Ordenanzal 0331
de 1987)
ESCUELA DE INGENIERIA DE PRODUCCIN PROGRAMA TECNOLOGA
ELECTROMECNICA PROGRAMA CURRICULAR CIRCUITOS ELECTRICOS
SEMESTRE I AO 2015

Fecha:
.
Versin 1
Pg. 2 de 4

Cada segmento se utiliza para varios dgitos decimales, pero ninguno de ellos se emplea
para representar los diez dgitos, por lo tanto cada segmento tiene que activarse mediante
su propio circuito de decodificacin, que detecta la aparicin de cualquier nmero en el
que haya que usar ese segmento.
Los segmentos que se deben activar para cada uno de los dgitos se muestran en la tabla.
Dgito
0
1
2
3
4
5
6
7
8
9

Segmentos activados
a, b, c, d, e, f
b, c
a, b, d, e, g
a, b, c, d, g
b, c, f, g
a, c, d, f, g
a, c, d, e, f, g
a, b, c
a, b, c, d, e, f, g
a, b, c, d, f, g

La lgica de decodificacin de segmentos requiere cuatro entradas en cdigo decimal


binario (BCD) y siete salidas, una para cada segmento del display, como se indica en el
diagrama de bloques de la figura.

UNIPAZ
INSTITUTO UNIVERSITARIO DE LA PAZ (Decreto Ordenanzal 0331
de 1987)
ESCUELA DE INGENIERIA DE PRODUCCIN PROGRAMA TECNOLOGA
ELECTROMECNICA PROGRAMA CURRICULAR CIRCUITOS ELECTRICOS
SEMESTRE I AO 2015

Fecha:
.
Versin 1
Pg. 3 de 4

La tabla de verdad de salida mltiple es:


Dgito
Decimal

0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

Entradas
C
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

1
0
1
1
0
1
1
1
1
1
X
X
X
X
X
X

1
1
1
1
1
0
0
1
1
1
X
X
X
X
X
X

Salidas de segmentos
c
d
e
f
1
1
0
1
1
1
1
1
1
1
X
X
X
X
X
X

1
0
1
1
0
1
1
0
1
1
X
X
X
X
X
X

1
0
1
0
0
0
1
0
1
0
X
X
X
X
X
X

1
0
0
0
1
1
1
0
1
1
X
X
X
X
X
X

g
0
0
1
1
1
1
1
0
1
1
X
X
X
X
X
X

Como el cdigo BCD no incluye los valores binarios 1010, 1011, 1100, 1101, 1110 y 1111,
estas combinaciones no van nunca a aparecer en las entradas y pueden, por lo tanto,
tratarse como condiciones indiferentes (X), como se indica en la tabla de verdad.
A partir de la tabla de verdad se puede escribir para cada segmento una expresin suma
de productos. Por ejemplo la suma de productos estndar para el segmento a es:

a DC B A DC B A DC BA DC B A DCB A DCBA DC B A DC B A
La implementacin de la suma de productos estndar de la lgica del segmento a
requiere un circuito AND-OR formado por 8 compuertas AND de 4 entradas y 1 compuerta
OR de 8 entradas. Puede obtenerse mediante el diagrama de Karnaugh una expresin
suma de productos mnima para el segmento a.
Los pasos a seguir son:
1) Los 1s de la tabla se pasan directamente al mapa de Karnaugh.
2) Se introducen en el mapa todas las condiciones indiferentes (X).
3) Se agrupan los 1s y las condiciones indiferentes para conseguir los grupos ms
grandes posibles.

UNIPAZ
INSTITUTO UNIVERSITARIO DE LA PAZ (Decreto Ordenanzal 0331
de 1987)
ESCUELA DE INGENIERIA DE PRODUCCIN PROGRAMA TECNOLOGA
ELECTROMECNICA PROGRAMA CURRICULAR CIRCUITOS ELECTRICOS
SEMESTRE I AO 2015

Fecha:
.
Versin 1
Pg. 4 de 4

El diagrama de Karnaugh para el segmento a es:

La expresin mnima a partir del diagrama de Karnaugh para la lgica del segmento a es:

a1 D B CA C A

ENTREGABLES
a) Determinar la lgica mnima para los segmentos b, c, d, e, f y g. (HOJA DE EXAMEN).
b) Dibujar Y Simular en proteus el diagrama lgico para el decodificador de 7
segmentos, combinando todos los circuitos lgicos de los segmentos individuales y
eliminando las puertas y los inversores duplicados.
c) Implementar el montaje usando compuertas lgicas.

Вам также может понравиться