Вы находитесь на странице: 1из 5

Circuitos Lgicos Combinacionales

Los circuitos lgicos se dividen en combinacionales y secuenciales. Los circuitos


combinacionales consisten en variables de entrada, compuertas lgicas y variables de
salida que cumplen funciones intermedias de mediana escala de integracin. El nivel de
complejidad de los sistemas combinacionales puede llegar al caso de millones de
entradas, dispositivos, interconexiones y salidas. La comprensin de estos circuitos se
hace por medio de la divisin en subsistemas o estructuras ms simples.
Hay esencialmente tres tipos de funciones en el diseo de circuitos lgicos
combinacionales:
Funciones aritmtico lgicas (ALU): Encargados de realizar operaciones locales entre
dos datos de n bits. (Sumadores, restadores, multiplicadores y operaciones lgicas bit a
bit).
Circuitos Aritmticos
El diseo de sistemas digitales involucra el manejo de operaciones aritmticas. A
continuacin se implementarn los circuitos de suma y resta de nmeros binarios.
La suma o adicin binaria es anloga a la de los nmeros decimales. La diferencia radica
en que en los nmeros binarios se produce un acarreo (carry) cuando la suma excede de
uno mientras en decimal se produce un acarreo cuando la suma excede de nueve(9). Del
grfico de la figura 1 podemos sacar las siguientes conclusiones:
1. Los nmeros o sumandos se suman en paralelo o en columnas, colocando un nmero
encima del otro. Todos los nmeros bajo la misma columna tienen el mismo valor
posicional.
2. 2. El orden de ubicacin de los nmeros no importa (propiedad conmutativa).
se indican las reglas que rigen la suma binaria y en la figura 40 se muestra un circuito
lgico llamado semisumador, que suma 2 bits (A y B) que genera un bit de suma y un bit
de acarreo cuando este se produce.

Sumador Completo: El sumador completo acepta dos bits y un acarreo de entrada y


genera una suma de salida junto con el acarreo de salida. El sumador completo tiene 3
entradas que se suman y son: A, B, y Cin (entrada de arrastre), y las salidas habituales
y Co (suma y salida de arrastre)
La tabla muestra la tabla de verdad del sumador completo. Las entradas A, B y Cin
denotan al primer sumando, el segundo sumando y el acarreo de entrada. Las salidas S y
Cout representan a la suma y el acarreo de salida.

Smbolo y Circuito Lgico Sumador Completo.


Sumador y Restador de Cuatro Bits
Las operaciones aritmticas se pueden implementar mediante circuitos lgicos. El nivel de
sencillez obtenido en los circuitos est dado por la tcnica de diseo utilizada. La
implementacin de una unidad aritmtica que realice las operaciones de suma y resta en
un slo circuito, es ms simple comparndola con una de dos circuitos para las mismas
funciones.
La suma de dos nmeros binarios de cuatro bits se realiza de derecha a izquierda,
teniendo en cuenta las correspondientes posiciones significativas y el bit de arrastre
(acarreo Cinx). El bit de arrastre generado en cada posicin se utiliza en la siguiente
posicin significativa. La figura muestra la suma de dos nmeros de cuatro bits. Suma
binaria de cuatro bits

En un sumador completo, la suma de un par de bits genera un bit de acarreo. Un sumador


de 2 nmeros de n bits se puede implementar de la forma descrita a continuacin. Los bits
de la posicin menos significativa se suman con un acarreo inicial de 0, generando el bit
de suma y el de acarreo. El bit de acarreo generado es usado por el par de dgitos en la
siguiente posicin significativa. La suma se propaga de derecha a izquierda segn los
acarreos generados en cada sumador y los sumandos presentes. Por consiguiente, la
suma de dos 2 nmeros binarios de n bits se puede implementar mediante la utilizacin
de n sumadores completos. As, para nmeros binarios de dos bits se necesitan dos
sumadores completos; para nmeros de cuatro bits cuatro sumadores. En la figura se
muestra un sumador de cuatro bits.

Un sumador se puede modificar en forma de sustractor invirtiendo cada bit del sustraendo
y sumando 1 al establecer un acarreo de entrada Cin1. Obsrvese el complementador de
la figura 49. Si la entrada de control es igual a S=0, la entrada de datos I pasa sin ningn
cambio a la salida. Si S=1, la entrada de datos se complementa.

Tabla de verdad de un complementador

Tabla de verdad de un complementador

Desarrollo practico en DSCH.


Se realiza circuito lgico para sumar dos nmeros de cuatro bits por medio de compuertas
EXOR, AND y OR, indicamos el resultado en display de 7 segmentos

Вам также может понравиться