Вы находитесь на странице: 1из 8

Universidade Federal de Ouro Preto

Instituto de Cincias Exatas e Aplicadas


Curso de Engenharia Eltrica - Campus Joo Monlevade

Eletrnica I
Fonte de Tenso Regulada e Ajustvel com Circuito de Proteo

Trabalho apresentado ao Prof.


Welbert Alves Rodrigues, na disciplina de
Eletrnica I, do curso de Engenharia
Eltrica da UFOP, como forma de
avaliao.

Diego Junior Dias Martins 11.1.8547


Joo Paulo Assuno de Souza 11.1.8290
Thiago Martins Firmo 11.1.8166

Joo Monlevade
03/01/2014

ndice

1.

Introduo.................................................................................................................. 1

2.

Simulao .................................................................................................................. 2

3.

Layout da PCI............................................................................................................ 5

4.

Concluso .................................................................................................................. 6

5.

Bibliografia................................................................................................................ 6

1. Introduo
Fontes de tenso estabilizadas e regulveis permitem que cargas, podendo ser
circuitos com as mais diversas finalidades, sejam alimentadas com tenso contnua e
estvel.
As fontes reguladas tm diversas aplicaes nos aparelhos eletrnicos modernos.
Sua aplicao bastante ampla tambm em laboratrios e oficinas como uso geral, visto
que se fazem reparos e montagens de equipamentos aos quais exigem variados nveis de
tenso.
As etapas de uma fonte de tenso estabilizada so basicamente as seguintes:

Figura 1_Diagrama de Blocos Fonte Regulada

Como primeiro passo faz-se a reduo da tenso da rede a um nvel adequado


atravs de um transformador abaixador, em seguida feito a retificao da tenso,
sendo obtida uma tenso contnua, porm pulsante. O passo seguinte consiste em se
diminuir a variao da tenso pulsante, isso feito adicionando-se filtros aos quais so
geralmente componentes capacitivos. Como etapa final feita a estabilizao/regulao
da tenso, passo onde eliminada a variao da tenso a ser fornecida.

2. Simulao
A simulao um dos passos mais importantes para construes de projetos em
geral. Nela feito de forma reduzida ou virtual a construo do projeto em questo,
sendo possvel ento a deteco de falhas e reduo de custos.
Para construo de forma virtual da fonte o grupo optou por usar o software
PROTEUS, ele uma ferramenta usada para o design de projetos eletrnicos e placas de
circuito impresso. constitudo de dois principais softwares: ISIS que possui
capturador esquemtico, simulao SPICE, e simulao de microcontroladores da
famlia PIC. E o software ARES, criado exclusivamente para o desenvolvimento de
placas de circuito impresso.
As simulaes ocorreram principalmente em torno de dois pontos, o circuito de
regulao e o circuito de proteo. Aps o xito na simulao de cada circuito separado
foi feito a unio dos dois a fim de estabelecer o circuito completo da fonte. Os circuitos
foram baseados em projetos j existentes, sendo assim o processo de clculo e
dimensionamento dos componentes foi feito basicamente atravs do ISIS.
Circuito de regulagem
Assim como na Figura 1, foram montadas todas as etapas constituintes de uma
fonte estabilizada/ regulvel.
Para simulao considerou-se um transformador de 127V/16V com center tap
que um modelo aproximado do trafo real usado pelo grupo.
A retificao escolhida foi a dois diodos/ onda completa, tendo como resultado
uma tenso contnua pulsante de aproximadamente 15V.
Como processo de simulao escolheu-se inicialmente um capacitor de valor
alto de capacitncia a fim de garantir uma boa diminuio do ripple.
No circuito de estabilizao/ regulagem visto aps o capacitor C1 da Figura 2
nota-se que a tenso de sada do circuito ter um valor de sada regulado entre 0V e a
tenso contida entre os terminais do anodo de D3 e o anodo de D4. Essa tenso ser a
tenso do diodo Zener mais uma queda dos dois diodos que teoricamente de 1,4V.
Escolheu-se essa configurao pois havia se notado uma perda de tenso na sada, no
alcanando os 15V desejados, sendo assim o valor de 1,4V foi escolhido para suprir o
valor das perdas.
A configurao dos transistores possibilita que os ganhos sejam somados, sendo
assim necessrio uma corrente muito baixa de base em Q1 para controlar um valor
considervel de corrente em Q2.

Figura 2_ Circuito de Regulagem

Circuito de proteo
O circuito de proteo escolhido foi o da Figura 3, seu funcionamento se baseia
no desarme do circuito atravs de um rel devido polarizao de um tiristor. Para
simulao escolheu-se usar a tenso mxima obtida pela fonte regulvel.
Inicialmente o circuito alimentado normalmente atravs do contato do rel, a
corrente que passa pela carga a mesma que passa pelo resistor responsvel pela
polarizao do tiristor. Dimensionou-se esse resistor de forma que quando a corrente
exigida para desarme (1A) seja alcanada a tenso em seus terminais seja 0,7V, que
tenso desejada para polarizao do tiristor nessas condies.
Com a polarizao do tiristor passa a circular uma corrente no ramo
compreendido pelo seu anodo e catodo. Uma resistncia alta em paralelo com a bobina
do rel garante que grande parte da tenso seja entregue a mesma. Sendo assim fecha-se
o contato pela outra posio, abrindo a alimentao da carga e ativando o circuito de
sinalizao de falha.

Figura 3_Circuito de Proteo

Obs.: O circuito possui melhorias no prximo passo, sendo esse apenas para explicao.
3

Circuito completo
O circuito completo representa a juno dos circuitos de regulagem e proteo
com a adio de algumas melhorias.
Nota-se que a alimentao dos circuitos de proteo (bobina do rel) e circuitos
de sinalizao so feitos diretamente aps a filtragem, enquanto que a tenso regulada
enviada diretamente para a carga.
Um boto de reset foi colocado na entrada do circuito a fim de que se possa
voltar o contato do rel para a posio inicial assim que a carga volte a necessitar de
uma corrente aceitvel dentro do limite estipulado.

Figura 4_Circuito Completo

Na simulao obteve-se um valor mximo de 15.8V contnuos na carga, sendo


necessria uma corrente de 0.9A para desarme do circuito.

3. Layout da PCI
Foi gerado um modelo inicial do circuito para confeco da PCI, fez-se isso atravs
do software ARES. Para tal necessitou-se fazer algumas modificaes no circuito da
Figura 4.

Figura 5_ Circuito Modificado para se Gerar PCI

Tais modificaes se fizeram necessrias por questes de tamanhos dos


componentes e para que se possa criar o layout de forma correta.

Figura 6_Circuito da PCI

4. Concluso
Com a simulao do circuito pode se ter um modelo inicial para sua montagem de
forma real. Foram possveis tambm definir melhores formas para sua implementao,
evitando futuros problemas com a questo lgica do circuito.
A parte de criao do layout da PCI computacionalmente torna mais precisa a
confeco da placa, evitando possveis falhas devido a preciso do desenho manual.

5. Bibliografia
NETTO, Luiz Ferraz. Fontes de Alimentao AC/DC. Feira de Cincias. 2010.
Disponvel em: http://www.feiradeciencias.com.br/sala15/15_07a.asp. Acesso em: 23
nov. 2013.
BERMDEZ, Arturo Sandoval, Manual_Proteus_portugues, Disponvel em:
http://www.google.com.br/url?sa=t&rct=j&q=&esrc=s&source=web&cd=1&ved=0CCs
QFjAA&url=http%3A%2F%2Fpessoal.utfpr.edu.br%2Frosangela%2Farquivos%2FMa
nual_Proteus_portugues.doc&ei=YB2RUoyGF4WPkAfsuoGwDw&usg=AFQjCNHZJs
OI0_1wt2onHev6tUlB17-yPQ&sig2=_YQhoXDE8S0KXGt1txEyA&bvm=bv.56988011,d.eW0
Acesso 23 nov. 2013

Вам также может понравиться