Вы находитесь на странице: 1из 3

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERA ELECTRNICA


CURSO: CIRCUITOS DIGITALES - LABORATORIO

PRACTICA N 3: CODIFICACION
I. OBJETIVO.
La utilizacin de las compuertas lgicas para elaborar circuitos de codificacin como
detector de error y codificadores BCD Natural, BCD AIKEN y GRAY.

II. Temas tericos asociados:


Uno de los mtodos para detectar errores en la transmisin de informacin es generar un bit
de paridad. Por lo tanto, se envan los bits de datos ms un bit de paridad. Existen dos
mtodos para generar el bit de paridad. Uno de ellos es generar un bit de paridad par, esto
es, el nmero total de unos que se enva incluyendo el bit de paridad debe ser par.
Entonces, el bit de paridad es cero cuando el nmero total de unos que se enva es par, por
ejemplo, si el dato es de cuatro bits 0110, como el nmero de unos es par el bit de paridad
debe ser cero. Por otra parte, si el nmero de unos que se enva es impar el bit de paridad
debe ser uno; por ejemplo, si se transmite el dato 0010, el nmero de unos es impar, por lo
tanto, el bit de paridad debe ser uno.
Cdigos BCD (Binary Codified Decimal - Decimal Codificado en Binario) Como su nombre
indica se trata de codificar los nmeros decimales con cdigos binarios de tal forma que a
cada combinacin binaria se le asigna un nmero decimal. Para codificar los 10 nmeros
decimales necesitamos 4 bits. El cdigo BCD Aiken es un cdigo similar al cdigo BCD
natural Pero con los pesos o valores distribuidos de una manera diferente. En el cdigo
BCD natural, los pesos son: 8 4 2 1, en el cdigo Aiken la distribucin es: 2421.
Cdigos Gray es un sistema de numeracin binario en el que dos valores sucesivos difieren
solamente en uno de sus dgitos. El cdigo Gray fue diseado originalmente para prevenir
seales falsas o viciadas en la representacin de los switches electromecnicos, y
actualmente es usado para facilitar la correccin de errores en los sistemas de
comunicaciones, tales como algunos sistemas de televisin por cable y la televisin digital
terrestre.
III. MATERIALES Y EQUIPOS:
MATERIALES:
Integrado: Compuertas lgicas (Lo necesario para implementar el circuito diseado)
Resistencias: 1K (04)
Diodo Leds: 8 unidades
EQUIPOS:
Osciloscopio digital, Fuente DC, Multmetro, Protoboard
IV. CUESTIONARIO PREVIO
1. Analizar el funcionamiento del generador y verificador de paridad PAR de la Figura
N01 y disear el circuito, utilizando compuertas lgicas.
2. Disear los circuitos convertidores que se muestra en la Figura N 3.

Profesor: Mg.Ing Wilbert Chvez Irazbal

Pgina n 1

V. DESCRIPCION:

Figura N 01 Generador y verificador de paridad

Figura N 02 Verificador de paridad

Tabla N 01 Codificacion.

Figura N 03

Profesor: Mg.Ing Wilbert Chvez Irazbal

Pgina n 2

VI. PROCEDIMIENTO

1. Implementar el Circuito Diseado de la Figura N01, realizar la comprobaciones


2. Implementar el Circuito Diseado de los circuitos convertidores que se muestra en la
Figura N 3. Realizar las mediciones.

VII. INFORME FINAL


1.- Describir las ocurrencias dadas durante el proceso de la presente practica de laboratorio.
2.- Responder las interrogantes que se presentan en los tems del proceso experimental.
3.- Compare en una tabla los valores obtenidos en forma experimental y las obtenidas en forma analtica.
4.- Conclusiones y Observaciones.

Profesor: Mg.Ing Wilbert Chvez Irazbal

Pgina n 3

Вам также может понравиться