Вы находитесь на странице: 1из 17

FISICA ELECTRONICA ACTIVIDAD INDIVIDUAL PASO 4

EXPLORANDO LOS FUNDAMENTOS Y APLICACIONES DE LA ELECTRNICA DIGITAL

PRESENTADO POR:
YULIETH PAOLA CERQUERA
CODIGO.1079509023

GRUPO: 100414_141

TUTOR:
LUIS FERNANDO ARIAS RAMIREZ

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA


ESCUELA: ECBTI
NEIVA -HUILA2016

Qu es un contacto normalmente abierto?, Qu es un contacto normalmente cerrado?, Qu es un


enclavamiento?
Nos podemos encontrar con componentes que tengan tres terminales, teniendo un comn, un terminal que
en relacin al comn es un contacto normalmente abierto y un contacto normalmente cerrado respecto del
comn.
Para saber si el contacto es normalmente abierto o normalmente cerrado en el mismo componente podremos
observar que pone NO que son las iniciales de normalmente abierto en ingls, nos podemos encontrar NA
que son las iniciales en castellano pero es menos frecuente. Los contactos normalmente cerrado se indicarn
por NC. Otra referencia que podemos tomar para distinguir en este caso en los pulsadores, es el color, un
contacto NO suelen tener alguna parte de color verde, y los contactos NC suelen tener una parte de color
rojo.
Cuando el contacto es normalmente abierto significa que en estado de reposo ese contacto se encuentra
abierto, lo que significa que entre los dos puntos del contacto no hay continuidad.
En el caso del contacto normalmente cerrado es justo lo contrario, en reposo el contacto est cerrado
teniendo continuidad entre los dos puntos del contacto.
Para comprobar en que estado se encuentra un contacto dentro de un circuito tenemos dos maneras bsicas
por medio de un tester. La primera es por medio de la comprobacin de continuidad. En el caso que entre los
dos puntos del contacto la resistencia sea infinita o muy elevada el contacto est abierto, en el caso que la
resistencia sea 0 o muy cercana a 0 el contacto est cerrado permitiendo la circulacin de corriente a travs
del contacto.
Es importante que la comprobacin del estado de un contacto se haga sin que los contactos tengan tensin
ya que esta podra falsear la medicin del tester indicndonos resultados errneos.
Para comprobar contactos con un tester en un circuito con tensin se comprueba el contacto midiendo la
tensin que hay en cada terminal o punto del contacto. Debemos conocer qu tipo de tensin tenemos en el
circuito a comprobar para colocar el tester en la escala correcta y despus se coloca una punta del tester en
un terminal y la otra en la carcasa o negativo del circuito. Se comprueba el valor y despus se realiza lo
mismo con el otro terminal. Si tenemos tensin en un terminal y en el otro no, tenemos el contacto abierto. Si
tenemos tensin en los dos terminales tenemos el contacto cerrado. En el caso que no tengamos tensin en
ninguno de los terminales del contacto tenemos el circuito sin tensin o abierto en otro punto. Procedemos a
revisar el circuito o si lo que queremos es comprobar ese contacto igualmente lo haremos comprobando por
medio del primer mtodo de continuidad del contacto
Qu es un enclavamiento?
Un enclavamiento es un dispositivo que permite controlar la circulacin en una estacin de ferrocarril. Es
capaz de manejar las seales, los desvos, los calces y las semibarreras. Adems, impide el cambio de los
elementos anteriores si la nueva posicin se encuentra en una configuracin incompatible con la de otro
elemento.
En el Error: Reference source not found se puede evidenciar la equivalencia entre la lgica digital y el
lenguaje cableado (circuito fsico con contactos), que es la base de Ladder.
Empleando dos de las entradas y una de las salidas realice un diseo que permita simular el
comportamiento de una compuerta XNOR, AND y OR, haciendo uso del simulador macroplc.

Hay 2 smbolos para puertas XNOR: el smbolo 'distintivo' y el smbolo "rectangular". Para obtener ms
informacin, vea Smbolos de puertas lgicas.

Smbolo XNOR "Distintivo"

Smbolo XNOR "Rectangular"


La puerta XNOR con entradas A y B implementa la expresin lgica .

Diagrama de pinout de un CI XNOR 74266 formato DIP

1 Entrada A1
2 Entrada B1
3 Salida Q1
4 Salida Q2
5 Entrada B2
6 Entrada A2
7 Vss
8 Entrada A3
9 Entrada B3
10 Salida Q3
11 Salida Q4
12 Entrada B4
13 Entrada A4
14 Vdd

Este dispositivo est disponible en la mayora de los fabricantes de semiconductores tales como NXP. Por lo
general, disponible tanto en DIP de agujero pasante como en formato SOIC. Las Datasheet (hojas de datos)
estn disponibles en la mayora de las bases de datos de Datasheet. El DIL es un paquete dual en lnea y
el SIL es un paquete individual en lnea.
Alternativas

En caso de no estar disponibles puertas XNOR especficas, se puede hacer de cuatro puertas NOR o cinco
puertas NAND en las configuraciones que se muestran a continuacin. De hecho, cualquier puerta lgica se
puede hacer de combinaciones de solo puertas NAND o solo puertas NOR.

Puerta XNOR construida utilizando solo puertas NOR

Puerta XNOR construida utilizando solo puertas NAND

La puerta AND o compuerta AND


es una puerta lgica digital que implementa la conjuncin lgica -se comporta de acuerdo a la tabla de
verdad mostrada a la derecha. sta entregar una salida ALTA (1), dependiendo de los valores de las
entradas, siendo este caso, al recibir solo valores altos en ambas entradas. Si alguna de estas entradas no
son ALTAS, entonces se mostrar un valor de salida BAJA (0). En otro sentido, la funcin de la compuerta
AND efectivamente encuentra el mnimo entre dos dgitos binarios, as como la funcin OR encuentra
el mximo. Por lo tanto, la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada
B estn en "1". En otras palabras la salida X es igual a 1 cuando la entrada A y la entrada B son 1

Hay tres smbolos para las puertas AND: el smbolo texano -Americano- (ANSI o "militar") y el
smbolo IEC ("europeo" o "rectangular"), as como el obsoleto smbolo DIN. Para obtener ms informacin,
vea Puerta lgica.

Smbolo ANSI o "Militar"

Smbolo IEC

Smbolo DIN

La compuerta AND con entradas A, B y C; implementa de salida la siguiente expresin lgica


.
La puerta AND puede usarse como inhibidor. los datos que llegan a una de las entradas (A) se transmiten
a la salida (C) mientras la otra entrada (B) reciba 1 (VDD) si esta entrada es 0 (GND) la salida en (C) es 0
independientemente de la seal en (A). Para que el bit inhibidor (b) se active con 1 (VDD) en lugar de
con 0, sera necesario aadir una puerta NOT en dicha entrada.
Implementaciones[editar]

Puerta NMOS AND Puerta AND utilizando diodos


Puerta AND usando transistores

Puerta CMOS AND

Las entradas digitales a y b causan que la salida F tenga el mismo resultado que la funcin AND.
Normalmente, una puerta se disea utilizando canal N (en la ilustracin) o MOSFET's de canal P. si la
salida se va a conectar a una carga en lugar de a otra puerta, es preferible usar la versin CMOS (N y P)
para que no se reduzca el voltaje de salida cuando el resultado de la funcin sea verdadero.
Alternativas
En caso de no estar disponibles puertas AND especficas, estas pueden ser implementadas usando
puertas NAND o NOR. Las compuertas NAND y NOR se consideran "puertas universales", 1 lo que
significa que utilizando exclusivamente cualquiera de ellas como base, se pueden implementar el resto
de puertas AND, OR, NOT, XOR etc.

Puerta deseada

Construccin NAND

Construccin NOR

La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin lgica -se comporta
de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn en 0 (cero) o en
BAJA, su salida est en 0 o en BAJA, mientras que cuando al menos una o ambas entradas estn en 1 o en
ALTA, su SALIDA va a estar en 1 o en ALTA. En otro sentido, la funcin de la compuerta OR efectivamente
encuentra el mximo entre dos dgitos binarios, as como la funcin AND encuentra el mnimo.1
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A como la
entrada B estn en "0". En otras palabras la

Descripcin del hardware y configuracin de pines[editar]


Las puertas OR son puertas lgicas bsicas, y como tales estn disponibles en TTL y familias lgicas de
CI CMOS. Las serie estndar 4000 de los CI CMOS es el 4071, que incluye cuatro puertas OR
independientes de dos entradas. La versin tradicional TTL es el 7432. Existen muchas ramas de la puerta
OR 7432 original. Todas tienen el mismo pinout pero diferente arquitectura interna, que les permite operar en
diferentes rangos de voltaje y/o a velocidades ms altas. En adicin a la puerta OR estndar de 2-entradas,
tambin estn disponibles puertas OR de 3 y 4 entradas. En la serie CMOS, estas son:

4075: Puerta OR triple de 3 entradas

4072: Puerta OR dual de 4 entradas

Las variaciones TTL incluyen:

74LS32: Puerta OR cudruple de 2 entradas (de baja potencia versin Schottky)

74HC32: Puerta OR cudruple de 2 entradas (versin CMOS de alta velocidad) - tiene menor
consumo de corriente / mayor rango de voltaje
74LVC32: Versin CMOS de bajo voltaje de la misma.

Este diagrama esquemtico muestra la disposicin de puertas OR dentro de un circuito integrado


CMOS 4071 estndar

c. Disee un sistema haciendo uso del simulador macroplc que al generar un pulso de entrada inicie un
conteo hasta 30, despus del cual se debe activar una salida. Tras activar esta salida se debe iniciar un
conteo hasta 15, despus del cual se debe activar una segunda salida que desactiva la primera.
Debe mostrar el diseo y explicar su funcionamiento teniendo en cuenta los elementos empleados.
Analice en que aplicacin podra emplearse la lgica de este diseo.

Referencias bibliogrficas

http://datateca.unad.edu.co/contenidos/100414/Modulo_Fisica_Electronica_2008.pdf
https://es.wikipedia.org/wiki/Electr%C3%B3nica
http://www.frbb.utn.edu.ar/comun/secretaria_academica/departamentos/electronica/analisis_asignatura/fisica_
electronica.pdf

Оценить